溫室技術(shù)是我國實現(xiàn)農(nóng)業(yè)信息化的重要環(huán)節(jié),溫度是溫室中的重要環(huán)境參數(shù)。實時控制是指在規(guī)定的時間內(nèi),系統(tǒng)必須做出相應(yīng)的響應(yīng),是現(xiàn)代溫室控制發(fā)展的更高要求。隨著精細(xì)農(nóng)業(yè)的發(fā)展,傳統(tǒng)的大棚已經(jīng)不能滿足現(xiàn)代高精度、快速采集及響應(yīng)的要求,由于溫度的滯后性和難調(diào)控性,溫度實時控制一直是溫室控制的一大難題。 本課題整合了CPID與ARM的優(yōu)點,提出運用CPID硬件來實現(xiàn)數(shù)據(jù)采集,移植實時操作系統(tǒng)到ARM來實現(xiàn)復(fù)雜算法控制,采用高精度數(shù)字傳感器DS18820,并設(shè)計出混合PID模糊控制器來實現(xiàn)溫室的變溫管理,這對于現(xiàn)代溫室的智能化控制有著十分重要的實際意義。較傳統(tǒng)溫室,優(yōu)點在于(1)它改變以往依靠單片機軟件來實現(xiàn)傳感器周期性采集,改用CPID硬件產(chǎn)生數(shù)字傳感器所需的讀寫時序,這種“以硬代軟”的方案實時性好,且大大避免了軟件運行時的不穩(wěn)定性、系統(tǒng)冗余等先天缺陷。(2)操作系統(tǒng)能實現(xiàn)多任務(wù)、多線程以及友好的人機界面。 試驗以華中農(nóng)業(yè)大學(xué)的華北型機械通風(fēng)式連棟塑料溫室為試驗?zāi)P停x擇了ALTERA公司的EPM7128SLC84-15芯片和SAMSUNG公司的S3C44BOX芯片為目標(biāo)板,以PC機為宿主機,設(shè)計了實時溫度控制平臺。 主要工作: (1)概述了溫度實時測控的必要性并介紹了CPLD、ARM技術(shù)及嵌入式實時操作系統(tǒng)的發(fā)展。 (2)介紹了溫度采集模塊及CPLD與ARM通訊接口模塊的設(shè)計。 (3)通過ARM存儲模塊、LCD顯示模塊、串口模塊、Rt18019AS網(wǎng)口模塊、uClinux操作系統(tǒng)模塊等系統(tǒng)完成了本試驗平臺。 (4)介紹混合PID模糊控制算法并通過Simulink工具箱進行了仿真,得出混合PID模糊控制器較經(jīng)典PID控制具有更快的動態(tài)響應(yīng)、更小超調(diào)、抗干擾強的結(jié)論。 (5)最后,通過試驗數(shù)據(jù)驗證了整套系統(tǒng)實時采集的穩(wěn)定性及可靠性,指出了本課題的不足之處和待改善的問題。
標(biāo)簽: ARMCPLD 農(nóng)業(yè) 溫度 實時控制系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:songyuncen
心臟疾病一直是威脅人類生命健康的主要疾病之一。研究無創(chuàng)的心電信號檢測設(shè)備來檢測與評價心臟功能的狀況,并研究心臟疾病的成因是生物醫(yī)學(xué)電子學(xué)的重要研究課題之一。動態(tài)心電記錄儀(Holter)是用于記錄24小時長時間心電圖的一種設(shè)備。研制高性能的動態(tài)心電記錄、監(jiān)護系統(tǒng)對于心血管疾病的診斷和治療具有十分重要的意義。 Holter技術(shù)發(fā)展至今已有幾十年歷史,但目前的Holter仍存在許多不足之處:(1)許多Holter采用8位、16位單片機作為控制系統(tǒng),運算能力有限,無法加入自動診斷功能:(2)數(shù)據(jù)存儲采用固定焊接在板上的存儲芯片,容量小,數(shù)據(jù)取出回放不方便;(3)大部分Holter還不能實現(xiàn)心電信號的實時遠程傳輸,心電數(shù)據(jù)的分析以及分析報告的獲取往往要滯后好幾天時間,不利于心臟疾病的及早診斷及治療。 針對這些不足,本文設(shè)計了一個基于ARM(一種32位嵌入式處理器)的動態(tài)心電記錄儀。該記錄儀具有運算功能強、能夠?qū)崿F(xiàn)心電信號實時遠程網(wǎng)絡(luò)傳輸?shù)奶攸c。為確保信息不會因網(wǎng)絡(luò)傳輸故障而丟失,本系統(tǒng)同時還采用了便于攜帶的SD(Secure Digital Memory)閃存卡作為存儲媒介,具有大容量數(shù)據(jù)存儲的功能。本文設(shè)計的系統(tǒng)主要完成的任務(wù)有心電信號的采集、心電信號的放大濾波、心電信號的顯示和心電信號的存儲與傳輸。整個系統(tǒng)由一片ARM嵌入式微處理器控制,本系統(tǒng)中采用的嵌入式微處理器是三星的S3C44BOX。放大和濾波電路主要是對電極導(dǎo)聯(lián)傳來的心電信號進行放大和濾除干擾信號,以獲取合適的信號大小并保證采集的心電信號的正確性。心電信號的顯示是把心電信號實時地顯示在Holter的液晶屏上,能使患者直觀地觀察到自己的心電信號情況。心電信號的存儲采用了容量大、成本及功耗低并且體積小方便攜帶的SD卡來存儲心電數(shù)據(jù)。心電數(shù)據(jù)的傳輸是通過以太網(wǎng)實現(xiàn)的,以太網(wǎng)可以實現(xiàn)快速、高正確率的傳輸。傳輸?shù)臄?shù)據(jù)由醫(yī)院內(nèi)的服務(wù)器接收,并且在服務(wù)器端對心電信號進行相應(yīng)的顯示和處理。為實現(xiàn)上述功能編寫的系統(tǒng)軟件包括Holter的Bootloader的設(shè)計、uCLINUX操作系統(tǒng)的移植、A/D轉(zhuǎn)換程序、液晶屏的控制及菜單程序、SD卡FAT文件格式的數(shù)據(jù)存儲和服務(wù)器端數(shù)據(jù)接收、波形顯示程序。本系統(tǒng)經(jīng)過一定的實驗證明符合設(shè)計要求,具有體積小、成本低、使用方便的特點。
上傳時間: 2013-07-10
上傳用戶:Amos
tinyos 2.x source 最新代碼可以從以下地址CVS下載: cvs -d:pserver:anonymous@tinyos.cvs.sourceforge.net:/cvsroot/
標(biāo)簽: tinyos
上傳時間: 2013-04-24
上傳用戶:juyuantwo
本文基于數(shù)據(jù)驅(qū)動原理提出并用 FPGA 實現(xiàn)了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個模塊具有高內(nèi)聚,低耦合的特點。只要各個模塊符合數(shù)據(jù)驅(qū)動的工作方式,模塊就能自我正常工作。由
上傳時間: 2013-06-19
上傳用戶:y562413679
數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級芯片設(shè)計技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號處理前向糾錯編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計和開發(fā)整個數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競爭的焦點,本文正是從這個交叉點上出發(fā)對DVB-H(Digital Video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進行了研究,重點分析了信道內(nèi)編碼部分的硬件優(yōu)化實現(xiàn)。本項目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計和實現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計采用了Veillog HDL語言編寫。同時對清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對比。 本文首先對DVB.H以及COFDM的相關(guān)理論進行介紹和研究。然后針對DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計和實現(xiàn)進行了詳細(xì)的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計等。相應(yīng)地對DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機中頻域和時域解交織模塊的FPGA設(shè)計實現(xiàn)做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對所負(fù)責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調(diào)制的算法進行研究并加以優(yōu)化,建立軟件仿真模型,進行FPGA設(shè)計,仿真和實現(xiàn)。
標(biāo)簽: DVBH FPGA 發(fā)射端 信道
上傳時間: 2013-06-10
上傳用戶:rockjablew
數(shù)字通信系統(tǒng)中,在實際信道上傳輸數(shù)字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號不可避免地會發(fā)生錯誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯控制編碼。對于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯控制技術(shù)是針對于數(shù)字視頻通信而設(shè)計的,提出了糾錯編碼結(jié)合交織技術(shù)的實現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術(shù)的級聯(lián)。各技術(shù)中的參數(shù)設(shè)計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術(shù),DVB-T系統(tǒng),以及硬件實現(xiàn)所用到的FPGA實現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實現(xiàn)方案。其中,重點論述了RS碼解碼的硬件實現(xiàn)。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設(shè)計方案并給出仿真結(jié)果。最后,將該差錯控制系統(tǒng)應(yīng)用于一個輸出速率恒定的實際數(shù)字視頻通信系統(tǒng)中,按系統(tǒng)需要,加入了接口電路和速率控制的設(shè)計。
上傳時間: 2013-04-24
上傳用戶:gcs333
郭天祥tx_1c單片機的原理圖,可用protues和keil聯(lián)合仿真,省去買開發(fā)板的錢 了 老實惠了
標(biāo)簽: TX 單片機開發(fā)板 原理圖
上傳時間: 2013-05-18
上傳用戶:GeekyGeek
easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件
上傳時間: 2013-07-25
上傳用戶:qazwsc
天 語 手 機 usb 驅(qū) 動 程 序
上傳時間: 2013-07-26
上傳用戶:ABCD_ABCD
牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件
標(biāo)簽: 單片機教程
上傳時間: 2013-07-26
上傳用戶:佳期如夢
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1