AD系列芯片 1.模數轉換器 AD1380JD 16位 20us高性能模數轉換器(民用級) AD1380KD 16位 20us高性能模數轉換器(民用級) AD1671JQ 12位 1.25MHz采樣速率 帶寬2MHz模數轉換器(民用級) AD1672AP 12位 3MHz采樣速率 帶寬20MHz單電源模數轉換器(工業級) AD1674JN 12位 100KHz采樣速率 帶寬500KHz模數轉換器(民用級) AD1674AD 12位 100KHz采樣速率 帶寬500KHz模數轉換器(工業級)
標簽: AD芯片
上傳時間: 2013-05-19
上傳用戶:ljmwh2000
回波抵消器在免提電話、無線產品、IP電話、ATM語音服務和電話會議等系統中,都有著重要的應用。在不同應用場合對回波抵消器的要求并不完全相同,本文主要研究應用于電話系統中的電回波抵消器。電回波是由于語音信號在電話網中傳輸時由于阻抗不匹配而產生的。 傳統回波抵消器主要是基于通用DSP處理器實現的,這種回波抵消器在系統實時性要求不高的場合能很好的滿足回波抵消的性能要求,但是在實時性要求較高的場合,其處理速度等性能方面已經不能滿足系統高速、實時的需要。現代大容量、高速度的FPGA的出現,克服了上訴方案的諸多不足。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,且其靈活的可配置特性使得FPGA構成的DSP系統非常易于修改、測試和硬件升級。 本文研究目標是如何在FPGA芯片上實現回波抵消器,完成的主要工作有: (1)深入研究了回波抵消器各模塊算法,包括自適應濾波算法、遠端檢測算法、雙講檢測算法、NLP算法、舒適噪聲產生算法,并實現了這些算法的C程序。 (2)深入研究了回波抵消器基于FPGA的設計流程與實現方法,并利用硬件描述語言Verilog HDL實現了各部分算法。 (3)在OuartusⅡ和ModelSim仿真環境下對該系統進行模塊級和系統級的功能仿真、時序仿真和驗證。并在FPGA硬件平臺上實現了該系統。 (4)根據ITU-T G.168的標準和建議,對設計進行了大量的主、客測試,各項測試結果均達到或優于G.168的要求。
上傳時間: 2013-06-23
上傳用戶:123啊
本文將高效數字調制方式QAM和軟件無線電技術相結合,在大規模可編程邏輯器件FPGA上對16QAM算法實現。在當今頻譜資源日趨緊缺的情況下有很大現實意義。 論文對16QAM軟件實現的基礎理論,帶通采樣理論、變速率數字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數字下變頻原理和其實現結構;對CIC、半帶等高效數字濾波器原理結構和性能作了研究;16QAM調制和解調系統設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環境下實現代碼輸入;對系統調試采用了算法仿真和在系統實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統級仿真,并對實現的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統在200KHz帶寬下實現了512Kbps的高速數據數率傳輸。論文還對增強型數字鎖相環EPLL的實現結構進行了研究和性能分析。
上傳時間: 2013-07-29
上傳用戶:hwl453472107
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數據采集不斷地向多路、高速、智能化的方向發展。本文針對此需求,實現了一種應用FPGA的多路、高速的數據采集系統,從而為測量儀器提供良好的采集數據。 本文設計了一種基于AD+FPGA+DSP的多路數據采集處理系統,針對此系統設計了基于AD9446的模數轉換采集板,再將模數轉換采集板的數據傳送至基于FPGA的采集控制模塊進行數據的壓縮以及緩沖存儲,最后由DSP調入數據進行數據的處理。本文的設計主要分為兩部分,一部分為模數轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經設計與調試,模數轉換模塊可為系統提供穩定可靠的數據,能穩定工作在百兆的頻率下;采集控制模塊能實時地完成數據壓縮與數據緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩定工作在百兆的頻率下。該系統為多路、高速的數據采集系統,并能穩定工作,從而能滿足電子測量儀器的要求。
上傳時間: 2013-05-24
上傳用戶:chuckbassboy
隨著現代通信與信號處理技術的不斷發展,對于高速高精度AD轉換器的需求越來越大。但是,隨著集成電路工藝中電路特征線寬的不斷減小,在傳統單通道ADC框架下同時實現高速、高精度的數模轉換愈加困難。此時,時分交替ADC 作為...
上傳時間: 2013-07-08
上傳用戶:mylinden
·作者:耿德根 宋建國 馬潮 葉勇建 出版社:北京航空航天大學出版社圖書簡介:本書詳細介紹ATMEL公司開發的AVR高速嵌入式單片機的結構;講述AVR單片機的開發工具和集成開發環境(IDE),包括avr Studio調試工具、AVR單片機匯編器和單片機串行下載編程;學習指令系統時,每條指令均有實例,邊學習邊調試,使學習者看得見指令流向及操作結果,真正理解每條指令的功能及使用注意事項;介紹AVR系列多
上傳時間: 2013-07-17
上傳用戶:569342831
·作 者: 三菱電機株式會社 I S B N: 7118019917 頁 數: 176 開 本: 大16開 封面形式: 簡裝本 出 版 社: 國防工業出版社 本社特價書 出版日期: 2001-7-1 定 價: 40元 變頻器原理與應用教程 內容簡介本書
上傳時間: 2013-08-01
上傳用戶:aappkkee
2013.6.25重新上傳。文件rar壓縮,容量2.19GB。 Cadence Allegro 16.5 crack 修正 破解 方法 支持 windows 7 具體的步驟: . 1、下載SPB16.5下來后,點setup.exe,先安裝第一項licensemanager,問license時,單擊cancel,然后finish. . 2、接下來安裝cadence的product,即第二項,直到安裝結束這個時間有點長裝過以前版本的人都知道. . 3、在任務管理器中確認一下是否有這兩個進程,有就結束掉,即cdsNameServer.exe和cdsMsgServer.exe,沒有就算了. . 4.把安裝目錄下的SPB_16.5/tools/pspice目錄下的orsimsetup.dll剪切出來找個地方先放著不理(待第8步完成后再拷回原來的地方,如果不用仿真部分刪掉也無所謂)。 . 5、把pubkey、pubkey1.3.exe和lLicenseManagerPubkey.bat放到Cadence/LicenseManager目錄下并運行 . lLicenseManagerPubkey.bat . 6、把破解文件夾crack里的pubkey、pubkey1.3.exe和ToolsPubkey.bat放到Cadence/SPB_16.5/tools目錄下并運行 . ToolsPubkey.bat . 7、刪除破解文件夾licens_gen下的license.lic,然后雙擊licgen.bat生成新的license.lic . 8.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開 再點開License Manager,運行License servers . configuration Unilily,彈出的對話框中點browes...指向剛才生成的license.lic打開 它(open)再點下一步 . (next),將主機名改成你的電腦名稱(系統里的主機名)后點下一步按界面提示直 . 到完成第7步. . 到此,破解完成. . 不必重啟電腦就可運行程序(本人只在window7下裝過) . 9、以上順序不要搞反,直到第8便結束破解,無需重電腦就可以用了. . 以上根據rx-78gp02a寫的改編.破解文件到他那去下載. . 以下兩點僅供參考(完成上處8點后接著以下兩條) . 1.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行License client configuration Unility,不用填什么,點下一步(next),最后點finish,完成這第8步. . 2.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行Lm Tools,點Config Services項,Path to the license file項中,點Browes指向c:/License Manager/license.lic,打開它 (open)再點Save Service. 到此,破解完成.不必重啟電腦就可運行程序. 下面是分享的高速下載地址,經測試,帶寬可以跑滿!
上傳時間: 2013-07-23
上傳用戶:
基于高速數字信號處理器(DSP) 和大規模現場可編程門陣列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的實時視頻采集、處理和顯示平臺. 其中的DSP 負責圖像處理,其外圍的全部數字邏輯功能都集成在一片FPGA 內,包括高速視頻流FIFO、同步時序產生與控制、接口邏輯轉換和對視頻編/ 解碼器進行設置的I2 C 控制核等. 通過增大FIFO 位寬、提高傳輸帶寬,降低了占用EMIF 總線的時間 利用數字延遲鎖相環邏輯,提高了顯示接口時序控制精度. 系統軟件由驅動層、管理層和應用層組成,使得硬件管理與
上傳時間: 2013-08-08
上傳用戶:PresidentHuang
采用FPGA 實現π/ 4 DQPSK調制器--\r\n北 方 交 通 大 學 學 報
上傳時間: 2013-08-11
上傳用戶:stampede