亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

顯示屏幕

  • LED顯示屏的驅動電源設計和掃描算法研究.rar

    LED顯示屏自問世以來經歷了飛速發展,如今已經成為了平板顯示器的一個重要產品。LED顯示屏具有亮度高、功耗小、顏色鮮艷等特點,能完成實時性、多樣性、動態性的信息發布任務,勝任各種戶外公共場合。高效節能和保護環境已成為當今世界發展的重要議題。因此,為LED顯示屏提供高效節能的電源及其驅動技術,就成為了LED大屏幕顯示技術得到推廣普及的關鍵性問題。 本文設計了一種低功耗、小成本的LED顯示屏驅動電源,并在此基礎上研究了LED顯示屏的一種時序掃描算法。采用半橋式開關電源作為LED顯示屏驅動電源的基本拓撲,完成了EMI濾波器、主電路和控制驅動電路的設計工作:利用FPGA和VHDL語言設計了基于PWM技術的閉環反饋控制,實現了恒壓電源的基本要求;并在電源輸出整流側采用同步整流的設計方案,利用低導通阻抗的電力MOSFET,使整流損耗得到了大大降低。研究了LED顯示屏的基本掃描算法,介紹了LED顯示屏的一些基本常識和概念,利用FPGA和VHDL語言設計了一種簡易的LED顯示陣列。仿真和實驗研究表明該電路結構簡單、控制方便,掃描算法簡易可行,滿足了LED顯示屏時序掃描控制的基本要求。

    標簽: LED 顯示屏 驅動

    上傳時間: 2013-06-23

    上傳用戶:zjf3110

  • 遠程血壓監控系統.rar

    隨著生活水平的提高,人們越來越關注自己的身體健康,血壓是反映人體生理狀況的最重要指標之一,正常的血壓是保證身體健康的重要條件。 另外血壓也是重癥病人監護的重要指標,準確、及時地監測血壓,對于了解病情、診斷疾病和保障危重病人安全都極為重要。因此,研制高性能的血壓監控系統具有重要的現實意義。 針對以上所述,本文提出了一種采用遠程血壓監控系統的解決方案,它融合計算機技術、測控技術和網絡通訊技術為一體,使電子血壓系統實現網絡化。本系統將采集到的血壓信息經處理后顯示到液晶屏上,同時將此信息以TCP/IP的方式發送到網絡上,這就是本設計的目的所在。 本論文在開始介紹了人體生理信號的特點及其測量條件之后,詳細研究分析了血壓測量原理以及舒張壓和收縮壓的判別。論文的重點放在系統硬件和軟件兩個方面的設計。在硬件方面,以ARM Cortex-M3內核的處理器LM3S8962作為控制器(內部集成有A/D轉換器和以太網控制器等),使得硬件系統的設計簡單化。整個硬件系統電路由六部分構成:處理器LM3S8962最小系統電路;電源模塊:JTAG接口電路:血壓檢測模塊;液晶顯示模塊;網絡接口。其中,血壓檢測模塊是整個系統設計的關鍵部分和難點部分,它主要是將袖壓的直流部分和交流部分分離出來送到A/D轉換器。軟件方面,這個部分是第四章的系統軟件的設計,首先把實時操作系統μC/OS-Ⅱ移植到處理器LM3S8962上,然后講解了應用程序的設計(由三個部分組成),分別是A/D轉換處理程序設計、液晶顯示程序設計和網絡通訊程序設計。論文的最后對系統的軟硬件調試做了簡單的介紹以及全文的總結。 關鍵詞:TCP/IP 示波法 舒張壓 收縮壓 μc/OS-Ⅱ

    標簽: 遠程 血壓監控系統

    上傳時間: 2013-06-17

    上傳用戶:yph853211

  • 單片機應用技術(C語言版)[王靜霞][程序源代碼].zip

    主要程序代碼有 單片機與LED數碼管接口 LED大屏幕顯示器和接口 字符LCD 液晶顯示和接口 單片機與鍵盤接口 A/D轉換器接口 D/A 轉換器接口 串行通信基礎 MCS-51的串行接口 MCS-51單片機雙機通信 RS-232C串行通信總線標準及其接口 存儲器的擴展 串行口的I/O口擴展 數字鐘的設計與制作 單片機溫度檢測記錄系統

    標簽: zip 單片機 C語言 應用技術

    上傳時間: 2013-08-01

    上傳用戶:shwjl

  • LED照明設計基礎知識大全.rar

    光二極管(LED)繼在中小尺寸屏幕的便攜產品背光等應用獲大量采用后,隨著它發光性能的進一步提升及成本的優化,近年來已邁入通用照明領域,如建筑物照明、街道照明、景觀照明、標識牌、信號燈、以及住宅內的照明等,應用可謂方興未艾。

    標簽: LED 照明設計 基礎知識

    上傳時間: 2013-04-24

    上傳用戶:xinyuzhiqiwuwu

  • C語言編程技巧.rar

    c語言編程技巧,主要講述嵌入式系統編程技巧,包括:背景篇,軟件架構篇,內存操作,屏幕操作,鍵盤操作,性能優化。有助于嵌入式系統編程技術的提高。

    標簽: C語言 編程技巧

    上傳時間: 2013-06-06

    上傳用戶:axxsa

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識  1.1 匯編語言的由來及其特點   1 機器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點   5 匯編語言的使用領域  1.2 數據的表示和類型   1 數值數據的表示   2 非數值數據的表示   3 基本的數據類型  1.3 習題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機的內存管理模式   2 32位微機的內存管理模式  2.3 習題 第3章 操作數的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數尋址方式的小結  3.10 習題 第4章 標識符和表達式  4.1 標識符  4.2 簡單內存變量的定義   1 內存變量定義的一般形式   2 字節變量   3 字變量   4 雙字變量   5 六字節變量   6 八字節變量   7 十字節變量  4.3 調整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調整偏移量偽指令   4 偏移量計數器的值  4.4 復合內存變量的定義   1 重復說明符   2 結構類型的定義   3 聯合類型的定義   4 記錄類型的定義   5 數據類型的自定義  4.5 標號  4.6 內存變量和標號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強制屬性操作符   7 存儲單元別名操作符  4.7 表達式   1 進制偽指令   2 數值表達式   3 地址表達式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習題 第5章 微機CPU的指令系統  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統   1 數據傳送指令   2 標志位操作指令   3 算術運算指令   4 邏輯運算指令   5 移位操作指令   6 位操作指令   7 比較運算指令   8 循環指令   9 轉移指令   10 條件設置字節指令   11 字符串操作指令   12 ASCII-BCD碼調整指令   13 處理器指令  5.3 習題 第6章 程序的基本結構  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結構  6.2 程序的基本結構   1 順序結構   2 分支結構   3 循環結構  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標題定義偽指令   4 子標題定義偽指令  6.6 習題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調用和返回指令   1 調用指令   2 返回指令  7.3 子程序的參數傳遞   1 寄存器傳遞參數   2 存儲單元傳遞參數   3 堆棧傳遞參數  7.4 寄存器的保護與恢復  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結束操作   6 寄存器的保護和恢復   7 子程序的參數傳遞   8 子程序的原型說明   9 子程序的調用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應用   4 庫文件的好處  7.7 習題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標的中斷功能   6 目錄和文件的中斷功能   7 內存管理的中斷功能   8 讀取和設置中斷向量  8.4 習題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數傳遞方式   4 宏的嵌套定義   5 宏與子程序的區別  9.2 宏參數的特殊運算符   1 連接運算符   2 字符串整體傳遞運算符   3 字符轉義運算符   4 計算表達式運算符  9.3 與宏有關的偽指令   1 局部標號偽指令   2 取消宏定義偽指令   3 中止宏擴展偽指令  9.4 重復匯編偽指令   1 偽指令REPT   2 偽指令IRP   3 偽指令IRPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴充   1 宏定義形式   2 重復偽指令REPEAT   3 循環偽指令WHILE   4 循環偽指令FOR   5 循環偽指令FORC   6 轉移偽指令GOTO   7 宏擴充的舉例   8 系統定義的宏  9.7 習題 第10章 應用程序的設計  10.1 字符串的處理程序  10.2 數據的分類統計程序  10.3 數據轉換程序  10.4 文件操作程序  10.5 動態數據的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應用   1 程序段前綴的字段含義   2 程序段前綴的應用  10.9 習題 第11章 數值運算協處理器  11.1 協處理器的數據格式   1 有符號整數   2 BCD碼數據   3 浮點數  11.2 協處理器的結構  11.3 協處理器的指令系統   1 操作符的命名規則   2 數據傳送指令   3 數學運算指令   4 比較運算指令   5 超越函數運算指令   6 常數操作指令   7 協處理器控制指令  11.4 協處理器的編程舉例  11.5 習題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習題 附錄

    標簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 基于FPGA的DDS信號源設計.rar

    作為電子類專業學生,實驗是提高學生對所學知識的印象以及發現問題和解決問題的能力,增加學生動手能力的必須環節。本設計的目的就是開發一套滿足學生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發。 設計中運用虛擬儀器技術將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發控制電路,為后續開發留下了空間,同時節省了成本。本設計采用地址線16位,數據線12位的靜態RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數據預存在存儲器中便于調用,最后得到的結果基本滿足教學實驗的需求。 本文結構上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設計的初衷,然后介紹了信號源的整體結構,總體模塊。以下章節首先介紹FPGA內部設計,包括總體結構和幾大部分模塊,包括:時鐘產生電路,相位累加器,數據輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設計,包括存儲器選擇,幅度控制電路的設計以及濾波器電路的設計,本設計的幅度控制采用兩級DA級聯,以及后端電阻分壓網絡調節的方式進行設計,提高了幅度調節的范圍。對于濾波器的設計,依據不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設計部分,分成兩個部分,對于底層驅動程序采用以Labwindows/CVI為平臺進行開發,利用其編譯和執行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發,充分利用其圖化設計,易于擴展。 論文最后對所做工作進行了總結,提出了進一步改進的方向。

    標簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:afeiafei309

  • 基于FPGA的LED視頻顯示控制系統的設計.rar

    LED顯示屏是LED點陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價比高的特點,在交通、廣告、新聞發布、體育比賽、電子景觀等領域得到了廣泛應用。 LED顯示屏控制器作為控制LED屏顯示圖像、數據的關鍵,是整個LED視頻顯示系統的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機顯示系統中某固定位置處的圖像。根據已有的LED顯示屏及其驅動器的特點,提出了一種可行的方案并進行了設計。系統主要分為兩個部分:視頻信號的獲取,視頻信號的處理。 經過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數字信息,這些信息包括紅、綠、藍三基色的數據以及行同步、場同步、使能等控制信號。這些信號將在視頻信號處理模塊中被使用。 信號處理模塊在接收視頻信號源后,對數據進行處理,最后輸出數據給驅動電路。在信號處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點,所以特別適合于本設計。利用FPGA的可編程性,在FPGA內部劃分了各個小模塊,各小模塊中通過少量的信號進行聯系,這樣就將比較大的系統轉化成許多小的系統,使得設計更加簡單,容易驗證。本文分析了驅動電路所需要的數據的特點,全彩色灰度級的實現方式,決定把系統劃分為視頻源截取、RGB格式轉化、位平面分離、讀SRAM地址發生器、寫SRAM地址發生器、讀寫SRAM選擇控制器、灰度實現等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統進行了聯合調試。改進了時序、優化了布局布線,使得系統性能得到了良好的改善。 在分析了所需要的資源的基礎上,課題決定采用Altera的Cyclone EP1C12 FPGA設計視頻信號處理模塊,在Quartus II和modelsim平臺下,用Verilog HDL語言開發。

    標簽: FPGA LED 視頻顯示

    上傳時間: 2013-05-19

    上傳用戶:玉簫飛燕

  • 基于FPGA的大場景圖像融合可視化系統的研究與設計計.rar

    隨著圖像處理技術和投影技術的不斷發展,人們對高沉浸感的虛擬現實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術。 一個大場景可視化系統由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現實應用系統中,要實現高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統還需要運用幾何數字變形及邊緣融合等圖像處理技術,實現諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關鍵設備在于圖像融合機,它實時采集圖形服務器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設備。 本課題提出了一種基于FPGA技術的圖像處理系統。該系統實現圖像數據的AiD采集、圖像數據在SRAM以及SDRAM中的存取、圖像在FPGA內部的DSP運算以及圖像數據的D/A輸出。系統設計的核心部分在于系統的控制以及數字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內部設計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統中設計了一個ARM處理器模塊,用于上電時對系統在圖像變化處理時所需參數進行傳遞,并能實時從上位機更新參數。該設計在提高了系統性能的同時也便于系統擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統的設計方案及模塊劃分,然后圍繞FPGA的設計介紹了SDRAM控制器的設計方法,最后介紹了ARM處理器的接口及外圍電路的設計。

    標簽: FPGA 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:ynsnjs

  • 基于FPGA的視頻圖像畫面分割器的設計.rar

    視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。

    標簽: FPGA 視頻圖像 畫面分割器

    上傳時間: 2013-04-24

    上傳用戶:gundan

主站蜘蛛池模板: 三穗县| 咸丰县| 青州市| 芮城县| 长阳| 恩施市| 启东市| 禄劝| 芒康县| 湛江市| 巴青县| 大渡口区| 长泰县| 茶陵县| 东光县| 辛集市| 万盛区| 金堂县| 方城县| 吕梁市| 长子县| 阿克陶县| 靖宇县| 宁远县| 嘉善县| 江都市| 西乌| 通河县| 郓城县| 湖州市| 尼木县| 双流县| 开原市| 天门市| 治多县| 文登市| 利辛县| 天镇县| 绍兴县| 红桥区| 石泉县|