亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

非線(xiàn)性估計(jì)

  • 復(fù)雜電磁環(huán)境下機動通信網(wǎng)絡(luò)抗毀性評估

    在建立機動通信網(wǎng)絡(luò)模型的基礎(chǔ)上,分析了復(fù)雜電磁對抗環(huán)境的基本構(gòu)成,探討了敵方可能的基于重要性指標的攻擊目標選擇策略,建立了電子對抗條件下模擬環(huán)境模型。再結(jié)合節(jié)點連通性、信道帶寬、信道丟失率和平均時延等多項指標,建立了復(fù)雜電磁環(huán)境下機動通信網(wǎng)絡(luò)抗毀性評估模型,并完成了抗毀性評估計算及仿真分析。

    標簽: 復(fù)雜電磁環(huán)境 機動 通信網(wǎng)絡(luò)

    上傳時間: 2014-12-30

    上傳用戶:weareno2

  • 非接觸式射頻卡應(yīng)用系統(tǒng)的研究與開發(fā)

    本課題在深入研究了射頻卡的相關(guān)理論和技術(shù)的基礎(chǔ)上,設(shè)計開發(fā)了一套完整的非接觸式射頻卡(收費)管理系統(tǒng)。本文首先結(jié)合國內(nèi)外射頻卡技術(shù)研究動態(tài)和發(fā)展趨勢,簡要介紹了非接觸式射頻技術(shù)的基本概況,從非接觸式射頻卡的系統(tǒng)組成結(jié)構(gòu)入手,詳細分析了射頻卡系統(tǒng)的基本原理和其所涉及到的關(guān)鍵技術(shù),接著本文著重分析了非接觸式射頻卡系統(tǒng)的軟硬件開發(fā)設(shè)計思想,對硬件設(shè)計中的MCU和射頻模塊的特性進行了具體的介紹,對終端讀寫器各部分硬件(射頻識別部分、顯示電路、報警模塊,485通訊模塊等)的功能構(gòu)造和電路設(shè)計進行了詳細的分析,在硬件設(shè)計的基礎(chǔ)上,詳細闡述了終端讀寫器的軟件設(shè)計過程,給出了終端讀寫器主程序和各功能模塊的軟件設(shè)計,并結(jié)合終端讀寫器的設(shè)計開發(fā)了射頻卡管理系統(tǒng)作為上位機管理軟件,對數(shù)據(jù)庫管理和串口通信等作了詳細的闡述。

    標簽: 非接觸式 射頻卡 應(yīng)用系統(tǒng)

    上傳時間: 2013-11-13

    上傳用戶:pwcsoft

  • 超聲測距技術(shù)與非接觸靜電測量一體化設(shè)計方法研究

        非接觸感應(yīng)式靜電測量儀表,讀數(shù)要經(jīng)過乘數(shù)k與測量距離d的關(guān)系換算才能得出被測靜電體的靜電電壓,為解決這一人工換算及測量過程繁瑣問題,提出了利用超聲測距技術(shù)與非接觸式靜電測量技術(shù)一體化靜電測量方式及其設(shè)計方法,研究了超聲測距技術(shù)用于非接觸式靜電測量一體化設(shè)計的參數(shù)與精度要求和相對測距方法應(yīng)用,進行了超聲測距與非接觸式靜電測量一體化原理與整機結(jié)構(gòu)設(shè)計的可行性驗證。

    標簽: 超聲測距技術(shù) 測量 設(shè)計方法 非接觸

    上傳時間: 2013-11-03

    上傳用戶:windypsm

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯(lián)板的設(shè)計驗驗。 PCB設(shè)計的經(jīng)驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優(yōu)先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設(shè)計需作特殊考量.       6.工藝邊需根據(jù)實際需要作設(shè)計調(diào)整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實際要求下的連板經(jīng)濟性.       7.FIDUCIAL MARK或稱光學(xué)定位點,一般設(shè)計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計在板邊,為對稱設(shè)計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2014-12-31

    上傳用戶:sunshine1402

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯(lián)板的設(shè)計驗驗。 PCB設(shè)計的經(jīng)驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優(yōu)先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設(shè)計需作特殊考量.       6.工藝邊需根據(jù)實際需要作設(shè)計調(diào)整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實際要求下的連板經(jīng)濟性.       7.FIDUCIAL MARK或稱光學(xué)定位點,一般設(shè)計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計在板邊,為對稱設(shè)計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2013-10-15

    上傳用戶:3294322651

  • PCB的可制造性與可測試性

    PCB的可制造性與可測試性,很詳細的pcb學(xué)習(xí)資料。

    標簽: PCB 可制造性 測試

    上傳時間: 2015-01-01

    上傳用戶:tou15837271233

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計的語言。用Verilog HDL描述的電路設(shè)計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設(shè)計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應(yīng)的模型類型共有以下五種:   系統(tǒng)級(system):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計模塊的外部性能的模型。   算法級(algorithm):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計算法的模型。   RTL級(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動和如何處理這些數(shù)據(jù)的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關(guān)級(switch-level):描述器件中三極管和儲存節(jié)點以及它們之間連接的模型。   一個復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個Verilog HDL模塊構(gòu)成的,每一個模塊又可以由若干個子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計的模塊交互的現(xiàn)存電路或激勵信號源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計,并對所作設(shè)計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級和RTL級的模型設(shè)計。這種行為描述語言具有以下功能:   · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。   · 提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)(task)程序結(jié)構(gòu)。   · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。   · 提供了用于建立表達式的算術(shù)運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級和開關(guān)級的模型設(shè)計。因其結(jié)構(gòu)化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態(tài)模型。   Verilog HDL的構(gòu)造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設(shè)定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風(fēng)格。其中有許多語句如:if語句、case語句等和C語言中的對應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習(xí)就能很好地掌握它,利用它的強大功能來設(shè)計復(fù)雜的數(shù)字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實現(xiàn)

      為了實現(xiàn)對非相干雷達的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實時性,可實現(xiàn)非相參雷達的相參化功能。

    標簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時間: 2013-11-23

    上傳用戶:shengyj12345

  • 撓性印制板拐角防撕裂結(jié)構(gòu)信號傳輸性能分析

    撓性印制板很容易在大應(yīng)力的作用下造成開裂或斷裂,在設(shè)計時常在拐角處采用抗撕裂結(jié)構(gòu)設(shè)計以更好地改善FPC的抗撕裂的性能。

    標簽: 撓性印制 信號傳輸 性能分析

    上傳時間: 2013-11-20

    上傳用戶:kelimu

  • Verilog編碼中的非阻塞性賦值

      One of the most misunderstood constructs in the Verilog language is the nonblockingassignment. Even very experienced Verilog designers do not fully understand how nonblockingassignments are scheduled in an IEEE compliant Verilog simulator and do not understand whenand why nonblocking assignments should be used. This paper details how Verilog blocking andnonblocking assignments are scheduled, gives important coding guidelines to infer correctsynthesizable logic and details coding styles to avoid Verilog simulation race conditions

    標簽: Verilog 編碼 非阻塞性賦值

    上傳時間: 2013-11-01

    上傳用戶:xzt

主站蜘蛛池模板: 东乡族自治县| 祥云县| 化州市| 辉南县| 永寿县| 尉犁县| 阿克| 旬邑县| 太原市| 新龙县| 青神县| 晋州市| 射阳县| 灌云县| 祁门县| 大港区| 象山县| 昌江| 高淳县| 华亭县| 平谷区| 鄂伦春自治旗| 永胜县| 广南县| 桦南县| 双桥区| 阜平县| 师宗县| 定远县| 佛教| 五大连池市| 科技| 佛冈县| 乌鲁木齐市| 油尖旺区| 阿鲁科尔沁旗| 榆中县| 仪陇县| 遵化市| 汤阴县| 辽宁省|