采用按時間抽選的基4原位算法和坐標旋轉數字式計算機(CORDIC)算法實現了一個FFT實時譜分析系統。整個設計采用流水線工作方式,保證了系統的速度,避免了瓶勁的出現;整個系統采用FPGA實現,實驗表明,該系統既有DSP器件實現的靈活性又有專用FFT芯片實現的高速數據吞吐能力,可以廣泛地應用于數字信號處理的各個領域。
上傳時間: 2013-09-01
上傳用戶:731140412
VERILOG HDL 實際工控項目源碼\r\n開發工具 altera quartus2
上傳時間: 2013-09-05
上傳用戶:youmo81
Protel99畫的一款四層工控板內容詳細,使用方便
上傳時間: 2013-09-13
上傳用戶:1397412112
肖特基二極管SR520-SR5100
上傳時間: 2013-11-04
上傳用戶:fdfadfs
介紹了一種新型線性自動跟蹤工頻陷波器的電路結構。該陷波器應用于電子束曝光機束流測量電路中,用來抑制工頻干擾對測量精度的影響。基于對自動跟蹤陷波器的基本工作原理分析,陷波器采用了頻率/電壓轉換器與壓控帶阻濾波器相結合的設計方案,成功地解決了工頻頻偏對常規工頻陷波器濾波性能的嚴重影響問題。提出了提高抑制工頻干擾能力的設計要點和電路調試方法。通過性能指標的測試和長期實際運行應用,證明陷波器滿足了電子束測量中對工頻干擾進行強抑制的要求,提高了電子束曝光機的制版質量。
上傳時間: 2013-11-13
上傳用戶:天涯
根據基帶成型濾波器的工作原理,文中設計出了一種基帶成型濾波器的數字實現方案。該方案首先運用MATALB仿真工具得到信號基帶成型后的仿真數據,并將仿真數據存儲在FPGA中,然后通過查表操作實現了數字基帶成型濾波器的功能。文中還給出了通過MODELSIM得到的信號基帶成型后的仿真結果,仿真結果表明,由該方案所設計的基帶成型濾波器可以很好地完成通信系統中信號的成型特性。
上傳時間: 2013-11-09
上傳用戶:563686540
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎
下一代蜂窩電話將擁有高質量的照相功能。為了獲得上佳的照相性能,基於閃光燈的照明是至關重要的
上傳時間: 2013-12-28
上傳用戶:xuanjie
高可用性繫統常常采用雙路饋送功率分配,旨在實現冗餘並增強系統的可靠性。“或”二極管把兩路電源一起連接在負載點上,最常用的是肖特基二極管,目的在於實現低損耗
上傳時間: 2013-10-19
上傳用戶:BOBOniu