一、應(yīng)用可靠性概念 1、可靠性概念 2、固有可靠性與應(yīng)用可靠性 3、易產(chǎn)生應(yīng)用可靠性問題的器件 4、使用應(yīng)力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應(yīng)用 三、電子元器件的可靠性應(yīng)用 1、電子元器件的防浪涌應(yīng)用 2、電子元器件的防靜電應(yīng)用 3、電子元器件的防干擾應(yīng)用 4、CMOS群件的防閂鎖應(yīng)用 四、電子元器件的EMC應(yīng)用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設(shè)計 1、簡化設(shè)計 2、容差與漂移設(shè)計 3、冗余設(shè)計 4、低功耗設(shè)計 5、潛在通路分析 6、電磁兼容設(shè)計 7、均衡設(shè)計 七、印制電路版的可靠性設(shè)計 1、PCB的布局設(shè)計 2、PCB的布線設(shè)計 3、PCB的熱設(shè)計 4、PCB的裝配 八、噪聲測試作為應(yīng)用可靠性保證手段 1、噪聲與可靠性的關(guān)系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應(yīng)力損傷的早期預(yù)測
標(biāo)簽: 應(yīng)用可靠性
上傳時間: 2013-04-24
上傳用戶:刺猬大王子
本論文介紹了幾種編碼和調(diào)制技術(shù)的基本原理和課題的總體實現(xiàn)結(jié)構(gòu),重點分析和討論了滾降系數(shù)可調(diào)的成形濾波、內(nèi)插技術(shù)以及濾波器中乘法器、加法器的實現(xiàn)方法。通過外部控制器可對FPGA內(nèi)部設(shè)計的多項參數(shù)進行設(shè)置,可支持32.000kbps~4.096Mbps范圍內(nèi)的多速率數(shù)據(jù)傳輸,適用于各種信道限帶性能要求的傳輸系統(tǒng)。本論文使用一片F(xiàn)PGA芯片實現(xiàn)了信道編碼(包括數(shù)據(jù)加擾、差分編碼、卷積碼、RS碼、交織等)、多種調(diào)制方式(BPSK、QPSK、π/4-QPSK、TC8PSK、16QAM)、成形濾波器、多級內(nèi)插、上變頻器、具有連續(xù)/突發(fā)信號模式的數(shù)據(jù)源。將本論文的成果移植到某單位的信號源研制平臺,基本上可以滿足現(xiàn)階段研制和維修解調(diào)設(shè)備對信號源的需求,因此具有較高的使用價值。
標(biāo)簽: 編碼 調(diào)制技術(shù)
上傳時間: 2013-07-27
上傳用戶:feichengweoayauya
軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現(xiàn)與現(xiàn)有和未來多種電臺的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現(xiàn)場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術(shù)設(shè)計與實現(xiàn)。 首先介紹了軟件無線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無線電的基本理論,主要介紹了設(shè)計中所用到的帶通采樣技術(shù)、信號的抽取技術(shù)與多相濾波技術(shù)。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機射頻前端的設(shè)計指標(biāo),給出了改進的實信號濾波器組低通型實現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實信號多相濾波器組信道化中頻接收機的數(shù)學(xué)模型。 最后基于EP1S80開發(fā)平臺實現(xiàn)了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復(fù)乘運算的設(shè)計方案。仿真結(jié)果表明,該接收機能夠?qū)崿F(xiàn)對中頻信號的正確接收,驗證了系統(tǒng)設(shè)計的可行性。
標(biāo)簽: 信道 中頻 仿真實現(xiàn) 收機設(shè)計
上傳時間: 2013-06-12
上傳用戶:qq521
本文將高效數(shù)字調(diào)制方式QAM和軟件無線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對16QAM算法實現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實意義。 論文對16QAM軟件實現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無線電核心技術(shù)數(shù)字下變頻原理和其實現(xiàn)結(jié)構(gòu);對CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計采用自項向下設(shè)計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環(huán)境下實現(xiàn)代碼輸入;對系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實測調(diào)試相結(jié)合方法。 論文首先對16QAM調(diào)制解調(diào)算法進行系統(tǒng)級仿真,并對實現(xiàn)的各模塊的可行性仿真驗證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號的時鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現(xiàn)了16QAM調(diào)制器;給出了中頻信號時域測試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對增強型數(shù)字鎖相環(huán)EPLL的實現(xiàn)結(jié)構(gòu)進行了研究和性能分析。
標(biāo)簽: FPGA QAM 16 調(diào)制
上傳時間: 2013-07-29
上傳用戶:hwl453472107
國家電網(wǎng)公司生產(chǎn)運營部,電能計量裝置現(xiàn)場檢驗作業(yè)指導(dǎo)書。主要針對電網(wǎng)關(guān)口和大的電力用戶的電能計量裝置,包括電能表、計量用電流、電壓互感器以及電壓互感器二次回路壓降的現(xiàn)場檢驗的方法、操作程序和安全要求予以科學(xué)合理的規(guī)范。2003年的文件,可供參考。
上傳時間: 2013-04-24
上傳用戶:Poppy
·詳細說明:本程序?qū)⒅付ǖ?6K采樣的語音數(shù)據(jù)文件轉(zhuǎn)換為經(jīng)G.723編解碼后的8K語音數(shù)據(jù)。降采樣前先使用180階的FIR濾波器對語音數(shù)據(jù)進行頻率壓縮,然后進行抽取,并對抽取的數(shù)據(jù)進行G.723編解碼。該程序在非特定語音識別的庫文件處理中使用,也可擴展至其他用途。文件列表: 16kto8k .......\16kto8k.dsp .......\16kto8
上傳時間: 2013-04-24
上傳用戶:qw12
· 摘要: 通過分析小波分析法中的閾值去噪算法的原理,根據(jù)MEMS陀螺儀信號漂移的數(shù)學(xué)模型,采用了基于小波閾值去噪法對MEMS陀螺儀的輸出進行實時消噪處理.并將該算法應(yīng)用到基于DSP的某MEMS陀螺捷聯(lián)慣導(dǎo)系統(tǒng)后對系統(tǒng)的MEMS陀螺儀進行零漂試驗.通過整個系統(tǒng)試驗結(jié)果分析,使用小波閾值去噪法對抑制MEMS陀螺儀零漂,改善MEMS陀螺儀的零偏穩(wěn)定性具有很好的效果,肯定了小波閾值去
上傳時間: 2013-04-24
上傳用戶:xiehao13
·詳細說明:本程序包含語音壓縮和語音識別領(lǐng)域所需的LPCC,MFCC特征提取算法以及語音端點檢測源碼。在對語音數(shù)據(jù)進行特征提取前,可對語音數(shù)據(jù)進行16K到8K的降采樣率處理,包含180階FIR濾波器的頻率壓縮程序。文件列表: LPCC&MFCC&VAD .............\endpointD .............\.......
上傳時間: 2013-07-06
上傳用戶:windwolf2000
提出了一種基于FPGA的高階高速F IR濾波器的設(shè)計與實現(xiàn)方法。通過一個169階的均方根\r\n升余弦滾降濾波器的設(shè)計,介紹了如何應(yīng)用流水線技術(shù)來設(shè)計高階高速F IR濾波器,并且對所設(shè)計的\r\nFIR濾波器性能、資源占用進行了分析。
標(biāo)簽: FPGA 濾波器 實現(xiàn)方法
上傳時間: 2013-08-31
上傳用戶:小火車啦啦啦
15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
上傳時間: 2013-10-08
上傳用戶:王慶才
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1