亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

重慶大學(xué)(xué)電路輔導(dǎo)(dǎo)

  • FPGA大西瓜開發(fā)板進(jìn)階教程

    大西瓜FPGA開發(fā)板的教程,比較詳細(xì)。

    標(biāo)簽: FPGA 開發(fā)板 進(jìn)階 教程

    上傳時間: 2013-11-05

    上傳用戶:dudu121

  • 基于FPGA的無人機(jī)多路視頻監(jiān)控系統(tǒng)設(shè)計

    為了能實(shí)時監(jiān)控?zé)o人機(jī)的狀態(tài)和提高無人機(jī)的安全可靠性,本設(shè)計利用FPGA高速率、豐富的片上資源和靈活的設(shè)計接口,設(shè)計了一套無人機(jī)多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無人機(jī)不同位置的攝像機(jī)所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺顯示器上實(shí)現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實(shí)時性、和高清度,確保無人機(jī)完成偵查任務(wù)。

    標(biāo)簽: FPGA 無人機(jī) 多路 視頻監(jiān)控

    上傳時間: 2013-10-22

    上傳用戶:cxl274287265

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設(shè)計

    使用功能強(qiáng)大的FPGA來實(shí)現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使用前景。本設(shè)計通過采用多路高速率數(shù)據(jù)讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運(yùn)行速率很高,基本可以滿足所有設(shè)計需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-11-07

    上傳用戶:GavinNeko

  • Altera可重配置PLL使用手冊0414-3

    Altera可重配置PLL使用手冊0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時間: 2013-11-08

    上傳用戶:秦莞爾w

  • 基于FPGA的多路視頻合成系統(tǒng)的設(shè)計

      摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時處理多路視頻數(shù)據(jù)。

    標(biāo)簽: FPGA 多路 視頻合成

    上傳時間: 2014-12-05

    上傳用戶:jiangfire

  • 七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路

             七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路包括基礎(chǔ)篇、時序篇和驗證篇三個部分。

    標(biāo)簽: Altera FPGA

    上傳時間: 2013-10-11

    上傳用戶:woshinimiaoye

  • 基于SPI接口和FIFO緩沖器的大容量高速實(shí)時數(shù)據(jù)存儲方案

    大容量高速實(shí)時數(shù)據(jù)存儲方案

    標(biāo)簽: FIFO SPI 接口 大容量

    上傳時間: 2013-11-18

    上傳用戶:youke111

  • WP374 Xilinx FPGA的部分重配置

    WP374 Xilinx FPGA的部分重配置

    標(biāo)簽: Xilinx FPGA 374 WP

    上傳時間: 2013-11-11

    上傳用戶:zhaoke2005

  • 可重配置PLL使用手冊

    本文檔主要是以Altera公司的Stratix II系列的FPGA器件為例,介紹了其內(nèi)嵌的增強(qiáng)型可重配置PLL在不同的輸入時鐘頻率之間的動態(tài)適應(yīng),其目的是通過提供PLL的重配置功能,使得不需要對FPGA進(jìn)行重新編程就可以通過軟件手段完成PLL的重新配置,以重新鎖定和正常工作。

    標(biāo)簽: PLL 可重配置 使用手冊

    上傳時間: 2013-11-30

    上傳用戶:liuqy

  • 采用FPGA的多路高壓IGBT驅(qū)動觸發(fā)器研制

    為有效控制固態(tài)功率調(diào)制設(shè)備,提高系統(tǒng)的可調(diào)性和穩(wěn)定性,介紹了一種基于現(xiàn)場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅(qū)動觸發(fā)器的設(shè)計方法和實(shí)現(xiàn)電路。該觸發(fā)器可選擇內(nèi)或外觸發(fā)信號,可遙控或本控,能產(chǎn)生多路頻率、寬度和延時獨(dú)立可調(diào)的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發(fā)器用于高壓IGBT(3300 V/ 800 A) 感應(yīng)疊加脈沖發(fā)生器中進(jìn)行實(shí)驗測試,給出了實(shí)驗波形。結(jié)果表明,該多路高壓IGBT驅(qū)動觸發(fā)器輸出脈沖信號達(dá)到了較高的調(diào)整精度,頻寬’脈寬及延時可分別以步進(jìn)1 Hz、0. 1μs、0. 1μs 進(jìn)行調(diào)整,滿足了脈沖發(fā)生器的要求,提高了脈沖功率調(diào)制系統(tǒng)的性能。

    標(biāo)簽: FPGA IGBT 多路 驅(qū)動

    上傳時間: 2013-10-22

    上傳用戶:zhulei420

主站蜘蛛池模板: 哈巴河县| 南乐县| 阆中市| 大足县| 长泰县| 扶余县| 宁波市| 武冈市| 神农架林区| 海林市| 林口县| 罗江县| 大新县| 慈溪市| 涿州市| 屏东市| 巴南区| 防城港市| 班戈县| 高州市| 左云县| 修水县| 桐梓县| 彩票| 霍山县| 神木县| 沽源县| 镇远县| 九龙坡区| 台山市| 墨竹工卡县| 资源县| 朔州市| 务川| 九寨沟县| 巴彦淖尔市| 遂溪县| 改则县| 四川省| 攀枝花市| 宜阳县|