基于FPGA的全數字鎖相環設計,內有設計過程和設計思想
標簽: FPGA 全數字 鎖相環
上傳時間: 2013-08-13
上傳用戶:fqscfqj
FPGA中嵌中高級課件,非常有用的課件,對于新手和老手都有很大的幫助!希望大家看了以后能夠大大的提高自己的水平!
標簽: FPGA
上傳時間: 2013-08-15
上傳用戶:xdqm
《CPLD_FPGA設計及應用》課件與實例
標簽: CPLD_FPGA
上傳時間: 2013-08-17
上傳用戶:sklzzy
verilog編寫基于fpga的鑒相器模塊
標簽: verilog fpga 編寫 模塊
上傳時間: 2013-08-19
上傳用戶:18752787361
基于FPGA設計數字鎖相環,提出了一種由微分超前/滯后型檢相器構成數字鎖相環的Verilog-HDL建模方案
標簽: FPGA 數字鎖相環
上傳用戶:Huge_Brother
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利\r\n用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加\r\n熱電源中。
標簽: 高頻感應 加熱電源 模擬鎖相環 頻率
上傳時間: 2013-08-22
上傳用戶:nairui21
關于數字鎖相環的一點東西,可以下來看看\r\n
標簽: 數字鎖相環
上傳時間: 2013-08-26
上傳用戶:7891
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
CPLD源碼 達芬奇開發套件 很好 \r\n查詢更多詞典\r\n搜索因特網
標簽: CPLD 源碼 開發套件 達芬奇
上傳時間: 2013-09-01
上傳用戶:pei5
cadence講義(清華微電子所),非常詳細的一個PPT課件,來之不易啊!
標簽: cadence 講義 清華
上傳時間: 2013-09-06
上傳用戶:ks201314
蟲蟲下載站版權所有 京ICP備2021023401號-1