亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

親測可用

  • 附件中資料時模擬時鐘方面的信息

    附件中資料時模擬時鐘方面的信息,可用單片機仿真軟件仿真。

    標簽: 附件 模擬 時鐘 方面

    上傳時間: 2013-08-26

    上傳用戶:marten

  • Cadence軟件安裝手冊

    在PC機上運行cadence需要先運行命令:source filename,此處filename指.cshrc,或其他具有該文件內容但名字不同的文件,該文件必須有set DISPLAY 本機IP:0.0 語句,同時應將其他雷同設置封住.可以先從工作站上下載.cshrc文件,然后用notepad修改顯示設置相,不可用其他編輯器,否則文本文件格式會不一樣.記住,必須將顯示器設置為256色.

    標簽: Cadence 軟件安裝

    上傳時間: 2013-09-05

    上傳用戶:超凡大師

  • Proteus環境下直流電機測速程序

    Proteus環境下直流電機測速程序,包括顯示程序,直接可用

    標簽: Proteus 環境 測速 直流電機

    上傳時間: 2013-09-20

    上傳用戶:long14578

  • 20~20KHz有源帶通濾波器

    資料為電路圖,已經做出實物,標稱值可用~

    標簽: 20 KHz 有源 帶通濾波器

    上傳時間: 2013-10-09

    上傳用戶:czl10052678

  • 步進頻率雷達系統的模擬與測試

    任何雷達接收器所接收到的回波(echo)訊號,都會包含目標回波和背景雜波。雷達系統的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環境中偵測到目標。傳統上都會使用短週期脈衝波和寬頻FM 脈衝來達到上述目的。

    標簽: 步進頻率 模擬 雷達系統 測試

    上傳時間: 2014-12-23

    上傳用戶:zhqzal1014

  • 鎖相環(PLL)基本原理

    鎖相環是一種反饋系統,其中電壓控制振蕩器(VCO)和相位比較器相互連接,使得振蕩器可以相對于參考信號維持恒定的相位角度。鎖相環可用來從固定的低頻信號生成穩定的輸出高頻信號等。

    標簽: PLL 鎖相環

    上傳時間: 2013-11-22

    上傳用戶:waixingren

  • ORCAD PSPICE 16.5crack文件

    ORCAD PSPICE 16.5crack文件,win7下親測可用,內含詳細破解過程和必要的文件

    標簽: PSPICE ORCAD crack 16.5

    上傳時間: 2013-11-15

    上傳用戶:feifei0302

  • 電路板插件流程和注意事項

      1,電路板插件,浸錫,切腳的方法   1.制板(往往找專門制板企業制作,圖紙由自己提供)并清潔干凈。   2.插橫插、直插小件,如1/4W的電阻、電容、電感等等貼近電路板的小尺寸元器件。   3.插大、中等尺寸的元器件,如470μ電解電容和火牛。   4.插IC,如貼片IC可在第一步焊好。   原則上來說將元器件由低至高、由小至大地安排插件順序,其中高低原則優先于水平尺寸原則。   若手工焊接,則插件時插一個焊一個。若過爐的話直接按錫爐操作指南操作即可。   切腳可選擇手工剪切也可用專門的切腳機處理,基本工藝要求就是剛好將露出錫包部分切除即可。   若你是想開廠進行規模生產的話,那么還是建議先熟讀掌握相關國家和行業標準為好,否則你辛苦做出的產品會無人問津的。而且掌握標準的過程也可以幫助你對制作電路板流程進行制訂和排序。   最后強烈建議你先找個電子廠進去偷師一番,畢竟眼見為實嘛。

    標簽: 電路板插件 流程 注意事項

    上傳時間: 2013-11-14

    上傳用戶:asdfasdfd

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • pcb layout規則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術語解釋(TERMS)......... 2     2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2     3. 基準點 (光學點) -for SMD:........... 4     4. 標記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項 (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設計............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標簽: layout pcb

    上傳時間: 2013-12-20

    上傳用戶:康郎

主站蜘蛛池模板: 都江堰市| 綦江县| 遵化市| 施秉县| 汾阳市| 台北县| 保康县| 顺昌县| 红安县| 桓台县| 辽宁省| 浦北县| 崇明县| 额敏县| 额济纳旗| 忻城县| 淮安市| 泊头市| 石楼县| 高州市| 江山市| 聂荣县| 历史| 永清县| 清河县| 双城市| 钦州市| 兴义市| 文登市| 久治县| 台安县| 东安县| 长葛市| 华亭县| 宣汉县| 双桥区| 滨海县| 海淀区| 大丰市| 扬中市| 凤庆县|