亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

耗散

  • 基于ARM的鋼廠實時能耗監測系統設計

    近年來,隨著社會經濟的發展,社會對能源的需求量越來越大,對能源的依賴性也越來越強,而同時全球的能源儲備越來越少。尤其是中國,幾乎所有能源人均都不及世界的一半。2007年“兩會”,政府工作報告中明確提出把節能減耗作為工作切入點,并成立國務院節能減排工作領導小組。鋼廠作為工業耗能大戶,其節能減耗顯得尤為重要,舊的分散式能耗測量方法已不能滿足需要,提出新的能耗檢測方法迫在眉睫。 本文的工作就是以此為大背景,針對鋼廠的能源消耗提出一種新型實時測量方法。系統以嵌入式為開發思路、WINCE操作系統丌發監測終端,包括數據采集、數據傳輸以及數據集中處理顯示三部分。數據采集主要依賴傳感器和單片機,將采集到的模擬數據轉換為數字量并按照協議要求進行格式打包,包括電參數采集、水參數采集和天然氣參數采集三部分;數據傳輸則采用傳統的RS485工業控制網絡;終端部分則以ARM為載體,WINCE為平臺,開發應用程序實時處理數據。 文中詳細闡述了整個監測系統的硬件設計思路和軟件設計流程。介紹了數據檢測原理及過程,給出了底層和終端的系統通信協議及通信流程,同時通過對監測終端的描述詳細介紹了WINCE嵌入式操作系統的定制和在ARM9目標板上的移植,并詳細闡述了基于WINCE的EVC應用程序開發,給出了部分代碼。 本次設計提出了一種新的鋼廠能耗數據集中實時采集技術,并完成了系統整體設計。經過測試運行,各項技術性能指標已經達到了設計的要求。

    標簽: ARM 能耗 監測 系統設計

    上傳時間: 2013-04-24

    上傳用戶:ve3344

  • 基于ARM和GPRS遠程監控系統的研究

    隨著社會經濟的發展,人們防火、防盜意識的提高,人們對遠程現場狀況的了解提出了更高的需求。如何有效解決由于各監控點分布范圍散、數量多、距離遠,甚至地處偏僻,有效管理多個監控點等難題,僅依靠架設光纜、鋪設電纜難度大、且不切合實際(并且即使架設了通訊線路其速度慢、運營成本也高)。本文在分析研究了當前國內、外視頻監控系統研究現狀,并結合嵌入式系統、嵌入式處理器ARM、GPRS等相關領域的研究進展的基礎上,提出了一套基于ARM和GPRS的遠程監空系統。它是利用GPRS網絡覆蓋范圍廣、傳輸特性好與嵌入式系統低功耗方便實用相結合的系統解決方案。系統通過溫度傳感器的檢測信息,實現溫度異常監測,并將采集的圖像信息數據發送到數據監控中心。 本系統硬件系統主要了采用三星公司的ARM920T S3C2410芯片作為系統處理器、USB攝像頭和DSl8B20溫度傳感器。S3C241O處理器通過外部溫度傳感器采集的溫度數據,并與最近采集的溫度數據比較、判斷,發出圖像采集命令,最后將溫度和圖像數據通過其串口利用GPRSDTU將數據通過無線網絡傳送到有靜態IP地址或域名的遠程監控中心服務器。監控中心接受各個監控終端的數據,并實現對終端的集中管理。 本課題軟件方面分為系統軟件和應用軟件開發兩方面。系統軟件方面主要是ARM的BootLoader和嵌入式Linux的分析及移植;應用軟件方面包含終端ARM平臺嵌入式溫度采集和視頻采集軟件設計,數據發送程序,監控中心程序設計三個部分。

    標簽: GPRS ARM 遠程監控系統

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 直接數字頻率合成研究及其FPGA實現

    本文首先介紹了直接數字頻率合成技術(DDS)的基本原理、體系結構及工作過程,然后針對其關鍵部分進行了優化,即采用函數近似法對存儲表結構(LUT)進行了優化,使存貯位數大大縮小,并提出了一種雜散抑制技術的運用,即相位抖動技術。在對直接數字頻率合成(DDS)方法產生的信號進行理論分析的過程中,用matlab進行編程仿真作出了詳細的頻譜分析驗證。本文詳細的介紹了本次設計的具體實現過程和方法,將現場可編程邏輯器件(FPGA)和 DDS技術相結合,具體的體現了基于VHDL語言的靈活設計和修改方式是對傳統頻率合成實現方法的一次重要改進。文章最后給出了實現代碼、仿真結果,經過驗證,本設計能夠達到其預期性能指標。

    標簽: FPGA 數字頻率合成

    上傳時間: 2013-04-24

    上傳用戶:Pzj

  • TTC側音測距關鍵技術研究及FPGA實現

    航天測控通信網是航天工程的重要組成部分。迄今為止,我國已建成“C頻段測控網”,及正在建設的“S頻段測控網”和“TDRSS測控網”。測距單元是測控系統基帶設備中的重要功能單元,為航天飛行器提供定位元素。目前,在航天測距系統中側音測距技術具有最高的測距精度。本文以中國電子科技集團第十研究所某項目為背景,對側音測距系統中的關鍵技術進行了詳細的研究,提出了一些改進測距精度的方法,最后用FPGA實現了側音測距功能單元。 本論文主要完成以下工作: 1)完成了直接數字頻率合成的雜散分析。采用嚴格的信號分析方法,運用離散傅立葉變換(DFT)和傅立葉變換(FT),推導了理想狀態和相位截短條件下的DDS輸出頻譜的數學表達式,并利用systemview仿真軟件建立了DDS相位截短模型,通過仿真驗證了分析結論的正確性。 2)改進了TT&C系統中經典的FFT頻率引導算法,增加了頻譜對稱性分析,在實現頻率引導的同時完成了防載波頻率錯鎖的功能。 3)首次采用基于正交雙通道相關原理的數字相關相位估計法來實現次側音匹配和解模糊,降低了設備復雜度,提高了測距精度。針對低信噪比的情況,提出了基于平滑濾波的數據處理方法,提高了相位測量精度。對測距信道中加限幅器導致的測距信號信噪比惡化程度做了深入的理論分析。最后,分析了測距誤差,并對其中一些引起測距誤差的因素提出了改善方法。 通過本論文的工作,成功的完成了TT&C側音測距終端的研制,系統現已通過測試,達到系統任務書的各項指標要求。

    標簽: FPGA TTC 關鍵技術

    上傳時間: 2013-04-24

    上傳用戶:assss

  • 基于DDSFPGA的多波形信號源的研究

    直接數字合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。本文研究的是一種基于DDS/FPGA的多波形信號源系統,其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數據處理能力十分適合應用于DDS多波形信號源的開發。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環境,給工作帶了方便。

    標簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

  • 諧波信號發生器的研究與設計

    隨著頻率合成理論和高速大規模集成電路的發展,信號發生器作為一類重要的儀器,在通信、檢測、導航等領域有著廣泛的應用。特別是在高壓電力系統的檢測領域,常常需要模擬電網諧波的標準信號源對檢測設備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數可調諧波信號發生器進行了研究和設計,課題得到了常州市科技攻關項目的資助。 本文首先論述了頻率合成技術的發展,并將直接數字頻率合成技術與傳統的頻率合成技術進行了比較。然后深入研究了DDS的工作原理和基本結構,從頻域角度分析了理想參數和實際參數兩種情況下DDS的輸出頻譜。在此基礎上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數可調諧波信號發生器進行了軟硬件設計。 在系統設計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發工具MAX+PLUSⅡ并結合硬件描述語言VHDL設計了一種頻率、相位、幅度、諧波比例可調的諧波信號發生器。詳細闡述了該信號發生器的體系結構,并進行了軟硬件的設計和具體電路的實現。實驗結果表明,系統的性能指標均達到了設計要求,且具有使用簡單、集成度高等特點。

    標簽: 諧波 信號發生器

    上傳時間: 2013-05-20

    上傳用戶:qulele

  • 基于FPGA的MJPEG編碼器

    在視頻傳輸系統中,最大障礙是視頻數據的大數據量傳輸。故壓縮就顯得尤為必要。MJPEG是以25幀每秒傳輸的JPEG圖像。本文根據JPEG基本壓縮模式,通過前端圖像采集芯片輸出標準的4:2:2格式的圖像流,在XILINX公司的SPARTAN IIE芯片下壓縮,獲得了良好效果,壓縮比達到10:1。中間的各個環節同MATLAB下同等壓縮相比,除了精度上有點差別外,基本一致。同專用芯片相比,比專用芯片靈活得多,FPGA內部全部是可編程,燒寫不同的程序便可實現不同的壓縮。同DSP相比,壓縮時間極大的提高,同周霖的“基于DSP技術的靜態圖像壓縮編碼”一文中編碼所需的時間進行比較(DCT變換消耗4224個指令,量化Z排序耗960指令,huffman編碼至少耗1400指令),假設令其采用6000系列DSP,指令周期為6ns,運算速度為1336MIPS。壓縮一個8*8DCT塊,采用高檔的DSP,消耗39tJs,而采用27M的FPGA只需6us,若采用FPGA內部自帶的DLL將時鐘倍頻到54M,則只需要3us.本設計同傳統的壓縮實現方式相比,在速度和靈活性上有了極大的提高。

    標簽: MJPEG FPGA 編碼器

    上傳時間: 2013-04-24

    上傳用戶:TI初學者

  • 直接數字頻率合成器的研究

    本文介紹了直接數字頻率合成器(DDS)的工作原理及基本結構,在此基礎上推導了它的理想頻譜,分析了DDS雜散的來源及抑制雜散的常用方法;重點研究了DDS中累加器和波形存儲表的設計。針對DDS輸入數據刷新率低的特點,雙層累加...

    標簽: 數字頻率合成器

    上傳時間: 2013-06-03

    上傳用戶:SimonQQ

  • 算法FPGA實現的直接數字頻率合成器

    高精度的信號源是各種測試和實驗過程中不可缺少的工具,在通信、雷達、測量、控制、教學等領域應用十分廣泛。傳統的頻率合成方法設計的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術的發展要求,直接數字合成(Direct Digital Synthesis)DDS技術可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續的信號,基于FPGA的DDS技術提供了升級方便并且成本低廉的解決方案。    本文對DDS的基本原理和輸出頻譜特性進行理論分析,總結出雜散分布規律。同時以DDS的頻譜分析為基礎,給出了幾種改善雜散的方法。本文結合相關文獻資料采用傅立葉變換的方法對相位截斷時DDS雜散信號的頻譜特性進行了研究,得到了雜散分布的規律性結論,并應用在程序設計程中;DDS技術的實現依賴于高速、高性能的數字器件,本文將FPGA器件和DDS技術相結合,確定了FPGA器件的整體設計方案,詳細說明了各個模塊的功能和設計方法,并對其關鍵部分進行了優化設計,從而實現了波形發生器數字電路部分的功能。軟件部分采用模塊設計方法,十分方便調試。為了得到滿足設計要求的模擬波形,本文還設計了幅度調節、D/A轉換和低通濾波等外圍硬件電路。    實驗結果表明,本文設計的基于DDS技術的多波形信號源基本能夠滿足普通學生實驗室的要求。

    標簽: FPGA 算法 數字頻率合成器

    上傳時間: 2013-06-11

    上傳用戶:woshiayin

  • 北斗導航空間信號接口控制文件

    北斗衛星導航系統空間信號接口控制文件 1 文件范疇 2 系統概述 2.1 空間星座 2.2 坐標系統 2.3 時間系統 3 B1 信號規范 3.1 信號結構和基本特性參數 3.1.1信號結構 3.1.2信號基本特性 3.2 射頻信號特性 3.2.1載波頻率 3.2.2衛星信號工作帶寬及帶外抑制 3.2.3雜散 3.2.4載波相位噪聲 3.2.5用戶接收信號電平 3.2.6信號相關性 3.3 B1 頻點測距碼

    標簽: 北斗導航 空間信號 接口控制

    上傳時間: 2013-04-24

    上傳用戶:Alick

主站蜘蛛池模板: 余江县| 含山县| 英山县| 鄯善县| 五大连池市| 习水县| 杭锦后旗| 板桥市| 神池县| 上蔡县| 延边| 商水县| 太仓市| 琼海市| 华蓥市| 巩留县| 东辽县| 寿阳县| 雅江县| 鄂州市| 蓝山县| 通道| 大渡口区| 皮山县| 潼南县| 望谟县| 湖口县| 双辽市| 吉安市| 高密市| 邛崃市| 昌宁县| 互助| 九龙坡区| 会泽县| 陈巴尔虎旗| 家居| 白山市| 祁阳县| 乌鲁木齐市| 临潭县|