德州儀器(TI)通過多種不同的處理工藝提供了寬范圍的運算放大器產品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開發了業界最大的低功耗及低電壓運算放大器產品選集,其設計特性可滿足寬范圍的多種應用。為使您的選擇流程更為輕松,我們提供了一個交互式的在線運算放大器參數搜索引擎——amplifier.ti.com/search,可供您鏈接至各種不同規格的運算放大器。設計考慮因素為某項應用選擇最佳的運算放大器所要考慮的因素涉及到多個相關聯的需求。為此,設計人員必須經常權衡彼此矛盾的尺寸、成本、性能等指標因素。即使是資歷最老的工程師也可能會為此而苦惱,但您大可不必如此。緊記以下的幾點,您將會發現選擇范圍將很快的縮小至可掌控的少數幾個。電源電壓(VS)——選擇表中包括了低電壓(最小值低于2.7V)及寬電壓范圍(最小值高于5V)的部分。其余運放的選擇類型(例如精密),可通過快速查驗供電范圍欄來適當選擇。當采用單電源供電時,應用可能需要具有軌至軌(rail-to-rail)性能,并考慮精度相關的參數。精度——主要與輸入偏移電壓(VOS)相關,并分別考慮隨溫度漂移、電源抑制比(PSRR)以及共模抑制比(CMRR)的變化。精密(precision)一般用于描述具有低輸入偏置電壓及低輸入偏置電壓溫度漂移的運算放大器。微小信號需要高精度的運算放大器,例如熱電偶及其它低電平的傳感器。高增益或多級電路則有可能需求低偏置電壓。
上傳時間: 2013-11-25
上傳用戶:1966649934
提出了一種改進的基于直接頻率合成技術(DDS)的任意波形發生器在現場可編程門陣列(FPGA)上的實現方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數據寫入片外存儲器,當調用時再將相應的數據移入FPGA的片上RAM,取代分區塊的將所有類型波形數據同時存儲在片上RAM中的傳統方法;再利用正弦波和三角波的波形在4個象限的對稱性以及鋸齒波的線性特性,通過硬件反相器對波形數據和尋址地址值進行處理,實現了以1/4的數據量還原出精度不變的模擬信號,從而將整體的存儲量減小為原始設計方案的5%。經驗證,這種改進方法正確可行,能夠大大降低開發成本。
上傳時間: 2013-12-25
上傳用戶:日光微瀾
.MS Access Database方式 設計過程中的全部文件都存儲在單一的數據庫中,同原來的Protel99文件方式。即所有的原理圖、PCB文件、網絡表、材料清單等等都存在一個.ddb文件中,在資源管理器中只能看到唯一的.ddb文件。 2. Windows File System方式 在對話框底部指定的硬盤位置建立一個設計數據庫的文件夾,所有文件被自動保存的文件夾中。可以直接在資源管理器中對數據庫中的設計文件如原理圖、PCB等進行復制、粘貼等操作。 注:這種設計數據庫的存儲類型,方便在硬盤對數據庫內部的文件進行操作,但不支持Design Team特性。 二、 方便的文件查找功能
上傳時間: 2013-10-13
上傳用戶:fujiura
PCB 被動組件的隱藏特性解析 傳統上,EMC一直被視為「黑色魔術(black magic)」。其實,EMC是可以藉由數學公式來理解的。不過,縱使有數學分析方法可以利用,但那些數學方程式對實際的EMC電路設計而言,仍然太過復雜了。幸運的是,在大多數的實務工作中,工程師并不需要完全理解那些復雜的數學公式和存在于EMC規范中的學理依據,只要藉由簡單的數學模型,就能夠明白要如何達到EMC的要求。本文藉由簡單的數學公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設計的電子產品通過EMC標準時,事先所必須具備的基本知識。導線和PCB走線導線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經常成為射頻能量的最佳發射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導線的阻抗大小,而且對頻率很敏感。依據LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時,導線大致上只具有電阻的特性。但在高頻時,導線就具有電感的特性。因為變成高頻后,會造成阻抗大小的變化,進而改變導線或PCB 走線與接地之間的EMC 設計,這時必需使用接地面(ground plane)和接地網格(ground grid)。導線和PCB 走線的最主要差別只在于,導線是圓形的,走線是長方形的。導線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時,此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時,感抗大于電阻,此時導線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導線或走線應該視為電感,不能再看成電阻,而且可以是射頻天線。
上傳時間: 2013-10-09
上傳用戶:時代將軍
本文將接續介紹電源與功率電路基板,以及數字電路基板導線設計。寬帶與高頻電路基板導線設計a.輸入阻抗1MHz,平滑性(flatness)50MHz 的OP增幅器電路基板圖26 是由FET 輸入的高速OP 增幅器OPA656 構成的高輸入阻抗OP 增幅電路,它的gain取決于R1、R2,本電路圖的電路定數為2 倍。此外為改善平滑性特別追加設置可以加大噪訊gain,抑制gain-頻率特性高頻領域時峰值的R3。圖26 高輸入阻抗的寬帶OP增幅電路圖27 是高輸入阻抗OP 增幅器的電路基板圖案。降低高速OP 增幅器反相輸入端子與接地之間的浮游容量非常重要,所以本電路的浮游容量設計目標低于0.5pF。如果上述部位附著大浮游容量的話,會成為高頻領域的頻率特性產生峰值的原因,嚴重時頻率甚至會因為feedback 阻抗與浮游容量,造成feedback 信號的位相延遲,最后導致頻率特性產生波動現象。此外高輸入阻抗OP 增幅器輸入部位的浮游容量也逐漸成為問題,圖27 的電路基板圖案的非反相輸入端子部位無full ground設計,如果有外部噪訊干擾之虞時,接地可設計成網格狀(mesh)。圖28 是根據圖26 制成的OP 增幅器Gain-頻率特性測試結果,由圖可知即使接近50MHz頻率特性非常平滑,-3dB cutoff頻率大約是133MHz。
標簽: PCB
上傳時間: 2013-11-13
上傳用戶:hebanlian
阻抗特性設計要求
標簽: 阻抗特性
上傳時間: 2013-11-06
上傳用戶:woshinimiaoye
為提高靜變電源輸出電壓的質量,研究了一種自整定模糊PID控制方法。該方法將模糊控制優良的動態性能、靈活的控制特性和PID穩態控制性能的優勢相結合,實時地對系統控制量進行調整。在Matlab/Simulink環境下,對于模糊PID和常規PID在靜變電源控制中的應用分別進行了仿真。仿真結果表明,模糊PID控制器減少了超調量,抗干擾性和魯棒性強,系統的動態、穩態性能得到了很大程度的提高。
上傳時間: 2014-12-24
上傳用戶:togetsomething
為了提高交錯并聯變換器的性能,對四相交錯并聯雙向DC/DC變換器中不對稱耦合電感進行分析,推導出等效穩態電感和等效暫態電感的數學表達式。結合提出的耦合電感結構進行不對稱耦合電感對稱化研究。通過Saber和3D Maxwell軟件進行仿真驗證和樣機實驗,驗證了理論分析和仿真結果的正確性。
上傳時間: 2013-10-19
上傳用戶:wangfei22
針對通用鎖相環頻率特性中高頻部分線性不足的問題,對鎖相環進行了改進。通過對MM74HC4046鎖相環內部結構的分析,提出了一種鎖相環頻率特性的優化,設計出擴展壓控振蕩器的頻率范圍和改善其控制電壓的電路。通過實驗驗證,優化后的鎖相環頻率特性線性度和穩定性都有了很大的改善,使得鎖相環電路有更廣泛的應用和很強的實用性。
上傳時間: 2013-11-21
上傳用戶:huxiao341000
電流型PWM整流器因其良好的功率因數和直流電流源特性,可望在某些場合取代產生大量諧波的二極管或晶閘管相控整流裝置,但是由于其本身的強耦合非線性特性,使得變流器常采用復雜的直接電流控制策略,從而使控制器的設計非常復雜。文中提出一種改進的基于d-q坐標系的間接電流控制方法,在電網電壓平衡情況下,通過解耦控制,能獲得線性的動態響應。
上傳時間: 2014-12-24
上傳用戶:asaqq