《8051單片機基礎(chǔ)教程》首先介紹了8051單片機的硬件、匯編語言、程序測試方法、基本I/O控制、中斷控制、計時計數(shù)器控制、串行接口控制、A/D與D/A轉(zhuǎn)換等土要內(nèi)容,然后重點介紹了三個制作課題:LCD串行接口監(jiān)視器、單片機電子鐘、倒數(shù)計器。
標(biāo)簽: 8051 控制 單片機 中斷控制
上傳時間: 2016-12-13
上傳用戶:a6697238
利用角椎體原理來做影像導(dǎo)航 只需要三個共同地標(biāo)點即可以定位
標(biāo)簽: 定位
上傳時間: 2014-01-10
上傳用戶:sevenbestfei
探討 IP TV客戶體驗感覺Q o E的計算標(biāo)準(zhǔn),完整版全文文獻(xiàn)。
標(biāo)簽: IP
上傳時間: 2014-01-09
上傳用戶:253189838
半透明顯示在窗體上,delphi寫的, 很漂亮,也不需要控件,都是自己寫的方法。謝謝了
標(biāo)簽: 透明
上傳時間: 2017-03-04
上傳用戶:風(fēng)之驕子
串的模式匹配的樸素算法是O(N^2)的, 可以 利用KMP(由D.E.Knuth, J.H.Morris, V.R.Pratt提出)算法改進(jìn)至線性的算法. KMP算法與樸素算法的不同在于:處理"失配"情況. 不同于將指針完全回溯, KMP算法先根據(jù)已經(jīng)部分匹配的信息, 將匹配的指針跳過不必匹配的位置.
標(biāo)簽: KMP Morris Knuth Pratt
上傳時間: 2014-01-19
上傳用戶:維子哥哥
hư ớ ng dẫ n về dsp tham khả o các cô ng cụ cơ bả n
標(biāo)簽: 7843 7899 7851 7873
上傳時間: 2014-12-01
上傳用戶:zhichenglu
Java程序設(shè)計(美) David D. Riley著 機械工業(yè)出版社 書籍配套 代碼
標(biāo)簽: D. David Riley Java
上傳時間: 2014-10-13
上傳用戶:stewart·
本人參照linux 0.1內(nèi)核源代碼寫的printf函數(shù)的實現(xiàn),支持 c, s, o, d, x, f的打印輸出
標(biāo)簽: printf linux 0.1 內(nèi)核
上傳時間: 2017-08-20
上傳用戶:yy541071797
半橋LLC 諧振轉(zhuǎn)換器的設(shè)計考慮及安森美半導(dǎo)體解決方案
標(biāo)簽: llc 諧振轉(zhuǎn)換器
上傳時間: 2021-12-04
上傳用戶:
在慣性導(dǎo)航系統(tǒng)中,捷聯(lián)式慣性導(dǎo)航系統(tǒng)以其體積小、成本低和可靠性高等優(yōu)點正逐步取代平臺式慣性導(dǎo)航系統(tǒng),成為慣性導(dǎo)航系統(tǒng)的發(fā)展趨勢。 為了適應(yīng)捷聯(lián)慣性導(dǎo)航系統(tǒng)小型化、低成本和高性能的發(fā)展方向,本文設(shè)計了DSP與FPGA相結(jié)合的系統(tǒng)方案:系統(tǒng)采用MEMS器件和高性能A/D轉(zhuǎn)換器構(gòu)成慣性信號檢測單元,F(xiàn)PGA進(jìn)行I/O控制,DSP完成導(dǎo)航計算。方案綜合考慮了系統(tǒng)成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進(jìn)一步提高導(dǎo)航精度。 數(shù)據(jù)采集是捷聯(lián)慣導(dǎo)系統(tǒng)設(shè)計的關(guān)鍵,本文數(shù)據(jù)采集由信號調(diào)理、A/D轉(zhuǎn)換和。FPGA等幾部分組成。其中,F(xiàn)PGA是整個數(shù)據(jù)采集部分的核心,其主要功能包括:實現(xiàn)了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉(zhuǎn)換數(shù)據(jù);擴(kuò)展了UART串口,以實現(xiàn)系統(tǒng)的外部信息接口。在完成電路設(shè)計的基礎(chǔ)上,對各功能模塊進(jìn)行了全面的半實物仿真,驗證了系統(tǒng)方案及各主要功能模塊的可行性。 論文簡述了慣性導(dǎo)航系統(tǒng)的應(yīng)用背景及發(fā)展?fàn)顩r,介紹了捷聯(lián)慣導(dǎo)系統(tǒng)的基本原理,設(shè)計了基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)方案,實現(xiàn)了系統(tǒng)各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進(jìn)行了較全面的驗證和仿真。結(jié)果表明:基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)能夠滿足應(yīng)用的要求,并在小型化、低成本和高性能等方面有一定的優(yōu)勢。
標(biāo)簽: DSPFPGA 捷聯(lián) 慣性導(dǎo)航 系統(tǒng)設(shè)計
上傳時間: 2013-04-24
上傳用戶:1966640071
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1