產(chǎn)生頻率選擇性衰落的雷利通道,參數(shù)由天線結(jié)構(gòu)、OFDM系統(tǒng)的結(jié)構(gòu)與功率延時(shí)結(jié)構(gòu)來決定。
標(biāo)簽:
上傳時(shí)間: 2014-12-20
上傳用戶:lizhizheng88
增量旋轉(zhuǎn)編碼器選型有哪些注意事項(xiàng)? 應(yīng)注意三方面的參數(shù): 1. 械安裝尺寸,包括定位止口,軸徑,安裝孔位;電纜出線方式;安裝空間體積;工作環(huán) 境防護(hù)等級(jí)是否滿足要求。 2. 分辨率,即編碼器工作時(shí)每圈輸出的脈沖數(shù),是否滿足設(shè)計(jì)使用精度要求。 3.電氣接口,編碼器輸出方式常見有推拉輸出(F 型HTL 格式),電壓輸出(E),集電極開路(C,常見C 為NPN 型管輸出,C2 為PNP 型管輸出),長(zhǎng)線驅(qū)動(dòng)器輸出。其輸出方式應(yīng)和其控制系統(tǒng)的接口電路相匹配。如何使用增量編碼器?
標(biāo)簽: 增量 參數(shù) 旋轉(zhuǎn)編碼器 方面
上傳時(shí)間: 2014-01-12
上傳用戶:trepb001
opnet modeler使用文檔,具體來說,網(wǎng)絡(luò)仿真技術(shù)是一種通過建立網(wǎng)絡(luò)設(shè)備、鏈路和協(xié)議模型, 并模擬網(wǎng)絡(luò)流 量的傳輸,從而獲取網(wǎng)絡(luò)設(shè)計(jì)或優(yōu)化所需要的網(wǎng)絡(luò)性能數(shù)據(jù)的仿真技術(shù)。從應(yīng)用的角度上 看,網(wǎng)絡(luò)仿真技術(shù)有以下特點(diǎn):(1)全新的模擬實(shí)驗(yàn)機(jī)理,使其具有在高度復(fù)雜的網(wǎng)絡(luò)環(huán) 境下得到高可信度結(jié)果的特點(diǎn)。網(wǎng)絡(luò)仿真的預(yù)測(cè)功能是其他任何方法都無法比擬的;(2) 使用范圍廣,既可以用于現(xiàn)有網(wǎng)絡(luò)的優(yōu)化和擴(kuò)容,也可以用于新網(wǎng)絡(luò)的設(shè)計(jì),而且特別適 用于大中型網(wǎng)絡(luò)的設(shè)計(jì)和優(yōu)化;(3)初期應(yīng)用成 用,后期投資還會(huì)不斷下降。
上傳時(shí)間: 2016-07-14
上傳用戶:chenlong
OPEN-JTAG ARM JTAG 測(cè)試原理 1 前言 本篇報(bào)告主要介紹ARM JTAG測(cè)試的基本原理。基本的內(nèi)容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹,在此基礎(chǔ)上,結(jié)合ARM7TDMI詳細(xì)介紹了的JTAG測(cè)試原理。 2 IEEE Standard 1149.1 - Test Access Port and Boundary-Scan Architecture 從IEEE的JTAG測(cè)試標(biāo)準(zhǔn)開始,JTAG是JOINT TEST ACTION GROUP的簡(jiǎn)稱。IEEE 1149.1標(biāo)準(zhǔn)最初是由JTAG這個(gè)組織提出,最終由IEEE批準(zhǔn)並且標(biāo)準(zhǔn)化,所以,IEEE 1149.1這個(gè)標(biāo)準(zhǔn)一般也俗稱JTAG測(cè)試標(biāo)準(zhǔn)。 接下來介紹TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的基本架構(gòu)。
標(biāo)簽: JTAG BOUNDARY-SCAN OPEN-JTAG ARM
上傳時(shí)間: 2016-08-16
上傳用戶:sssl
臺(tái)灣地區(qū)民眾使用網(wǎng)路之情形,與使用寬頻上網(wǎng) 、無線上網(wǎng) 、行動(dòng)上網(wǎng) 之使用狀況與行為、臺(tái)灣地區(qū)偏遠(yuǎn)及非偏遠(yuǎn)地區(qū)其網(wǎng)路使用行為之差異;另外,也針對(duì)臺(tái)灣地區(qū)家庭,了解其使用網(wǎng)路與寬頻之狀況與行為
標(biāo)簽:
上傳時(shí)間: 2016-08-17
上傳用戶:songnanhua
這本書是多年來我對(duì)專業(yè)程式員所做的C++ 教學(xué)課程下的一個(gè)自然產(chǎn)物。我發(fā)現(xiàn),大部份學(xué)生在一個(gè)星期的密集訓(xùn)練之後,即可適應(yīng)這個(gè)語言的基本架構(gòu),但要他們「將這些基礎(chǔ)架構(gòu)以有效的方式組合運(yùn)用」,我實(shí)在不感樂觀。於是我開始嘗試組織出一些簡(jiǎn)短、明確、容易記憶的準(zhǔn)則,做為C++ 高實(shí)效性程式開發(fā)過程之用。那都是經(jīng)驗(yàn)豐富的C++ 程式員幾乎總是會(huì)奉行或幾乎肯定要避免的一些事情。structures of computer science.
標(biāo)簽: 程式
上傳時(shí)間: 2016-10-13
上傳用戶:362279997
實(shí)現(xiàn)基于PIC25j10單片機(jī),實(shí)現(xiàn)對(duì)HSM-20G溫濕度模塊,對(duì)換境數(shù)據(jù)的采集,給壓縮包包含了所用到芯片的DATASHEET以及原代碼
上傳時(shí)間: 2013-12-28
上傳用戶:franktu
自組織映射網(wǎng)路(SOM) ,一種以競(jìng)爭(zhēng)架構(gòu)為學(xué)習(xí)基礎(chǔ)的類神經(jīng)網(wǎng)路模式 SOM網(wǎng)路是模仿腦神經(jīng)細(xì)胞『物以類聚』的特性
上傳時(shí)間: 2017-01-07
上傳用戶:x4587
華碩電腦pcb設(shè)計(jì)規(guī)范,內(nèi)部資料, PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無法生產(chǎn). (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例. (5) “零件包裝建議規(guī)範(fàn)”:,零件taping包裝時(shí), taping的公差尺寸規(guī)範(fàn),以降低拋料率.
標(biāo)簽: pcb 華碩電腦 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-12-16
上傳用戶:奇奇奔奔
IAR5.20的使用指南,可以提高開發(fā)AVR單片機(jī)的效率,也是初學(xué)者學(xué)習(xí)的必備資料,對(duì)于使用IAR開發(fā)壞境有極大的幫助。
上傳時(shí)間: 2014-12-21
上傳用戶:xauthu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1