介紹一種高分辨率的雙路A/D轉(zhuǎn)換器AD7711,能滿足雙路A/D采樣要求。內(nèi)容包括AD7711的特點(diǎn), 內(nèi)部寄存器結(jié)構(gòu)和外部接口,并詳細(xì)闡述了數(shù)據(jù)采集系統(tǒng)中AD7711與單片機(jī)AT89S8252的接口技術(shù),包 括硬件接口電路和軟件程序設(shè)計(jì)及其注意事項(xiàng)。
標(biāo)簽: 7711 AD 高分辨率 轉(zhuǎn)換器
上傳時(shí)間: 2013-12-24
上傳用戶:xinzhch
一個(gè)微處理器的模似器,用JAVA寫的,有15條指令,可執(zhí)行簡單的程序,并可單步執(zhí)行,觀看寄存器結(jié)果
上傳時(shí)間: 2013-12-18
上傳用戶:stvnash
這是一個(gè)定時(shí)器timer的驅(qū)動程序,包括最接近底層的寄存器操作和str710的板子初始化的代碼,相當(dāng)詳細(xì)。
標(biāo)簽: timer 定時(shí)器 驅(qū)動程序
上傳時(shí)間: 2016-03-16
上傳用戶:lixinxiang
用8253作為秒定時(shí)器,每0.1秒8253周期定時(shí)中斷,8253的OUT0接到8259的IRO端,8259向8086產(chǎn)生中斷請求,中斷類型號為08H。程序開辟秒、分、小時(shí)、寄存器單元,秒寄存器每記數(shù)滿60,分寄存器值加1,同時(shí)秒寄存器清0。分寄存器每記數(shù)滿60,小時(shí)寄存器值加1,同時(shí)分寄存器清0。秒、分、小時(shí)寄存器中的二進(jìn)制值轉(zhuǎn)換成BCD碼后,送6位LED數(shù)碼管顯示。
上傳時(shí)間: 2014-01-25
上傳用戶:懶龍1988
* 一、功能: Timestamp驅(qū)動演示代碼. * 二、該源碼需要硬件開發(fā)板的支持,因?yàn)镮SS對Timestamp定時(shí)器的模擬還不夠精確 * 如果將該源碼運(yùn)行于ISS模式下,將得不到精確的結(jié)果 * 三、運(yùn)行前提: * 1. 選擇包含JTAG_UART和定時(shí)器的NiosII系統(tǒng)(ptf文件) * 其中的定時(shí)器要求: * (1) 具備可寫的period寄存器 * (2) 具備可讀的snapshot寄存器 * 2. 在系統(tǒng)庫屬性中完成下面的配置: * (1) 將stdout映射到JTAG_UART * (2) 將定時(shí)器映射為Timestamp時(shí)鐘
標(biāo)簽: Timestamp ISS 源碼 驅(qū)動
上傳時(shí)間: 2016-04-01
上傳用戶:diets
程序中調(diào)用定時(shí)器TMR0實(shí)現(xiàn)的延時(shí)程序完成點(diǎn)燈程序,要求定義端口的數(shù)據(jù)寄存器地址等基本參數(shù)。
標(biāo)簽: TMR0 程序 定時(shí)器 延時(shí)程序
上傳時(shí)間: 2014-01-14
上傳用戶:cmc_68289287
。介紹了內(nèi)插器和抽取器這2種CIC濾波器各自的結(jié)構(gòu)與性能,從數(shù)學(xué)上分析了其性能及其與FIR 濾波器的關(guān)系,從頻域上展示了其本質(zhì)。并討論其內(nèi)部寄存器的最小位寬與溢出保護(hù),最后介紹了抽取器與內(nèi)插器分 別在FPGA上的一般實(shí)現(xiàn)方法,并指出了一些提高實(shí)現(xiàn)性能的措施與建議
上傳時(shí)間: 2016-05-20
上傳用戶:784533221
EDA實(shí)驗(yàn)--UART串口實(shí)驗(yàn):UART 主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。UART 發(fā)送器 --- 發(fā)送器每隔16 個(gè)CLK16 時(shí)鐘周期輸出1 位,次序遵循1位起始位、8位數(shù)據(jù)位(假定數(shù)據(jù)位為8位)、1位校驗(yàn)位(可選)、1位停止位。 UART 接收器 --- 串行數(shù)據(jù)幀和接收時(shí)鐘是異步的,發(fā)送來的數(shù)據(jù)由邏輯1 變?yōu)檫壿? 可以視為一個(gè)數(shù)據(jù)幀的開始。接收器先要捕捉起始位,確定rxd 輸入由1 到0,邏輯0 要8 個(gè)CLK16 時(shí)鐘周期,才是正常的起始位,然后在每隔16 個(gè)CLK16 時(shí)鐘周期采樣接收數(shù)據(jù),移位輸入接收移位寄存器rsr,最后輸出數(shù)據(jù)dout。還要輸出一個(gè)數(shù)據(jù)接收標(biāo)志信號標(biāo)志數(shù)據(jù)接收完。 波特率發(fā)生器 --- UART 的接收和發(fā)送是按照相同的波特率進(jìn)行收發(fā)的。波特率發(fā)生器產(chǎn)生的時(shí)鐘頻率不是波特率時(shí)鐘頻率,而是波特率時(shí)鐘頻率的16 倍,目的是為在接收時(shí)進(jìn)行精確地采樣,以提出異步的串行數(shù)據(jù)。 --- 根據(jù)給定的晶振時(shí)鐘和要求的波特率算出波特率分頻數(shù)。
標(biāo)簽: UART EDA CLK 實(shí)驗(yàn)
上傳時(shí)間: 2014-01-25
上傳用戶:xsnjzljj
8通道24位AD轉(zhuǎn)換器ADS1218操作函數(shù),包含寄存器設(shè)置和flash操作。
標(biāo)簽: 1218 ADS 24位 AD轉(zhuǎn)換器
上傳時(shí)間: 2013-12-26
上傳用戶:wendy15
目前國內(nèi)變頻器使用最多的兩款DSP芯片的ADC程序,芯片種類 TMS320LF2407 TMS320F240, 內(nèi)含兩款芯片的寄存器頭文件、cmd文件等。其他關(guān)鍵詞 pwm svpwm
上傳時(shí)間: 2013-12-29
上傳用戶:yzy6007
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1