本文著重研究了OFDM調(diào)制解調(diào)技術(shù)在FPGA上的實(shí)現(xiàn)。全文內(nèi)容安排如下: 第一章介紹了PLD(可編程邏輯器件)和OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史?! 〉诙陆榻B了PLD的分類、工藝和結(jié)構(gòu)特點(diǎn),以及FPGA的開發(fā)環(huán)境、開發(fā)流程和Verilog語言的特點(diǎn)。 第三章就OFDM系統(tǒng)中的基本概念進(jìn)行了詳細(xì)的闡述。 第四、五章是OFDM算法的在FPGA上的實(shí)現(xiàn),首先對要實(shí)現(xiàn)的算法進(jìn)行分析,給出了需要實(shí)現(xiàn)的指標(biāo)。然后給出了FPGA的實(shí)現(xiàn)方案,對系統(tǒng)的進(jìn)行仿真,給出了仿真波形圖和系統(tǒng)性能分析?! 〉诹驴偨Y(jié)了全文的工作,對OFDM技術(shù)的實(shí)現(xiàn)需要進(jìn)一步完善的方面進(jìn)行了探討。
標(biāo)簽: OFDM FPGA 基帶 調(diào)制系統(tǒng)
上傳時(shí)間: 2013-08-05
上傳用戶:躍躍,,
該文為WCDMA系統(tǒng)功率控制環(huán)路與閉環(huán)發(fā)射分集算法FPGA實(shí)現(xiàn)研究.主要內(nèi)容包括功率控制算法與閉環(huán)發(fā)射分集算法的分析與討論,在分析討論的基礎(chǔ)上進(jìn)行了FPGA實(shí)現(xiàn)方案的設(shè)計(jì)以及系統(tǒng)的實(shí)現(xiàn).另外在文中還介紹了可編程器件方面的常識、FPGA的設(shè)計(jì)流程以及同步電路設(shè)計(jì)方面的有關(guān)技術(shù).
上傳時(shí)間: 2013-05-18
上傳用戶:shinnsiaolin
信號與線性系統(tǒng)分析教程信號與線性系統(tǒng)分析教程
標(biāo)簽: 信號與 線性系統(tǒng)分析
上傳時(shí)間: 2013-07-23
上傳用戶:dpuloku
復(fù)費(fèi)率CPU卡電能表ESAM及卡操作指令流程
標(biāo)簽: ESAM CPU 復(fù)費(fèi)率 電能表
上傳時(shí)間: 2013-05-22
上傳用戶:xiaoxiang
MATLAB仿真通信PSK誤碼分析,主要用來測試SNR從0到10時(shí)的系統(tǒng)性能-MATLAB simulation PSK communication error analysis
上傳時(shí)間: 2013-04-24
上傳用戶:924484786
隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準(zhǔn)邏輯門電路等)技術(shù)的迅速發(fā)展,特別是隨著計(jì)算機(jī)技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機(jī)的強(qiáng)大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開發(fā)出各種測量儀器(虛擬儀器),傳統(tǒng)儀器的數(shù)字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統(tǒng)的電路設(shè)計(jì)、調(diào)試及維護(hù)帶來諸多不便。而隨著EDA技術(shù)的飛速發(fā)展,大規(guī)模可編程邏輯芯片CPLD / FPGA應(yīng)運(yùn)而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語言進(jìn)行芯片設(shè)計(jì)、支持在線編程和在系統(tǒng)編程等優(yōu)點(diǎn)而備受青睞。本課題主要是用FPGA實(shí)現(xiàn)一個(gè)驗(yàn)證平臺。用于SOC及IPCore的驗(yàn)證。用FPGA系統(tǒng)驗(yàn)證板實(shí)現(xiàn)在實(shí)際硬件環(huán)境中的驗(yàn)證可以彌補(bǔ)ASIC 設(shè)計(jì)流程中仿真的不足, 通過該驗(yàn)證也可以加快ASIC設(shè)計(jì)且降低由于邏輯問題所造成ASIC 開發(fā)中的成本損耗。本文首先介紹了EDA技術(shù)的發(fā)展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現(xiàn)代集成電路設(shè)計(jì)領(lǐng)域的一些應(yīng)用。最后,具體設(shè)計(jì)了一塊用設(shè)計(jì)驗(yàn)證的開發(fā)板,并討論了其設(shè)計(jì)結(jié)構(gòu),流程及驗(yàn)證方法。
上傳時(shí)間: 2013-05-16
上傳用戶:bakdesec
摘要:"紅外弱小目標(biāo)檢測"是紅外搜索跟蹤系統(tǒng)、紅外雷達(dá)預(yù)警系統(tǒng)、紅外成像跟蹤系統(tǒng)的核心技術(shù),因此紅外小目標(biāo)的檢測是當(dāng)前一項(xiàng)重要的研究課題.目前的發(fā)展方向是研究運(yùn)算量小、性能高、利于硬件實(shí)時(shí)實(shí)現(xiàn)的檢測和跟蹤算法.該文在前人研究的基礎(chǔ)上,著重研究了Marr視覺計(jì)算理論在紅外小目標(biāo)檢測技術(shù)中的應(yīng)用.從Marr算法的理論基礎(chǔ)——高斯平滑濾波器與拉普拉斯算子的相關(guān)知識以及Marr的計(jì)算視覺理論基礎(chǔ)開始,進(jìn)行了 2G(Laplacian of Gaussian,高斯—拉普拉斯)濾波器、LoG(Laplacian ofGaussian,高斯—拉普拉斯)模板以及 2G濾波器在人類視覺、邊緣檢測、邊緣處理的物理意義以及神經(jīng)生理學(xué)意義方面的分析討論,提出了易于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)實(shí)現(xiàn)的基于Marr計(jì)算視覺的紅外圖像小目標(biāo)檢測方法.該方法可根據(jù)目標(biāo)大小自動設(shè)計(jì)檢測模板,在濾除不相關(guān)的噪聲的同時(shí)又保留閉合的目標(biāo)邊緣,從而檢測出目標(biāo).將該方法用FPGA實(shí)現(xiàn),滿足了檢測過程中的實(shí)時(shí)性.考慮到工程中的應(yīng)用,該文對該方法在FPGA中的具體實(shí)現(xiàn)給出了設(shè)計(jì)總體思路和詳細(xì)流程.由于FPGA具有對圖像數(shù)據(jù)的實(shí)時(shí)處理能力,而且該算法在FPGA中的具體實(shí)現(xiàn)中對資源的合理使用進(jìn)行了綜合考慮,因此該算法能夠?qū)崟r(shí)、有效地實(shí)現(xiàn)目標(biāo)檢測.并在此基礎(chǔ)上對小目標(biāo)的檢測研究前景進(jìn)行展望.
標(biāo)簽: FPGA 紅外目標(biāo)檢測 技術(shù)研究
上傳時(shí)間: 2013-07-04
上傳用戶:萌萌噠小森森
微電子技術(shù)的發(fā)展,特別是可編程邏輯器件的產(chǎn)生加速了電子設(shè)計(jì)技術(shù)的發(fā)展,現(xiàn)代電子設(shè)計(jì)技術(shù)的核心日趨轉(zhuǎn)向基于計(jì)算機(jī)的電子設(shè)計(jì)自動化技術(shù),即EDA技術(shù)。EDA技術(shù)采用的自頂向下設(shè)計(jì)流程代替了原有的自下而上設(shè)計(jì)流程,縮短了集成電路的開發(fā)周期,節(jié)省了開發(fā)費(fèi)用,促進(jìn)了集成電路的發(fā)展。布局布線是計(jì)算機(jī)設(shè)計(jì)自動化的一個(gè)重要環(huán)節(jié),也是計(jì)算機(jī)輔助設(shè)計(jì)的一個(gè)重要課題,其性能的好壞直接影響到電子設(shè)計(jì)自動化技術(shù)的可靠性。 本文首先介紹了布局布線前的背景知識,然后對學(xué)術(shù)上成熟的VPR布局布線工具所采用的算法進(jìn)行了闡述,分別介紹用于布局的模擬退火算法和布線的A*迭代式迷宮搜索算法,最后重點(diǎn)研究了自動布線算法,并作出了以下改進(jìn);根據(jù)FPGA布線算法的需要對雙向啟發(fā)式搜索算法進(jìn)行了相應(yīng)的理論分析及改進(jìn);基于VPR實(shí)現(xiàn)了網(wǎng)線遞增排序方法,并與網(wǎng)線遞減排序進(jìn)行了比較;在原有的時(shí)序驅(qū)動布線啟發(fā)式函數(shù)中引入了面積約束條件以節(jié)約FPGA布線的面積。 通過對測試數(shù)據(jù)的分析比較,發(fā)現(xiàn):引入雙向啟發(fā)式搜索算法能大大增加布線拆線的速度;遞增有序比遞減有序布線減少了運(yùn)行時(shí)間;時(shí)序驅(qū)動布線算法中引入面積約束后,大大減少了布線面積。
上傳時(shí)間: 2013-07-17
上傳用戶:yxgi5
隨著星載電子系統(tǒng)復(fù)雜度、小型化需求的提高,SoC已經(jīng)成為應(yīng)對未來星載電子系統(tǒng)設(shè)計(jì)需求的解決途徑。為了簡化設(shè)計(jì)流程并且提高部件的可重用性,在目前的SoC設(shè)計(jì)中引入了稱之為平臺的體系結(jié)構(gòu)模板,用它來描述采用已有的標(biāo)準(zhǔn)核來開發(fā)SoC的方法。在星載電子系統(tǒng)中常用部件的分類設(shè)計(jì),最終建立一個(gè)包括多種功能部件,互連部件和處理部件的設(shè)計(jì)平臺,從而有效的提高星載電子系統(tǒng)的設(shè)計(jì)能力。在當(dāng)前NASA和ESA的空間應(yīng)用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統(tǒng)設(shè)計(jì)平臺要提供的一個(gè)互連部件對其進(jìn)行設(shè)計(jì)。 針對這一需求,本論文采用自項(xiàng)向下的設(shè)計(jì)方法對PCI總線從設(shè)備控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對PCI總線協(xié)議做了深刻的分析,完成了PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì),采用Verilog HDL對其進(jìn)行了RTL級的描述。 在該課題的研究中,采用了目前集成電路設(shè)計(jì)中常見的自頂向下設(shè)計(jì)方法,使用硬件描述語言Verilog HDL對其進(jìn)行描述,重點(diǎn)分析了PCI總線設(shè)備控制器的設(shè)計(jì)。以PCI總線協(xié)議的分析和理解為基礎(chǔ),對PCI總線設(shè)備控制器進(jìn)行了功能分析和結(jié)構(gòu)劃分。根據(jù)PCI總線設(shè)備控制器的功能和結(jié)構(gòu)劃分,對PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì)思路和各個(gè)子模塊電路的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述,并且通過編寫測試激勵程序完成了功能仿真。應(yīng)用FPGA作為物理驗(yàn)證和實(shí)現(xiàn)載體,進(jìn)行了面向FPGA的電路綜合,進(jìn)行了布局布線后的時(shí)序仿真,證明所實(shí)現(xiàn)的PCI目標(biāo)設(shè)備控制器符合基本功能要求,在以上基礎(chǔ)上完成了PCI目標(biāo)設(shè)備控制器的FPGA實(shí)現(xiàn)。通過這整個(gè)論文的工作,按照設(shè)計(jì)、仿真、綜合驗(yàn)證及布局布線的步驟,完成了PCI總線目標(biāo)設(shè)備控制器IP軟核的設(shè)計(jì)。
標(biāo)簽: FPGA PCI 設(shè)備 控制器
上傳時(shí)間: 2013-06-07
上傳用戶:tccc
全美經(jīng)典電路分析。。。。全美經(jīng)典電路分析。。。。。
標(biāo)簽: 經(jīng)典電路 分
上傳時(shí)間: 2013-04-24
上傳用戶:portantal
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1