本論文以開(kāi)發(fā)基于ARM核的USB2.0-AHB接口IP此項(xiàng)目為依托,致力于在Windows XP操作系統(tǒng)上使用DDK(Driver Development Kit)設(shè)計(jì)和開(kāi)發(fā)一個(gè)基于WDM的主機(jī)端驅(qū)動(dòng)程序。開(kāi)發(fā)該驅(qū)動(dòng)程序的目的是為了對(duì)該IP進(jìn)行FPGA測(cè)試以及配合設(shè)備端驅(qū)動(dòng)程序的開(kāi)發(fā),該驅(qū)動(dòng)程序能夠完成即插即用功能,塊傳輸,同步傳輸,控制傳輸以及對(duì)Flash的操作五項(xiàng)主要功能。 論文首先介紹了基于WDM的USB驅(qū)動(dòng)程序設(shè)計(jì)原理,其中包括了從結(jié)構(gòu)到通信流對(duì)USB主機(jī)系統(tǒng)的介紹,編寫(xiě)WDM驅(qū)動(dòng)程序的基礎(chǔ)理論(主要介紹了數(shù)個(gè)相關(guān)的重要概念、驅(qū)動(dòng)程序的基本組成),以及在開(kāi)發(fā)對(duì)Flash操作的例程會(huì)使用到的Mass Storage類協(xié)議的簡(jiǎn)要介紹。在介紹設(shè)計(jì)原理后,論文從總體的系統(tǒng)應(yīng)用環(huán)境和結(jié)構(gòu)薊數(shù)據(jù)傳輸、內(nèi)部模塊以及軟硬件體系結(jié)構(gòu)幾個(gè)方面簡(jiǎn)要描述了該IP的系統(tǒng)設(shè)計(jì)。接著論文通過(guò)分析主機(jī)端驅(qū)動(dòng)程序功能需求,提出了驅(qū)動(dòng)程序的總體構(gòu)架以及分步式的設(shè)計(jì)流程,具體步驟是先實(shí)現(xiàn)驅(qū)動(dòng)程序的正常加載以及基本PnP功能,然后實(shí)現(xiàn)塊傳輸、同步傳輸以及控制傳輸,最后完成對(duì)Flash操作例程的設(shè)計(jì)。隨后論文詳細(xì)闡述了對(duì)上述五項(xiàng)主要功能模塊的設(shè)計(jì);其中對(duì)Flash操作例程的設(shè)計(jì)是難點(diǎn),作者通過(guò)分析Bulk-Only協(xié)議和UFI命令規(guī)范,提出程序的詳細(xì)設(shè)計(jì)方案。論文最后簡(jiǎn)要介紹了調(diào)試驅(qū)動(dòng)程序的方法,以及驅(qū)動(dòng)程序的測(cè)試內(nèi)容、部分測(cè)試結(jié)果以及測(cè)試結(jié)論。 本論文研究對(duì)象為基于ARM核的USB2.0-AHB接口IP主機(jī)端驅(qū)動(dòng)程序,因?yàn)槠溲芯恐黧w是一個(gè)基于WDM的主機(jī)端驅(qū)動(dòng)程序,因此有其普遍性;但是它以開(kāi)發(fā)基于ARM核的USB2.0-AHB接口IP這個(gè)項(xiàng)目為依托,其目的是為項(xiàng)目服務(wù),因此它有其特殊性。它是一項(xiàng)既有普遍性又有特殊性的研究。
上傳時(shí)間: 2013-05-19
上傳用戶:2007yqing
嵌入式系統(tǒng)開(kāi)發(fā)工具在開(kāi)發(fā)過(guò)程中所起的作用日益突出,相關(guān)研究、技術(shù)也隨之不斷更新。隨著硬件性能不斷提升,很多智能家電、智能手機(jī)、甚至高端游戲機(jī)都采用了嵌入式系統(tǒng)作為平臺(tái)進(jìn)行開(kāi)發(fā)。作為嵌入式開(kāi)發(fā)的關(guān)鍵,調(diào)試環(huán)節(jié)成為嵌入式系統(tǒng)研發(fā)的主要瓶頸。在嵌入式硬件性能不斷提升的同時(shí),嵌入式軟件規(guī)模也不斷擴(kuò)大,因此調(diào)試難度也與日俱增。 本文首先簡(jiǎn)要說(shuō)明了嵌入式軟件的開(kāi)發(fā)過(guò)程,回顧嵌入式交叉調(diào)試技術(shù)發(fā)展的各種技術(shù)。然后分析調(diào)試器整個(gè)框架和核心,介紹了調(diào)試器相關(guān)理論和設(shè)計(jì)思想,并分別研究、對(duì)比幾種調(diào)試技術(shù)實(shí)現(xiàn)途徑和方法,并對(duì)調(diào)試器中關(guān)鍵流程進(jìn)行詳細(xì)闡述。 然后,針對(duì)GDB所提供i386和SPARC架構(gòu)下遠(yuǎn)程調(diào)試環(huán)境代碼進(jìn)行分析,抽象出調(diào)試樁GDB進(jìn)行遠(yuǎn)程調(diào)試的核心流程,并根據(jù)具體硬件平臺(tái)差異在ARM處理器上進(jìn)行代碼和遠(yuǎn)程調(diào)試協(xié)議移植。本文編寫(xiě)過(guò)程中所使用的硬件平臺(tái)是由使用ARM7處理器的S3C4510b開(kāi)發(fā)板。進(jìn)入測(cè)試階段,又在S3C4480開(kāi)發(fā)板上進(jìn)行了測(cè)試,對(duì)這套模式的可用性進(jìn)行了驗(yàn)證。
標(biāo)簽: ARM GDB 遠(yuǎn)程調(diào)試 環(huán)境
上傳時(shí)間: 2013-08-04
上傳用戶:huyiming139
語(yǔ)音編碼技術(shù)始終是語(yǔ)音研究的熱點(diǎn)。語(yǔ)音編碼作為多媒體通信中信息傳輸?shù)囊粋€(gè)重要環(huán)節(jié),越來(lái)越受到廣泛的重視。G729是由美國(guó)、法國(guó)、日本和加拿大的幾家著名國(guó)際電信實(shí)體聯(lián)合開(kāi)發(fā)的,國(guó)際電信聯(lián)盟(ITU-T)于1995年11月正式通過(guò)了G729。96年ITU-T又制定了G729的簡(jiǎn)化方案G729A,主要降低了計(jì)算的復(fù)雜度以便于實(shí)時(shí)實(shí)現(xiàn)。因其具有良好的合成語(yǔ)音質(zhì)量、適中的復(fù)雜度、較低的時(shí)延等優(yōu)點(diǎn),G729A標(biāo)準(zhǔn)已被廣泛應(yīng)用在VOIP網(wǎng)關(guān)、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號(hào)處理領(lǐng)域的優(yōu)勢(shì),對(duì)G729A語(yǔ)音編碼中的線性預(yù)測(cè)(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列,F(xiàn)ield Programmable Gate Array)實(shí)現(xiàn)進(jìn)行了深入研究。論文首先對(duì)語(yǔ)音信號(hào)處理及其發(fā)展進(jìn)行介紹,深入討論了G729A語(yǔ)音編解碼技術(shù)。第二,對(duì)Altera公司的Stratix系列可編程器件的內(nèi)部結(jié)構(gòu)進(jìn)行了研究,分析了在QuartusII開(kāi)發(fā)平臺(tái)上進(jìn)行FPGA設(shè)計(jì)的流程。第三,基于FPGA,對(duì)G729A編碼系統(tǒng)的LP分析部分做了具體設(shè)計(jì),其中包括自相關(guān)函數(shù)和杜賓(Durbin)遞推兩個(gè)主要功能模塊,并對(duì)其工作過(guò)程進(jìn)行了詳細(xì)的分析。第四,針對(duì)系統(tǒng)所使用的除法運(yùn)算都是商小于1的特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標(biāo)芯片EP1S30F780C7上,對(duì)LP分析系統(tǒng)進(jìn)行了驗(yàn)證,證明了方案的可行性。
標(biāo)簽: G729A FPGA 語(yǔ)音編解碼 算法研究
上傳時(shí)間: 2013-04-24
上傳用戶:miaochun888
GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺(tái)上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問(wèn)題。由于其到達(dá)地球表面的信號(hào)極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號(hào)更易受到干擾,并且隨著導(dǎo)航戰(zhàn)的發(fā)展對(duì)GPS的抗干擾已成為爭(zhēng)取導(dǎo)航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機(jī)設(shè)計(jì)具有重要意義。 本文首先簡(jiǎn)要介紹了GPS信號(hào)的結(jié)構(gòu)及構(gòu)成,通過(guò)對(duì)GPS信號(hào)特征以及接收機(jī)抗干擾能力的分析,結(jié)合干擾對(duì)接收機(jī)的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對(duì)這種干擾類型提出了一種有效的抗干擾技術(shù)-----自適應(yīng)調(diào)零天線技術(shù)。接下來(lái),著重研究了GPS接收機(jī)在此抗干擾技術(shù)前提下的若干抗干擾方法,并對(duì)其進(jìn)行了詳細(xì)的分析和討論。 研究過(guò)程中,通過(guò)對(duì)最佳化準(zhǔn)則和空域自適應(yīng)濾波的理解,首先對(duì)不同天線陣列結(jié)構(gòu)進(jìn)行了性能仿真和比較分析,然后在對(duì)稱圓形天線陣列的基礎(chǔ)上對(duì)空域自適應(yīng)算法進(jìn)行了仿真分析,針對(duì)其自由度有限的問(wèn)題接著對(duì)空時(shí)濾波方法做了詳細(xì)討論,在7元對(duì)稱圓形陣列的基礎(chǔ)上仿真說(shuō)明了二者各自的優(yōu)缺點(diǎn)。考慮到實(shí)際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域?yàn)V波方法,并對(duì)其自適應(yīng)算法進(jìn)行了適當(dāng)?shù)母倪M(jìn),使得其抗干擾性能獲得了一定程度的改善。 最后,詳細(xì)說(shuō)明了該接收機(jī)抗干擾模塊的FPGA實(shí)現(xiàn)原理。詳細(xì)給出了頂層及各子模塊的設(shè)計(jì)流程與RTL視圖,實(shí)驗(yàn)結(jié)果驗(yàn)證了該算法的有效性。
標(biāo)簽: FPGA GPS 接收機(jī) 天線陣列
上傳時(shí)間: 2013-06-03
上傳用戶:xfbs821
近年來(lái),LED(light emitting diode,發(fā)光二極管)電子顯示屏作為一種高科技產(chǎn)品日益引起人們的重視。它可以實(shí)時(shí)顯示或循環(huán)播放文字、圖形和圖像信息,具有顯示方式豐富、觀賞性強(qiáng)、顯示內(nèi)容修改方便、亮度高、顯示穩(wěn)定且壽命長(zhǎng)等多種優(yōu)點(diǎn),被廣泛應(yīng)用于商業(yè)廣告、體育比賽、交通信息報(bào)導(dǎo)等諸多領(lǐng)域。 LED顯示屏的核心技術(shù)主要集中在控制器中。目前,大部分異步顯示屏采用的是8位或16位的微控制器,由于受到微處理器的處理速度、體系架構(gòu)、尋址范圍、外圍接口資源等諸多限制,已難以在要求顯示較多像素、顯示內(nèi)容幀頻較高、動(dòng)態(tài)顯示效果復(fù)雜的情況下得到良好的動(dòng)態(tài)視覺(jué)效果。 針對(duì)以上情況,本文研究開(kāi)發(fā)了一種全新的,由32位高性能ARM微處理器組成的LED顯示屏控制系統(tǒng),就控制平臺(tái)、硬件結(jié)構(gòu)和軟件開(kāi)發(fā)實(shí)現(xiàn)給出了驅(qū)動(dòng)部分和控制部分的詳細(xì)分析與設(shè)計(jì)。 本文根據(jù)LED顯示屏在列車(chē)車(chē)廂和火車(chē)、汽車(chē)車(chē)站旅客導(dǎo)向系統(tǒng)中為應(yīng)用背景,結(jié)合LPC2138的功能特點(diǎn)和LED顯示屏的功能需求。詳細(xì)介紹了顯示屏控制系統(tǒng)中包括電源模塊、復(fù)位模塊、RS485通訊電路等主要模塊的設(shè)計(jì)。成功實(shí)現(xiàn)了數(shù)據(jù)掃描、數(shù)據(jù)發(fā)送、數(shù)據(jù)通訊等LED顯示屏所需的功能。 結(jié)合控制系統(tǒng)RS485通訊協(xié)議和系統(tǒng)顯示的要求,分析了LED顯示屏通訊和控制系統(tǒng)的軟件開(kāi)發(fā)流程。并詳細(xì)分析了顯示屏的靜、動(dòng)態(tài)圖文顯示軟件流程結(jié)構(gòu);系統(tǒng)從上位機(jī)接受數(shù)據(jù)到信息顯示的整個(gè)軟件處理流程。 最后本文分析了LED顯示屏控制系統(tǒng)研發(fā)中所遇到的幾個(gè)難點(diǎn)問(wèn)題,包括:提高RS485總線可靠性和抗干擾問(wèn)題、系統(tǒng)在頻繁更換內(nèi)容死機(jī)的問(wèn)題、顯示內(nèi)容較多時(shí)視覺(jué)效果的處理問(wèn)題,并給出了解決方法。 經(jīng)過(guò)實(shí)際測(cè)試,本文所述LED顯示屏控制系統(tǒng)性能良好,工作穩(wěn)定可靠,易于維護(hù)升級(jí),具有很高的性價(jià)比。
上傳時(shí)間: 2013-05-28
上傳用戶:chongchong2016
汽車(chē)行駛記錄儀是對(duì)車(chē)輛行駛速度、時(shí)間、里程以及有關(guān)車(chē)輛行駛的其他狀態(tài)信息進(jìn)行記錄、存儲(chǔ)并可通過(guò)接口實(shí)現(xiàn)數(shù)據(jù)輸出的數(shù)字式電子記錄裝置。汽車(chē)行駛記錄儀的使用,對(duì)遏止疲勞駕駛、車(chē)輛超速等交通違章、約束駕駛?cè)藛T的不良駕駛行為、保障車(chē)輛行駛安全以及道路交通事故的分析鑒定具有重要的作用。一個(gè)完整的汽車(chē)行駛記錄儀系統(tǒng)包括車(chē)載主機(jī)和上位機(jī)管理分析軟件兩部份。 在嵌入式技術(shù)被廣泛運(yùn)用的今天,我國(guó)現(xiàn)在應(yīng)用的汽車(chē)行駛記錄儀仍然多是運(yùn)用8位或者16位單片機(jī)作為處理器,采用匯編語(yǔ)言,結(jié)構(gòu)簡(jiǎn)單功能單一。為了使嵌入式技術(shù)也在汽車(chē)行駛記錄儀中得到運(yùn)用,同時(shí)為了滿足我國(guó)《汽車(chē)行駛記錄儀》GB/T 19056-2003標(biāo)準(zhǔn)要求,并與國(guó)際IEEE 1616標(biāo)準(zhǔn)接軌,本文設(shè)計(jì)了基于嵌入式系統(tǒng)的汽車(chē)行駛記錄儀,采用的是三星公司的S3C2410 32位處理器和Linux操作系統(tǒng),這樣提高了系統(tǒng)的實(shí)時(shí)性,功能也得以擴(kuò)展。 本文詳細(xì)論述了汽車(chē)行駛記錄儀系統(tǒng)主機(jī)模塊軟硬件的設(shè)計(jì)與實(shí)現(xiàn),并且介紹了上位機(jī)管理分析軟件的設(shè)計(jì)。論文首先介紹了課題的研究背景,并對(duì)國(guó)內(nèi)外汽車(chē)行駛記錄儀的研究現(xiàn)狀進(jìn)行了概括,在此基礎(chǔ)上提出了本課題需要完成的目標(biāo)。闡述了基于嵌入式系統(tǒng)的總體設(shè)計(jì)構(gòu)思以及各個(gè)功能模塊不同方案優(yōu)劣的比較,并對(duì)最終方案進(jìn)行了描述,此后詳細(xì)介紹了各主要功能部件的特點(diǎn)及應(yīng)用。 在系統(tǒng)軟件設(shè)計(jì)單元,對(duì)主機(jī)軟件開(kāi)發(fā)環(huán)境、調(diào)試方法以及系統(tǒng)各功能模塊的流程設(shè)計(jì)做了詳細(xì)描述,同時(shí)介紹了BootLoader、Linux操作系統(tǒng)和設(shè)備驅(qū)動(dòng)程序在S3C2410上的編譯和移植全過(guò)程。最后,論文對(duì)整個(gè)系統(tǒng)的功能和特點(diǎn)進(jìn)行了總結(jié),并對(duì)下一步工作以及記錄儀今后的發(fā)展進(jìn)行了展望。
標(biāo)簽: 汽車(chē)行駛記錄儀
上傳時(shí)間: 2013-05-25
上傳用戶:martinyyyl
本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門(mén)陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過(guò)對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來(lái)設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。
標(biāo)簽: FPGA DSP 四軸 運(yùn)動(dòng)控制卡
上傳時(shí)間: 2013-05-31
上傳用戶:kennyplds
隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開(kāi)發(fā)設(shè)計(jì)開(kāi)始受到了人們的重視。基于FPGA的RISC軟核處理器在各個(gè)行業(yè)開(kāi)始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來(lái)越廣泛的應(yīng)用前景。 該論文在研究了大量國(guó)內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過(guò)軟件仿真和在Altera的FPGA開(kāi)發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過(guò)對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過(guò)程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過(guò)程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來(lái)設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問(wèn)題,提高了處理器的性能。
上傳時(shí)間: 2013-07-21
上傳用戶:caozhizhi
數(shù)碼相機(jī)閃光燈充電電路分析 &nbs
標(biāo)簽: 數(shù)碼相機(jī) 充電 分 閃光燈
上傳時(shí)間: 2013-07-17
上傳用戶:小眼睛LSL
常模信號(hào)是一類非常重要的信號(hào),而專門(mén)應(yīng)用于常模信號(hào)的常模算法[1]具有復(fù)雜度較低、實(shí)現(xiàn)起來(lái)比較簡(jiǎn)單、對(duì)陣列模型的偏差不敏感等顯著的優(yōu)點(diǎn)。因此,常模算法引起了眾多學(xué)者的廣泛關(guān)注。近年來(lái),常模算法在多用戶檢測(cè)領(lǐng)域[2]的研究越來(lái)越受到諸多學(xué)者的關(guān)注。不僅如此,常模算法在其他領(lǐng)域也是備受矚目,如常模算法在盲均衡以及波束形成等領(lǐng)域的應(yīng)用也是目前研究的熱點(diǎn)。除此之外,常模算法已經(jīng)不僅僅局限在應(yīng)用于常模信號(hào),也可應(yīng)用于多模信號(hào)[3]等。 本文對(duì)常模算法在多用戶檢測(cè)領(lǐng)域的應(yīng)用以及FPGA[4]實(shí)現(xiàn)作了較多的研究工作,共分六章進(jìn)行闡述。第一章為緒論,介紹了論文相關(guān)背景和本文的結(jié)構(gòu);第二章首先對(duì)常模算法作了理論分析,并改進(jìn)了傳統(tǒng)的2-2型常模算法,我們稱之為M2-2CMA,它在誤碼率性能上有一些改善;之后在MATLAB平臺(tái)上搭建了仿真平臺(tái),分析了常模算法在多用戶檢測(cè)中的應(yīng)用;第三章研究了相關(guān)文獻(xiàn),簡(jiǎn)單介紹了FPGA概念及其設(shè)計(jì)流程和設(shè)計(jì)方法,并對(duì)VerilogHDL以及Quartus軟件做了簡(jiǎn)要介紹;第四章則詳細(xì)介紹了常模算法的FPGA實(shí)現(xiàn),用一種基于統(tǒng)計(jì)數(shù)據(jù)的方法確定了數(shù)據(jù)位長(zhǎng)及精度,提出了其實(shí)現(xiàn)的系統(tǒng)框圖,并詳細(xì)闡述了各主要模塊的設(shè)計(jì)與實(shí)現(xiàn),同時(shí)給出了最后的報(bào)告文件以及最高數(shù)據(jù)處理速度;第五章則在MATLAB平臺(tái)和QuartuslI的基礎(chǔ)上搭建了一個(gè)仿真平臺(tái),借助于平臺(tái)分析了2-2型常模算法移植到FPGA平臺(tái)后的性能,對(duì)不同的精度對(duì)系統(tǒng)性能的影響做了討論,也統(tǒng)計(jì)了不同信噪比、多址干擾下的誤碼率性能。最后一章是對(duì)全文的總結(jié)和對(duì)未來(lái)的展望。
上傳時(shí)間: 2013-06-23
上傳用戶:hzy5825468
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1