在伺服系統(tǒng)中,為了實(shí)現(xiàn)高精度的控制,往往需要實(shí)時(shí)地檢測(cè)出電動(dòng)機(jī)轉(zhuǎn)子的位置。用來(lái)檢測(cè)電動(dòng)機(jī)轉(zhuǎn)子位置的角度傳感器主要有光電編碼器和旋轉(zhuǎn)變壓器。光電編碼器雖然能夠達(dá)到很高的精度,但是它的抗干擾性差,不宜應(yīng)用在條件惡劣的場(chǎng)合中;相比較而言,旋轉(zhuǎn)變壓器(簡(jiǎn)稱(chēng)旋變)由于結(jié)構(gòu)簡(jiǎn)單,堅(jiān)固耐用,抗干擾性強(qiáng),能夠應(yīng)用在各種條件惡劣的場(chǎng)合中,所以獲得了越來(lái)越廣泛的應(yīng)用。 本文采用的旋變樣機(jī)是一種新型的磁阻式旋轉(zhuǎn)變壓器。分析了它的定轉(zhuǎn)子結(jié)構(gòu)、定子繞組的連接方式以及轉(zhuǎn)子形狀的優(yōu)化;并在此基礎(chǔ)上,推導(dǎo)出了它的正余弦輸出反電勢(shì)的表達(dá)式;最后在電磁場(chǎng)分析軟件Ansoft中,以樣機(jī)為原型建立了仿真模型,分析了它內(nèi)部的電磁場(chǎng)分布以及正余弦輸出反電勢(shì)的波形。 其次,本文設(shè)計(jì)了一種以DSP為核心的R2D電路系統(tǒng)。它以振蕩電路產(chǎn)生的正弦波電壓信號(hào)作為旋變的激勵(lì)信號(hào),加上相關(guān)的外圍電路,構(gòu)成了旋轉(zhuǎn)變壓器一數(shù)字轉(zhuǎn)換器,解算出了旋變的軸角θ;并在此基礎(chǔ)上,分析了產(chǎn)生角度解算誤差的各種因素,同時(shí)計(jì)算出了旋變的轉(zhuǎn)速n。 最后,在上述解算方案的基礎(chǔ)上,本文又給出了第二種解算方案,即:DSP產(chǎn)生的方波經(jīng)過(guò)濾波之后作為旋變的激勵(lì)信號(hào),解算出了旋變的軸角θ;然后比較了這兩種解算方案的優(yōu)缺點(diǎn),重點(diǎn)分析了激勵(lì)信號(hào)中的諧波分量對(duì)正余弦輸出反電勢(shì)以及角度解算的影響。
標(biāo)簽: R2D 旋轉(zhuǎn)變壓器 電路
上傳時(shí)間: 2013-04-24
上傳用戶:pioneer_lvbo
在傳統(tǒng)的直線驅(qū)動(dòng)場(chǎng)合,都是由旋轉(zhuǎn)電機(jī)提供原動(dòng)力,再由絲杠、絲桿、齒條等中間機(jī)構(gòu)轉(zhuǎn)換為直線運(yùn)動(dòng)。這樣的設(shè)置,不僅在中間傳動(dòng)過(guò)程中消耗了大量的能量,而且摩擦產(chǎn)生的噪聲也非常明顯,同時(shí)也給系統(tǒng)的維護(hù)工作帶來(lái)了麻煩。 直線電機(jī)的出現(xiàn)可以使上述問(wèn)題得到解決,由于具備直接將電能轉(zhuǎn)化為直線運(yùn)動(dòng)的能力,直線電機(jī)已經(jīng)在機(jī)床驅(qū)動(dòng)、集成電路組裝等場(chǎng)合逐漸取代了傳統(tǒng)的旋轉(zhuǎn)電機(jī)的位置。 自19世紀(jì)中期直線電機(jī)的概念被首次提出以來(lái),經(jīng)過(guò)孕育、實(shí)驗(yàn)、開(kāi)發(fā)和實(shí)用這四個(gè)階段的發(fā)展,并借助于電力電子技術(shù),以及日漸成熟的直線電機(jī)控制技術(shù),直線電機(jī)已經(jīng)廣泛應(yīng)用到了制造業(yè)、交通運(yùn)輸業(yè)等各個(gè)方面。 與旋轉(zhuǎn)電機(jī)類(lèi)似,按工作原理的不同,直線電機(jī)也有著各種類(lèi)型,應(yīng)用較多的是直線步進(jìn)電機(jī)、直線同步電機(jī)和直線感應(yīng)電機(jī)。其中直線步進(jìn)電機(jī)更多的是應(yīng)用在需要精確定位的場(chǎng)合,比如半導(dǎo)體工業(yè);后兩者則被應(yīng)用在需要連續(xù)和大推力的場(chǎng)合,比如機(jī)床。而直線同步電機(jī),尤其是永磁直線同步電機(jī),憑借更大的單位面積推力、更高的效率等優(yōu)點(diǎn)受到了更多的青睞,與此同時(shí),由于沒(méi)有了勵(lì)磁繞組,電機(jī)的整個(gè)結(jié)構(gòu)也得以簡(jiǎn)化。另一方面,我國(guó)豐富的稀土資源也為這種電機(jī)的發(fā)展提供了廣泛空間。 作為一種較為新穎的電機(jī),目前國(guó)內(nèi)仍缺乏系統(tǒng)化的永磁直線同步電機(jī)設(shè)計(jì)方案,尤其是電樞繞組部分。常用的方法仍是基于傳統(tǒng)的旋轉(zhuǎn)電機(jī),例如使用雙層疊繞組方案。通過(guò)對(duì)實(shí)際電機(jī)的軟件模擬,我們發(fā)現(xiàn)這樣的設(shè)計(jì)思路的表現(xiàn)并不能令人滿意,比如造成了動(dòng)子線圈槽滿率過(guò)大,電機(jī)設(shè)計(jì)難以形成系列化等缺點(diǎn),而電機(jī)本身輸出推力的波動(dòng)也較大。 針對(duì)傳統(tǒng)方案的一系列缺點(diǎn),本文提出了一種新的永磁直線同步電機(jī)設(shè)計(jì)方案。該方案基于“單元電機(jī)”的概念,使用單層同心式線圈。當(dāng)目標(biāo)推力要求變化時(shí),只需改變“單元電機(jī)”的數(shù)目和排列組合的方式,就可以達(dá)到改變的目的。而每個(gè)單元中的繞組連接方式則不需要改變,由此避免了繁瑣而復(fù)雜的繞組設(shè)計(jì),這就給電機(jī)的系列化設(shè)計(jì)帶來(lái)了便捷。同時(shí),單層繞組的使用也更方便嵌線,也更有利于降低銅耗,提高效率。 在完成單元電機(jī)設(shè)計(jì)任務(wù)的基礎(chǔ)上,本文利用加拿大Infolytica公司出品的電磁場(chǎng)有限元分析軟件MagNet對(duì)電機(jī)的運(yùn)行進(jìn)行了模擬,并得到了電機(jī)的額定輸出推力曲線和反電動(dòng)勢(shì)曲線,輸出推力曲線較之傳統(tǒng)方案也更平穩(wěn)。體現(xiàn)了該設(shè)計(jì)方案的優(yōu)越性。
上傳時(shí)間: 2013-06-29
上傳用戶:pinksun9
大功率照明LED(Light Emitting Diode)是新一代光源,它光轉(zhuǎn)換效率高,也稱(chēng)作綠色光源。由于大功率照明LED本身的伏安特性,大功率LED的開(kāi)關(guān)電源的研究從一開(kāi)始就遇到了困難。而發(fā)展LED照明是現(xiàn)在節(jié)能環(huán)保的大趨勢(shì),所以研究開(kāi)發(fā)一種新型的大功率照明LED開(kāi)關(guān)電源是很有必要的。 本文簡(jiǎn)要介紹了大功率LED的發(fā)光特性、伏安特性及其驅(qū)動(dòng)方案,并回顧了大功率LED開(kāi)關(guān)電源的發(fā)展歷史,展望了未來(lái)趨勢(shì)。給出了大功率LED開(kāi)關(guān)電源課題的背景,并分析了設(shè)計(jì)難點(diǎn)。在此基礎(chǔ)上,提出了一種新型兩級(jí)式方案,前級(jí)為PFC級(jí),后級(jí)為DC/DC級(jí)。PFC級(jí)采用電感電流臨界連續(xù)模式的Boost變換器,DC/DC級(jí)采用準(zhǔn)諧振模式的反激變換器。為了提高PFC級(jí)在低電壓輸入時(shí)的效率,采用了變電壓輸出的控制方案。 文中首先對(duì)采用臨界連續(xù)工作模式的功率因數(shù)校正級(jí)的工作原理和主電路參數(shù)進(jìn)行推導(dǎo)與設(shè)計(jì),以及對(duì)基于L6562的PFC控制電路的設(shè)計(jì)進(jìn)行了詳細(xì)的研究。其次詳細(xì)介紹了準(zhǔn)諧振模式的理論基礎(chǔ)和應(yīng)用,對(duì)基于NCP1377B的反激變換器的工作原理和穩(wěn)態(tài)特性進(jìn)行了詳細(xì)的分析;在此基礎(chǔ)上提出了一種高效低損耗的準(zhǔn)諧振變換器的設(shè)計(jì)方案。論文詳細(xì)介紹了該方案的工作原理和特點(diǎn),并分析了鉗位電路及基于TSM103的恒壓/恒流電路及線性穩(wěn)壓器在提出的兩級(jí)式方案中的應(yīng)用。 結(jié)合上面提到的方案,本文研制了一臺(tái)全球輸入電壓范圍(90~265Vac),12V/5A輸出的大功率照明LED開(kāi)關(guān)電源,實(shí)驗(yàn)結(jié)果驗(yàn)證了所提方案的可行性。
上傳時(shí)間: 2013-07-15
上傳用戶:大融融rr
不間斷電源(UPS)是一種能提供優(yōu)質(zhì)電源并保證電源供應(yīng)連續(xù)的電力電子裝置。它的應(yīng)用范圍廣泛,在很多領(lǐng)域,UPS已經(jīng)成了標(biāo)準(zhǔn)配置。采用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)UPS的數(shù)字化控制是當(dāng)前許多UPS設(shè)計(jì)者關(guān)注的問(wèn)題。DSP在UPS中的應(yīng)用主要集中在兩個(gè)方面:一是將各種先進(jìn)的控制方法用于逆變實(shí)時(shí)數(shù)字控制;二是利用DSP實(shí)現(xiàn)更準(zhǔn)確更迅速的鎖相環(huán)控制。 本文分析了當(dāng)前逆變控制的各種方案,針對(duì)逆變的擾動(dòng)及諧波周期出現(xiàn)的特點(diǎn),采用了重復(fù)控制來(lái)提高逆變輸出的穩(wěn)態(tài)特性。因?yàn)橹貜?fù)控制具有一個(gè)周期延遲控制的特點(diǎn),本文也采用了PID控制來(lái)改善逆變控制的動(dòng)態(tài)性能。本文分析了目前重復(fù)控制的常用方案,在建立UPS逆變?yōu)V波電路數(shù)學(xué)模型的基礎(chǔ)上設(shè)計(jì)了新的重復(fù)控制和PID控制結(jié)合的方案。對(duì)重復(fù)控制與PID復(fù)合控制方案在MATLAB中作了仿真。仿真試驗(yàn)證明了控制方案的有效性。 在硬件方面,設(shè)計(jì)了在線式UPS系統(tǒng)中DSP的接口電路,其中包括DSP供電電路,蓄電池電壓過(guò)低檢測(cè)電路,市電及輸出電壓過(guò)零檢測(cè)等電路。對(duì)DSP的資源進(jìn)行了分配,充分利用了DSP的外設(shè)多和速度快的特點(diǎn)。 在軟件方面,設(shè)計(jì)了各部分的程序,其中包括主程序,軟件鎖相及正弦參考信號(hào)生成程序,輸出有效值控制程序以及各種相關(guān)的中斷及保護(hù)程序。 本文結(jié)合實(shí)際,搭建了實(shí)驗(yàn)線路,給出了實(shí)驗(yàn)線路的原理及各部分的實(shí)驗(yàn)電路。該實(shí)驗(yàn)電路可對(duì)逆變控制過(guò)程和鎖相環(huán)節(jié)進(jìn)行控制實(shí)驗(yàn)。 本文將PID控制與重復(fù)控制相結(jié)合,對(duì)逆變器輸出進(jìn)行控制,驗(yàn)證了重復(fù)控制與PID復(fù)合控制的有效性。本文還對(duì)UPS的DSP數(shù)字化控制作了研究,這些都對(duì)UPS技術(shù)的進(jìn)步有積極的作用。
上傳時(shí)間: 2013-05-17
上傳用戶:t1213121
由于移動(dòng)環(huán)境的復(fù)雜性,無(wú)線信號(hào)在發(fā)送傳輸和接收過(guò)程中有很明顯的衰落現(xiàn)象,特別是在高頻無(wú)線通信中,多徑衰落或頻率選擇性衰落對(duì)無(wú)線信號(hào)的干擾最為嚴(yán)重。通過(guò)分集接收技術(shù),Rake接收機(jī)在CDMA移動(dòng)通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優(yōu)頻率利用率以及CDMA的多址和頻率分集,且系統(tǒng)容量和抗符號(hào)間干擾性能明顯優(yōu)于傳統(tǒng)的單載波CDMA。這些特性使得多載波CDMA成為未來(lái)的寬帶無(wú)線通信系統(tǒng)最有希望的候選。 @@ 本文研究了一種多載波擴(kuò)頻通信系統(tǒng),介紹了其Rake接收機(jī)工作原理和設(shè)計(jì)思想,進(jìn)行了理論仿真并用FPGA予以實(shí)現(xiàn)。 @@ 本文首先介紹了移動(dòng)通信系統(tǒng)的發(fā)展歷史以及OFDM和CDMA技術(shù)原理,并描述了OFDM和CDMA結(jié)合的三種系統(tǒng)(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統(tǒng)模型;接著,介紹了目前影響移動(dòng)通信的主要衰落以及Rake接收機(jī)基本原理及其作用。多徑信號(hào)的每路信號(hào)都可能含有可以利用的信息,Rake接收機(jī)就是通過(guò)多個(gè)相關(guān)接收器接收多徑信號(hào)中各路信號(hào),通過(guò)信道估計(jì)和信道補(bǔ)償消去信道因子的附加相位,并把他們合并在一起,以此來(lái)改善信號(hào)的信噪比和系統(tǒng)的可靠性;在此基礎(chǔ)上,論文提出了一種多載波擴(kuò)頻通信系統(tǒng)的實(shí)現(xiàn)方案,并詳細(xì)介紹了其Rake接收機(jī)實(shí)現(xiàn)原理,給出了最大比合并時(shí)各種分徑數(shù)目下系統(tǒng)誤碼率的仿真圖;最后介紹了此方案中Rake接收機(jī)的FPGA硬件實(shí)現(xiàn)設(shè)計(jì)方案及其系統(tǒng) 測(cè)試結(jié)果。@@ 仿真結(jié)果顯示出隨著分集徑數(shù)的增加,系統(tǒng)的誤碼率顯著降低。表明Rake接收機(jī)抗多徑衰落效果顯著,且在多載波CDMA系統(tǒng)中其分集效果更好,實(shí)現(xiàn)相對(duì)簡(jiǎn)單。最終Rake接收機(jī)的FPGA實(shí)現(xiàn)結(jié)果同理論仿真一致,時(shí)序通過(guò),資源耗費(fèi)不大,具有較大的實(shí)用價(jià)值。 @@關(guān)鍵詞:多載波擴(kuò)頻通信,CDMA,Rake接收機(jī),F(xiàn)PGA
上傳時(shí)間: 2013-07-25
上傳用戶:axxsa
刀具狀態(tài)的精確監(jiān)測(cè)是保證金屬切削加工過(guò)程順利進(jìn)行的關(guān)鍵,因此研制準(zhǔn)確、可靠且成本低廉的刀具狀態(tài)監(jiān)測(cè)系統(tǒng)一直是研究人員所追求的目標(biāo)。在眾多刀具狀態(tài)監(jiān)測(cè)方法中,聲發(fā)射監(jiān)測(cè)技術(shù),以其信號(hào)直接來(lái)源于切削區(qū),具有靈敏度高、響應(yīng)快,能有效避開(kāi)低頻干擾等優(yōu)點(diǎn),非常適用于刀具狀態(tài)監(jiān)測(cè)。 圍繞如何獲取高信噪比的刀具狀態(tài)信號(hào)特征,擬結(jié)合嵌入式技術(shù),構(gòu)建準(zhǔn)確、穩(wěn)定、低成本的實(shí)時(shí)刀具狀態(tài)監(jiān)測(cè)與辨識(shí)系統(tǒng)。給出了基于ARM& WinCE平臺(tái)的刀具狀態(tài)監(jiān)測(cè)系統(tǒng)數(shù)據(jù)處理平臺(tái)軟硬件初步解決方案。作為課題的前期研究本文主要進(jìn)行了以下工作: (1)分析了聲發(fā)射信號(hào)與刀具磨損狀態(tài)的相關(guān)性,驗(yàn)證了利用聲發(fā)射信號(hào)進(jìn)行刀具狀態(tài)監(jiān)測(cè)的可行性; (2)確定刀具狀態(tài)監(jiān)測(cè)系統(tǒng)的整體方案,包括系統(tǒng)整體架構(gòu)、軟硬件設(shè)計(jì)方案。ARM& WinCE構(gòu)成本系統(tǒng)的數(shù)據(jù)處理與顯示平臺(tái),EVC為圖形界面應(yīng)用程序開(kāi)發(fā)工具; (3)構(gòu)建了數(shù)據(jù)處理與顯示平臺(tái)。選用MagicARM2410實(shí)驗(yàn)開(kāi)發(fā)平臺(tái),簡(jiǎn)化了硬件設(shè)計(jì);根據(jù)系統(tǒng)的功能需求,進(jìn)行ARM平臺(tái)的接口設(shè)計(jì)、操作系統(tǒng)和必要的驅(qū)動(dòng)程序的剪裁及移植; (4)完成了數(shù)據(jù)處理與顯示應(yīng)用軟件設(shè)計(jì)。系統(tǒng)軟件包括界面模塊、數(shù)據(jù)管理模塊、數(shù)據(jù)處理模塊、圖形及結(jié)果顯示模塊、參數(shù)設(shè)置模塊等,其中數(shù)據(jù)處理模塊主要包括小波消噪、小波包分解特征提取等算法; (5)實(shí)現(xiàn)了ARM& WinCE平臺(tái)與PC機(jī)的實(shí)時(shí)可靠通訊。
標(biāo)簽: WinCE ARM 刀具 狀態(tài)監(jiān)測(cè)
上傳時(shí)間: 2013-04-24
上傳用戶:lanjisu111
在日常工作和生活中,人們需要享用各種資源或者服務(wù)。當(dāng)在特定的時(shí)間段內(nèi),可供享用的資源有限,而需求享用資源的用戶相對(duì)較多時(shí),供求矛盾就會(huì)出現(xiàn)。預(yù)約系統(tǒng)通過(guò)讓用戶與資源提供者進(jìn)行交流,而緩解了供求矛盾。目前,為提高學(xué)生的創(chuàng)新能力和實(shí)驗(yàn)儀器的使用效率,高校普遍提倡為學(xué)生提供自由的開(kāi)放型實(shí)驗(yàn)平臺(tái)。于是,實(shí)驗(yàn)平臺(tái)數(shù)量的不足和學(xué)生多樣化的實(shí)驗(yàn)需求激發(fā)了實(shí)驗(yàn)平臺(tái)的供求矛盾。該矛盾的解決方法之一是采用合適的預(yù)約系統(tǒng)來(lái)實(shí)現(xiàn)開(kāi)放型實(shí)驗(yàn)進(jìn)度的動(dòng)態(tài)安排。 隨著互聯(lián)網(wǎng)的深入普及,以及移動(dòng)通信服務(wù)的逐步完善和通信資費(fèi)的不斷降低,基于互聯(lián)網(wǎng)和手機(jī)短消息的預(yù)約系統(tǒng)將變得非常實(shí)用。鑒于高校的學(xué)生一般都擁有一張由學(xué)校統(tǒng)一辦理的非接觸式IC卡,故結(jié)合射頻識(shí)別技術(shù)、互聯(lián)網(wǎng)和手機(jī)短消息技術(shù)實(shí)現(xiàn)開(kāi)放型實(shí)驗(yàn)的預(yù)約系統(tǒng),將能較好地緩解高校實(shí)驗(yàn)平臺(tái)數(shù)量不足和學(xué)生多樣化實(shí)驗(yàn)需求之間的矛盾。同時(shí),采用ARM處理器取代臺(tái)式電腦實(shí)現(xiàn)硬件電路,能有效降低預(yù)約系統(tǒng)的設(shè)備成本。 本論文有重點(diǎn)地討論了基于ARM/WEB/SMS/RFID的學(xué)生實(shí)驗(yàn)預(yù)約系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。 第一章,通過(guò)介紹預(yù)約系統(tǒng)的現(xiàn)有應(yīng)用和發(fā)展趨勢(shì),提出了實(shí)驗(yàn)預(yù)約系統(tǒng)設(shè)計(jì)方案的設(shè)計(jì)原因和依據(jù),分析了實(shí)現(xiàn)設(shè)計(jì)方案的途徑和可行性,并提出設(shè)計(jì)方案的預(yù)期目標(biāo)。 第二章,系統(tǒng)地介紹實(shí)現(xiàn)設(shè)計(jì)方案需要用到的基礎(chǔ)知識(shí)與技術(shù),包括ARM體系結(jié)構(gòu)、處理器內(nèi)核以及μC/OS-II嵌入式實(shí)時(shí)操作系統(tǒng)等; 第三章,介紹預(yù)約系統(tǒng)的硬件結(jié)構(gòu),重點(diǎn)分析了非接觸式IC卡讀卡器和GSM通信模塊; 第四章,探討預(yù)約系統(tǒng)的軟件設(shè)計(jì),包括系統(tǒng)的功能結(jié)構(gòu)、數(shù)據(jù)結(jié)構(gòu),TCP/IP、HTTP、Wiegand協(xié)議和AT指令,以及具體分析關(guān)鍵應(yīng)用程序的實(shí)現(xiàn),并簡(jiǎn)單介紹μC/OS-II的移植和軟件開(kāi)發(fā)工具的使用; 第五章,對(duì)預(yù)約系統(tǒng)進(jìn)行電氣參數(shù)和軟件功能的測(cè)試。最后,對(duì)整個(gè)項(xiàng)目進(jìn)行總結(jié),并提出展望。
標(biāo)簽: ARMWEBSMSRFID 實(shí)驗(yàn)
上傳時(shí)間: 2013-04-24
上傳用戶:jyycc
AES是美國(guó)于2000年10月份確立的高級(jí)加密標(biāo)準(zhǔn),該標(biāo)準(zhǔn)的反饋鏈路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全數(shù)據(jù)網(wǎng)絡(luò)的關(guān)鍵,要保證在公眾網(wǎng)上傳輸?shù)男畔⒉槐桓`取和偷聽(tīng),必須對(duì)數(shù)據(jù)進(jìn)行加密。在不影響網(wǎng)絡(luò)性能的前提下,快速實(shí)現(xiàn)數(shù)據(jù)加密/解密,對(duì)于開(kāi)發(fā)高性能的安全路由器、安全網(wǎng)關(guān)等對(duì)數(shù)據(jù)處理速度要求高的通信設(shè)備具有重要的意義。 在目前可查詢的基于FPGA技術(shù)實(shí)現(xiàn)AESCBC的設(shè)計(jì)中,最快的加/解密速度達(dá)到700Mbps/400MHZ。商用CPU奔騰4主頻3.06,用匯編語(yǔ)言編寫(xiě)程序,全部資源用于加密解密,最快的加密解密速度可以達(dá)到1.4Gbps。但根據(jù)國(guó)外測(cè)試結(jié)果表明,即使開(kāi)發(fā)的路由器本身就基于高性能的雙64位MIPS網(wǎng)絡(luò)處理器,軟件加密解決方案僅能達(dá)到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前幾種實(shí)現(xiàn)AESCBC的方法有缺點(diǎn)的情況下,在深入研究影響硬件快速實(shí)現(xiàn)AESCBC難點(diǎn)基礎(chǔ)上,設(shè)計(jì)出一種適應(yīng)于報(bào)文加密解密的硬件快速實(shí)現(xiàn)AESCBC的方案,在設(shè)計(jì)中采用加密解密和密鑰展開(kāi)并行工作,實(shí)現(xiàn)了在線提供子密鑰。在解密中采用了雙隊(duì)列技術(shù),實(shí)現(xiàn)了報(bào)文解密和子密鑰展開(kāi)協(xié)調(diào)工作,提高了解密速度。 本文在quartus全面仿真設(shè)計(jì)方案的基礎(chǔ)上,全面驗(yàn)證了硬件實(shí)現(xiàn)AESCBC方案的正確性,全面分析了本設(shè)計(jì)加密解密的性能。并且針對(duì)設(shè)計(jì)中的流水線效率低的問(wèn)題,提出改善流水線性能的方案,設(shè)計(jì)出報(bào)文級(jí)并行加密解密方案,并且給出了硬件實(shí)現(xiàn)VPN的初步方案。實(shí)現(xiàn)了單一模塊加密速度達(dá)到1.16Gbps,單一模塊解密速度達(dá)到900Mbps,多個(gè)模塊并行工作加密解密速度達(dá)到6.4Gbps。 論文最后給出了總結(jié)與展望。目前實(shí)現(xiàn)的AESCBC算法,只能通過(guò)仿真驗(yàn)證其功能的正確性,還需要下載到芯片上做進(jìn)一步的驗(yàn)證。要用硬件實(shí)現(xiàn)整個(gè)IPSec,還要進(jìn)一步開(kāi)發(fā)基于FPGA的技術(shù)。總之,為了適應(yīng)路由器發(fā)展的需求,還有很多技術(shù)需要研究。
標(biāo)簽: AES_CBC FPGA 性能 實(shí)現(xiàn)研究
上傳時(shí)間: 2013-05-29
上傳用戶:wangzhen1990
H.264/AVC是ITU與ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission國(guó)際標(biāo)準(zhǔn)化組織/國(guó)際電工委員會(huì))聯(lián)合推出的活動(dòng)圖像編碼標(biāo)準(zhǔn)。作為最新的國(guó)際視頻編碼標(biāo)準(zhǔn),H.264/AVC與MPEG-4、H.263等視頻編碼標(biāo)準(zhǔn)相比,性能有了很大提高,并已在流媒體、數(shù)字電視、電話會(huì)議、視頻存儲(chǔ)等諸多領(lǐng)域得到廣泛的應(yīng)用。基于上下文的自適應(yīng)二進(jìn)制算術(shù)編碼(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的兩個(gè)熵編碼方案之一,相對(duì)于另一熵編碼方案-CAVLC(基于上下文的自適應(yīng)可變長(zhǎng)編碼),CABAC具有更高的數(shù)據(jù)壓縮率:在同等編碼質(zhì)量下要比CAVLC提高10%~15%的壓縮率。CABAC能實(shí)現(xiàn)很高的數(shù)據(jù)壓縮率,但這是以增加實(shí)現(xiàn)的復(fù)雜性為代價(jià)的。在已有的硬件實(shí)現(xiàn)方法上,CABAC的解碼效率并不高。 論文在深入研究CABAC解碼算法及其實(shí)現(xiàn)流程,并在仔細(xì)分析了H.264/AVC碼流結(jié)構(gòu)的基礎(chǔ)上,總結(jié)出了影響CABAC解碼效率的各個(gè)環(huán)節(jié),并以此為出發(fā)點(diǎn),對(duì)CABAC解碼所需中的各個(gè)功能模塊進(jìn)行了優(yōu)化設(shè)計(jì),設(shè)計(jì)出一種新的CABAC解碼器結(jié)構(gòu),相對(duì)于一般的CABAC解碼器,它的解碼效率得到了顯著提高。論文針對(duì)影響CABAC解碼過(guò)程的"瓶頸"問(wèn)題一多次訪問(wèn)存儲(chǔ)部件影響解碼速率,提出了新的存儲(chǔ)組織方式,并根據(jù)CABAC的碼流結(jié)構(gòu)特性,采用4個(gè)子解碼器級(jí)聯(lián)的方式來(lái)進(jìn)一步提高解碼速率。 最后,用Verilog語(yǔ)言對(duì)所設(shè)計(jì)的CABAC解碼器進(jìn)行了描述,用EDA軟件對(duì)其進(jìn)行了仿真,并在FPGA上驗(yàn)證了其功能,結(jié)果顯示,該CABAC解碼器結(jié)構(gòu)顯著提高了解碼效率,能夠滿足高檔次實(shí)時(shí)通訊的要求。
上傳時(shí)間: 2013-07-03
上傳用戶:huazi
本文進(jìn)行了基于FPGA的GPS直序偽碼擴(kuò)頻接收機(jī)的設(shè)計(jì)和數(shù)字化硬件實(shí)現(xiàn)。論文首先對(duì)GPS衛(wèi)星導(dǎo)航定位系統(tǒng)進(jìn)行了分析,并對(duì)與數(shù)字化接收機(jī)直接相關(guān)聯(lián)的GPS信號(hào)中頻部分結(jié)合實(shí)際系統(tǒng)要求進(jìn)行了設(shè)計(jì)和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機(jī)研制的具體要求,之后完成了接收機(jī)中頻數(shù)字化方案設(shè)計(jì)。同時(shí)對(duì)偽碼捕獲跟蹤后端的載波捕獲跟蹤的實(shí)現(xiàn)方案進(jìn)行了描述和分析。最后利用EDA工具在FPGA芯片上實(shí)現(xiàn)了GPS數(shù)字化接收機(jī)的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機(jī)系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機(jī)必須滿足在低信噪比條件下工作。同時(shí)接收機(jī)與衛(wèi)星間高動(dòng)態(tài)產(chǎn)生的多普勒頻率,給接收機(jī)實(shí)現(xiàn)快速捕獲帶來(lái)了難度。通過(guò)仿真分析,綜合了實(shí)現(xiàn)難度和性能兩方面因素,針對(duì)小信噪比工作條件提出了改進(jìn)型的序貫偽碼捕獲實(shí)施方案。同時(shí)按照捕獲概率和時(shí)間的要求,對(duì)接收機(jī)偏壓、上、下門(mén)限、NCO增益等進(jìn)行了設(shè)計(jì)和仿真分析,確定了捕獲的數(shù)字化實(shí)現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對(duì)誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時(shí)采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實(shí)現(xiàn)設(shè)計(jì)中,給出了詳細(xì)的數(shù)字化實(shí)現(xiàn)方案和分析,這樣在保證工作精度的同時(shí)盡量減少硬件資源的開(kāi)銷(xiāo),利用EDA工具,采用Veilog設(shè)計(jì)語(yǔ)言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機(jī)偽碼捕獲跟蹤的實(shí)現(xiàn),并在其開(kāi)發(fā)平臺(tái)上對(duì)數(shù)字化接收機(jī)進(jìn)行了仿真驗(yàn)證,在給定的工作條件下達(dá)到了設(shè)計(jì)性能和指標(biāo)要求。
標(biāo)簽: FPGA GPS 中頻 數(shù)字接收機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:15510133306
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1