亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

方案沙氏指數(shù)計(jì)算方案

  • 旋轉變壓器及其R2D電路的研究.rar

    在伺服系統中,為了實現高精度的控制,往往需要實時地檢測出電動機轉子的位置。用來檢測電動機轉子位置的角度傳感器主要有光電編碼器和旋轉變壓器。光電編碼器雖然能夠達到很高的精度,但是它的抗干擾性差,不宜應用在條件惡劣的場合中;相比較而言,旋轉變壓器(簡稱旋變)由于結構簡單,堅固耐用,抗干擾性強,能夠應用在各種條件惡劣的場合中,所以獲得了越來越廣泛的應用。 本文采用的旋變樣機是一種新型的磁阻式旋轉變壓器。分析了它的定轉子結構、定子繞組的連接方式以及轉子形狀的優化;并在此基礎上,推導出了它的正余弦輸出反電勢的表達式;最后在電磁場分析軟件Ansoft中,以樣機為原型建立了仿真模型,分析了它內部的電磁場分布以及正余弦輸出反電勢的波形。 其次,本文設計了一種以DSP為核心的R2D電路系統。它以振蕩電路產生的正弦波電壓信號作為旋變的激勵信號,加上相關的外圍電路,構成了旋轉變壓器一數字轉換器,解算出了旋變的軸角θ;并在此基礎上,分析了產生角度解算誤差的各種因素,同時計算出了旋變的轉速n。 最后,在上述解算方案的基礎上,本文又給出了第二種解算方案,即:DSP產生的方波經過濾波之后作為旋變的激勵信號,解算出了旋變的軸角θ;然后比較了這兩種解算方案的優缺點,重點分析了激勵信號中的諧波分量對正余弦輸出反電勢以及角度解算的影響。

    標簽: R2D 旋轉變壓器 電路

    上傳時間: 2013-04-24

    上傳用戶:pioneer_lvbo

  • 永磁直線同步電機設計研究.rar

    在傳統的直線驅動場合,都是由旋轉電機提供原動力,再由絲杠、絲桿、齒條等中間機構轉換為直線運動。這樣的設置,不僅在中間傳動過程中消耗了大量的能量,而且摩擦產生的噪聲也非常明顯,同時也給系統的維護工作帶來了麻煩。 直線電機的出現可以使上述問題得到解決,由于具備直接將電能轉化為直線運動的能力,直線電機已經在機床驅動、集成電路組裝等場合逐漸取代了傳統的旋轉電機的位置。 自19世紀中期直線電機的概念被首次提出以來,經過孕育、實驗、開發和實用這四個階段的發展,并借助于電力電子技術,以及日漸成熟的直線電機控制技術,直線電機已經廣泛應用到了制造業、交通運輸業等各個方面。 與旋轉電機類似,按工作原理的不同,直線電機也有著各種類型,應用較多的是直線步進電機、直線同步電機和直線感應電機。其中直線步進電機更多的是應用在需要精確定位的場合,比如半導體工業;后兩者則被應用在需要連續和大推力的場合,比如機床。而直線同步電機,尤其是永磁直線同步電機,憑借更大的單位面積推力、更高的效率等優點受到了更多的青睞,與此同時,由于沒有了勵磁繞組,電機的整個結構也得以簡化。另一方面,我國豐富的稀土資源也為這種電機的發展提供了廣泛空間。 作為一種較為新穎的電機,目前國內仍缺乏系統化的永磁直線同步電機設計方案,尤其是電樞繞組部分。常用的方法仍是基于傳統的旋轉電機,例如使用雙層疊繞組方案。通過對實際電機的軟件模擬,我們發現這樣的設計思路的表現并不能令人滿意,比如造成了動子線圈槽滿率過大,電機設計難以形成系列化等缺點,而電機本身輸出推力的波動也較大。 針對傳統方案的一系列缺點,本文提出了一種新的永磁直線同步電機設計方案。該方案基于“單元電機”的概念,使用單層同心式線圈。當目標推力要求變化時,只需改變“單元電機”的數目和排列組合的方式,就可以達到改變的目的。而每個單元中的繞組連接方式則不需要改變,由此避免了繁瑣而復雜的繞組設計,這就給電機的系列化設計帶來了便捷。同時,單層繞組的使用也更方便嵌線,也更有利于降低銅耗,提高效率。 在完成單元電機設計任務的基礎上,本文利用加拿大Infolytica公司出品的電磁場有限元分析軟件MagNet對電機的運行進行了模擬,并得到了電機的額定輸出推力曲線和反電動勢曲線,輸出推力曲線較之傳統方案也更平穩。體現了該設計方案的優越性。

    標簽: 直線 同步電機

    上傳時間: 2013-06-29

    上傳用戶:pinksun9

  • 大功率照明LED開關電源研究.rar

    大功率照明LED(Light Emitting Diode)是新一代光源,它光轉換效率高,也稱作綠色光源。由于大功率照明LED本身的伏安特性,大功率LED的開關電源的研究從一開始就遇到了困難。而發展LED照明是現在節能環保的大趨勢,所以研究開發一種新型的大功率照明LED開關電源是很有必要的。 本文簡要介紹了大功率LED的發光特性、伏安特性及其驅動方案,并回顧了大功率LED開關電源的發展歷史,展望了未來趨勢。給出了大功率LED開關電源課題的背景,并分析了設計難點。在此基礎上,提出了一種新型兩級式方案,前級為PFC級,后級為DC/DC級。PFC級采用電感電流臨界連續模式的Boost變換器,DC/DC級采用準諧振模式的反激變換器。為了提高PFC級在低電壓輸入時的效率,采用了變電壓輸出的控制方案。 文中首先對采用臨界連續工作模式的功率因數校正級的工作原理和主電路參數進行推導與設計,以及對基于L6562的PFC控制電路的設計進行了詳細的研究。其次詳細介紹了準諧振模式的理論基礎和應用,對基于NCP1377B的反激變換器的工作原理和穩態特性進行了詳細的分析;在此基礎上提出了一種高效低損耗的準諧振變換器的設計方案。論文詳細介紹了該方案的工作原理和特點,并分析了鉗位電路及基于TSM103的恒壓/恒流電路及線性穩壓器在提出的兩級式方案中的應用。 結合上面提到的方案,本文研制了一臺全球輸入電壓范圍(90~265Vac),12V/5A輸出的大功率照明LED開關電源,實驗結果驗證了所提方案的可行性。

    標簽: LED 大功率 照明

    上傳時間: 2013-07-15

    上傳用戶:大融融rr

  • 基于DSP在線式UPS的研究.rar

    不間斷電源(UPS)是一種能提供優質電源并保證電源供應連續的電力電子裝置。它的應用范圍廣泛,在很多領域,UPS已經成了標準配置。采用數字信號處理器(DSP)實現UPS的數字化控制是當前許多UPS設計者關注的問題。DSP在UPS中的應用主要集中在兩個方面:一是將各種先進的控制方法用于逆變實時數字控制;二是利用DSP實現更準確更迅速的鎖相環控制。 本文分析了當前逆變控制的各種方案,針對逆變的擾動及諧波周期出現的特點,采用了重復控制來提高逆變輸出的穩態特性。因為重復控制具有一個周期延遲控制的特點,本文也采用了PID控制來改善逆變控制的動態性能。本文分析了目前重復控制的常用方案,在建立UPS逆變濾波電路數學模型的基礎上設計了新的重復控制和PID控制結合的方案。對重復控制與PID復合控制方案在MATLAB中作了仿真。仿真試驗證明了控制方案的有效性。 在硬件方面,設計了在線式UPS系統中DSP的接口電路,其中包括DSP供電電路,蓄電池電壓過低檢測電路,市電及輸出電壓過零檢測等電路。對DSP的資源進行了分配,充分利用了DSP的外設多和速度快的特點。 在軟件方面,設計了各部分的程序,其中包括主程序,軟件鎖相及正弦參考信號生成程序,輸出有效值控制程序以及各種相關的中斷及保護程序。 本文結合實際,搭建了實驗線路,給出了實驗線路的原理及各部分的實驗電路。該實驗電路可對逆變控制過程和鎖相環節進行控制實驗。 本文將PID控制與重復控制相結合,對逆變器輸出進行控制,驗證了重復控制與PID復合控制的有效性。本文還對UPS的DSP數字化控制作了研究,這些都對UPS技術的進步有積極的作用。

    標簽: DSP UPS

    上傳時間: 2013-05-17

    上傳用戶:t1213121

  • 多載波擴頻通信的Rake接收機理論研究及FPGA實現.rar

    由于移動環境的復雜性,無線信號在發送傳輸和接收過程中有很明顯的衰落現象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴重。通過分集接收技術,Rake接收機在CDMA移動通信系統中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優頻率利用率以及CDMA的多址和頻率分集,且系統容量和抗符號間干擾性能明顯優于傳統的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統最有希望的候選。 @@ 本文研究了一種多載波擴頻通信系統,介紹了其Rake接收機工作原理和設計思想,進行了理論仿真并用FPGA予以實現。 @@ 本文首先介紹了移動通信系統的發展歷史以及OFDM和CDMA技術原理,并描述了OFDM和CDMA結合的三種系統(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機就是通過多個相關接收器接收多徑信號中各路信號,通過信道估計和信道補償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統的可靠性;在此基礎上,論文提出了一種多載波擴頻通信系統的實現方案,并詳細介紹了其Rake接收機實現原理,給出了最大比合并時各種分徑數目下系統誤碼率的仿真圖;最后介紹了此方案中Rake接收機的FPGA硬件實現設計方案及其系統 測試結果。@@ 仿真結果顯示出隨著分集徑數的增加,系統的誤碼率顯著降低。表明Rake接收機抗多徑衰落效果顯著,且在多載波CDMA系統中其分集效果更好,實現相對簡單。最終Rake接收機的FPGA實現結果同理論仿真一致,時序通過,資源耗費不大,具有較大的實用價值。 @@關鍵詞:多載波擴頻通信,CDMA,Rake接收機,FPGA

    標簽: Rake FPGA 多載波

    上傳時間: 2013-07-25

    上傳用戶:axxsa

  • 基于ARM&WinCE的刀具狀態監測數據處理平臺設計

    刀具狀態的精確監測是保證金屬切削加工過程順利進行的關鍵,因此研制準確、可靠且成本低廉的刀具狀態監測系統一直是研究人員所追求的目標。在眾多刀具狀態監測方法中,聲發射監測技術,以其信號直接來源于切削區,具有靈敏度高、響應快,能有效避開低頻干擾等優點,非常適用于刀具狀態監測。 圍繞如何獲取高信噪比的刀具狀態信號特征,擬結合嵌入式技術,構建準確、穩定、低成本的實時刀具狀態監測與辨識系統。給出了基于ARM& WinCE平臺的刀具狀態監測系統數據處理平臺軟硬件初步解決方案。作為課題的前期研究本文主要進行了以下工作: (1)分析了聲發射信號與刀具磨損狀態的相關性,驗證了利用聲發射信號進行刀具狀態監測的可行性; (2)確定刀具狀態監測系統的整體方案,包括系統整體架構、軟硬件設計方案。ARM& WinCE構成本系統的數據處理與顯示平臺,EVC為圖形界面應用程序開發工具; (3)構建了數據處理與顯示平臺。選用MagicARM2410實驗開發平臺,簡化了硬件設計;根據系統的功能需求,進行ARM平臺的接口設計、操作系統和必要的驅動程序的剪裁及移植; (4)完成了數據處理與顯示應用軟件設計。系統軟件包括界面模塊、數據管理模塊、數據處理模塊、圖形及結果顯示模塊、參數設置模塊等,其中數據處理模塊主要包括小波消噪、小波包分解特征提取等算法; (5)實現了ARM& WinCE平臺與PC機的實時可靠通訊。

    標簽: WinCE ARM 刀具 狀態監測

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • 基于ARMWEBSMSRFID的學生實驗預約系統的設計與實現

    在日常工作和生活中,人們需要享用各種資源或者服務。當在特定的時間段內,可供享用的資源有限,而需求享用資源的用戶相對較多時,供求矛盾就會出現。預約系統通過讓用戶與資源提供者進行交流,而緩解了供求矛盾。目前,為提高學生的創新能力和實驗儀器的使用效率,高校普遍提倡為學生提供自由的開放型實驗平臺。于是,實驗平臺數量的不足和學生多樣化的實驗需求激發了實驗平臺的供求矛盾。該矛盾的解決方法之一是采用合適的預約系統來實現開放型實驗進度的動態安排。 隨著互聯網的深入普及,以及移動通信服務的逐步完善和通信資費的不斷降低,基于互聯網和手機短消息的預約系統將變得非常實用。鑒于高校的學生一般都擁有一張由學校統一辦理的非接觸式IC卡,故結合射頻識別技術、互聯網和手機短消息技術實現開放型實驗的預約系統,將能較好地緩解高校實驗平臺數量不足和學生多樣化實驗需求之間的矛盾。同時,采用ARM處理器取代臺式電腦實現硬件電路,能有效降低預約系統的設備成本。 本論文有重點地討論了基于ARM/WEB/SMS/RFID的學生實驗預約系統的設計與實現。 第一章,通過介紹預約系統的現有應用和發展趨勢,提出了實驗預約系統設計方案的設計原因和依據,分析了實現設計方案的途徑和可行性,并提出設計方案的預期目標。 第二章,系統地介紹實現設計方案需要用到的基礎知識與技術,包括ARM體系結構、處理器內核以及μC/OS-II嵌入式實時操作系統等; 第三章,介紹預約系統的硬件結構,重點分析了非接觸式IC卡讀卡器和GSM通信模塊; 第四章,探討預約系統的軟件設計,包括系統的功能結構、數據結構,TCP/IP、HTTP、Wiegand協議和AT指令,以及具體分析關鍵應用程序的實現,并簡單介紹μC/OS-II的移植和軟件開發工具的使用; 第五章,對預約系統進行電氣參數和軟件功能的測試。最后,對整個項目進行總結,并提出展望。

    標簽: ARMWEBSMSRFID 實驗

    上傳時間: 2013-04-24

    上傳用戶:jyycc

  • 基于FPGA技術的高性能AES_CBC算法的實現研究

    AES是美國于2000年10月份確立的高級加密標準,該標準的反饋鏈路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全數據網絡的關鍵,要保證在公眾網上傳輸的信息不被竊取和偷聽,必須對數據進行加密。在不影響網絡性能的前提下,快速實現數據加密/解密,對于開發高性能的安全路由器、安全網關等對數據處理速度要求高的通信設備具有重要的意義。 在目前可查詢的基于FPGA技術實現AESCBC的設計中,最快的加/解密速度達到700Mbps/400MHZ。商用CPU奔騰4主頻3.06,用匯編語言編寫程序,全部資源用于加密解密,最快的加密解密速度可以達到1.4Gbps。但根據國外測試結果表明,即使開發的路由器本身就基于高性能的雙64位MIPS網絡處理器,軟件加密解決方案僅能達到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前幾種實現AESCBC的方法有缺點的情況下,在深入研究影響硬件快速實現AESCBC難點基礎上,設計出一種適應于報文加密解密的硬件快速實現AESCBC的方案,在設計中采用加密解密和密鑰展開并行工作,實現了在線提供子密鑰。在解密中采用了雙隊列技術,實現了報文解密和子密鑰展開協調工作,提高了解密速度。 本文在quartus全面仿真設計方案的基礎上,全面驗證了硬件實現AESCBC方案的正確性,全面分析了本設計加密解密的性能。并且針對設計中的流水線效率低的問題,提出改善流水線性能的方案,設計出報文級并行加密解密方案,并且給出了硬件實現VPN的初步方案。實現了單一模塊加密速度達到1.16Gbps,單一模塊解密速度達到900Mbps,多個模塊并行工作加密解密速度達到6.4Gbps。 論文最后給出了總結與展望。目前實現的AESCBC算法,只能通過仿真驗證其功能的正確性,還需要下載到芯片上做進一步的驗證。要用硬件實現整個IPSec,還要進一步開發基于FPGA的技術。總之,為了適應路由器發展的需求,還有很多技術需要研究。

    標簽: AES_CBC FPGA 性能 實現研究

    上傳時間: 2013-05-29

    上傳用戶:wangzhen1990

  • 高效的CABAC解碼器設計及FPGA實現

    H.264/AVC是ITU與ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission國際標準化組織/國際電工委員會)聯合推出的活動圖像編碼標準。作為最新的國際視頻編碼標準,H.264/AVC與MPEG-4、H.263等視頻編碼標準相比,性能有了很大提高,并已在流媒體、數字電視、電話會議、視頻存儲等諸多領域得到廣泛的應用。基于上下文的自適應二進制算術編碼(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的兩個熵編碼方案之一,相對于另一熵編碼方案-CAVLC(基于上下文的自適應可變長編碼),CABAC具有更高的數據壓縮率:在同等編碼質量下要比CAVLC提高10%~15%的壓縮率。CABAC能實現很高的數據壓縮率,但這是以增加實現的復雜性為代價的。在已有的硬件實現方法上,CABAC的解碼效率并不高。 論文在深入研究CABAC解碼算法及其實現流程,并在仔細分析了H.264/AVC碼流結構的基礎上,總結出了影響CABAC解碼效率的各個環節,并以此為出發點,對CABAC解碼所需中的各個功能模塊進行了優化設計,設計出一種新的CABAC解碼器結構,相對于一般的CABAC解碼器,它的解碼效率得到了顯著提高。論文針對影響CABAC解碼過程的"瓶頸"問題一多次訪問存儲部件影響解碼速率,提出了新的存儲組織方式,并根據CABAC的碼流結構特性,采用4個子解碼器級聯的方式來進一步提高解碼速率。 最后,用Verilog語言對所設計的CABAC解碼器進行了描述,用EDA軟件對其進行了仿真,并在FPGA上驗證了其功能,結果顯示,該CABAC解碼器結構顯著提高了解碼效率,能夠滿足高檔次實時通訊的要求。

    標簽: CABAC FPGA 解碼器

    上傳時間: 2013-07-03

    上傳用戶:huazi

  • 基于FPGA的GPS中頻數字接收機

    本文進行了基于FPGA的GPS直序偽碼擴頻接收機的設計和數字化硬件實現。論文首先對GPS衛星導航定位系統進行了分析,并對與數字化接收機直接相關聯的GPS信號中頻部分結合實際系統要求進行了設計和分析,由此確定了數字化偽碼捕獲跟蹤接收機研制的具體要求,之后完成了接收機中頻數字化方案設計。同時對偽碼捕獲跟蹤后端的載波捕獲跟蹤的實現方案進行了描述和分析。最后利用EDA工具在FPGA芯片上實現了GPS數字化接收機的偽碼捕獲跟蹤。 受工作環境的制約,GPS衛星接收機系統首先表現為功率受限系統,接收機必須滿足在低信噪比條件下工作。同時接收機與衛星間高動態產生的多普勒頻率,給接收機實現快速捕獲帶來了難度。通過仿真分析,綜合了實現難度和性能兩方面因素,針對小信噪比工作條件提出了改進型的序貫偽碼捕獲實施方案。同時按照捕獲概率和時間的要求,對接收機偏壓、上、下門限、NCO增益等進行了設計和仿真分析,確定了捕獲的數字化實現方案,偽碼跟蹤采用超前滯后環方案。捕獲完成后可使本地偽碼與接收偽碼的相對誤差保持在±1/4碼元范圍內,而跟蹤環路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時采用可變環路帶寬措施解決了跟蹤速度和精度的矛盾。 在數字化實現設計中,給出了詳細的數字化實現方案和分析,這樣在保證工作精度的同時盡量減少硬件資源的開銷,利用EDA工具,采用Veilog設計語言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數字化接收機偽碼捕獲跟蹤的實現,并在其開發平臺上對數字化接收機進行了仿真驗證,在給定的工作條件下達到了設計性能和指標要求。

    標簽: FPGA GPS 中頻 數字接收機

    上傳時間: 2013-04-24

    上傳用戶:15510133306

主站蜘蛛池模板: 陈巴尔虎旗| 鱼台县| 云浮市| 漠河县| 公安县| 自治县| 雷州市| 颍上县| 峨边| 云安县| 利辛县| 营口市| 周口市| 泗洪县| 吉安市| 苗栗县| 青河县| 德钦县| 恩平市| 富川| 珲春市| 长沙市| 万载县| 黄山市| 禹州市| 崇明县| 乐安县| 黔西| 本溪| 德安县| 张家口市| 九寨沟县| 遂宁市| 望奎县| 天津市| 石台县| 石景山区| 南投市| 抚顺县| 明溪县| 蒙山县|