VIP專區-嵌入式/單片機編程源碼精選合集系列(6)資源包含以下內容:1. vmware使用簡介.2. 串行設備驅動開發筆記.3. 44b0x開發板源代碼.4. 基于8051嵌入式系統的GPRS終端實現..5. 嵌入式系統下語音壓縮編碼g.729.6. 自動完成寄存器配置的44b0定時中斷和ADC程序.7. 用IO口模擬串口.8. ks8695網絡處理器資料匯編。.9. 44b0x 1 program.10. msp430驅動ad9853.11. 射頻卡讀寫器.12. sunplus miniOS 文檔.13. Minios153 的源代碼.14. 基于8019的c8051f的tcpip源程序.15. 輕量級TCP/IP協議棧最新版本.16. ATmega103、ATmega128做的開發板web server源碼.17. webserver文件.18. 嵌入式TCP/IP協議棧.19. AT90S8515驅動液晶顯示.20. 使用匯編語言實現A口的輸出.21. 小喇叭就可以發出救護車的聲音.22. lcd12864手冊.23. sdt2.51的使用手冊(英文).24. PS/2接口C語言通信函數庫設計.25. 這段代碼用嵌入式匯編寫成,md5最為核心的部分用匯編寫成,具有很高的運算速度,比C代碼快將近兩倍.26. 清華魏永名miniGUI dos下的源碼.27. 液晶自模點陣提取軟件.28. 本程序實現的是液晶顯示.29. 模擬異步串行通信.30. SJA1000驅動程序(分別用C&ASM書寫).31. linBUS驅動原碼.32. 對norflash進行擦初、編程的源碼.33. 對nand_flash的擦除、編程算法源碼.34. uc/fs文件系統.35. fpga實用倍頻電路.36. TMS320VC5509 EVM技術資料.37. C6211DSK板原理圖.38. mpc860中斷管理及其實例代碼.39. MPC860中文培訓教材.40. 嵌入式鍵盤體系源碼.
標簽: 計算機組成原理
上傳時間: 2013-05-22
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(61)資源包含以下內容:1. 基于DS18B20和RS232的智能溫度控制系統.2. 串口程序和移植到MCS51的uCOS_II都是用uV2來運行的.3. 多款USB芯片原理圖(ISP1161、ISP1362、ISP1581和D12).4. 數字電子技術之數字鐘課程設計 分析 及其 課程設計報告.5. 這個程序包含了wince串口、GPS信號處理.6. S3C2410上的linux的GPRS驅動程序.7. 在S3C2410上實現linux環境下的鍵盤驅動驅動程序.8. 在S3C2410下實現linux環境下的步進電機驅動程序.9. 2812 can參考程序.10. zope開發使用說明書。zope為網頁服務器+開發環境框架(相當于IBM的Websphere但其開源.11. 其中的usb端口通信已經作為一個模塊來使用.12. 430f1121與rf905接口.13. CPLD在USB20接口中的應用.14. 嵌入式系統外圍接口電路的復雜可編程邏輯器件實現.15. 漢字液晶子程 液晶屏分為4行12列漢字.16. max7219+ds1302+LED+at89s52(時鐘程序.c.17. 16路舵機控制程序。可以同時控制16個舵機.18. TI公司的32位DSP芯片2812的燒寫插件.19. TI公司的32位DSP芯片2812的燒寫插件.20. 交通燈的兩種控制.21. 基于DSP的數據采集源程序.22. 主要介紹了DSP的系統配置以及中斷的工作原理等內容.23. 12232的液晶顯示程序,是胖胖工作室寫的一個范例.我就是用這個程序了解LCD的編程了.相當不錯.替胖胖工作室貢獻給大家了..24. TDS2407EA的詳細使用說明文檔,適合初學者.25. LCD1602技術資料PDF格式.26. LPC2138讀取MC14433的源程序.27. 合眾達DSK5509開發板原理圖.28. Keil uVision2(8052芯片)下用C語言開發的串行菜單結構的簡單數據采集系統.29. 自己寫的頻率計顯示部分.30. 軟件看門狗程序.31. 智能電話系統的全部C-51,ASM51源程序 內部文件較多.32. 智能化家電控制.c 只有一個.c文件。。工程被刪.33. AT89S52原理圖AT89S52是一種低功耗、高性能CMOS8位微控制器.34. minigui開發的mgis代碼.35. 這是CCFL背光驅路的原理圖和接線方式圖,對開發嵌入式系統中TFT液晶顯示很有幫助.36. 這是ocmj4x8c的程序,比較好用.你可以根據自己的需要做適當的修改..37. 這個資料完整的介紹了常用溫度采集器件18B20的使用說明,功能模塊,接線,結構原理圖,以及各個寄存器的用法等..38. CPLD_pkg_IO_Matrix 一本入門實踐的好書 值得一看的 希望對大家有所幫助.39. DSP_EVM_54xx開發板原理圖(PDF).40. 用CPLD做了個FPGA的FPP下載時序.
標簽: 機械設計手冊
上傳時間: 2013-05-15
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(82)資源包含以下內容:1. PIC 18F8680 CAN bus Demo.2. write erase secure for NXP LPC23XX.3. 紅外遙控器制作專業資料打包,包括TSAL6200,HS0038B等相關設計內容,非常豐富..4. 在KEIL環境下,取反p0.26口.5. ARM lpc2294 的CPU中繼.6. 分的股份的給對方了廣闊的封公開的森林狼隊是開發了份大禮服肯定是.7. 128*64點陣LCD顯示程序,串口,適用耀宇等LCD模塊.如需電路請聯系qudaohong@163.com.8. 用c-press控制設備塊傳輸希望對你有所幫助.9. I2C 24c02 芯片讀寫程序.10. cc2430上的點對點通信的源程序。芯片2430是ZigBee傳輸標準.11. gps程序設計源碼c c.12. 基于GSM無線溫度檢測系統.13. 關于DS18B20的畢業設計論文.14. gray碼計數器 用于減少出錯率 代碼已經仿真 請放心下載.15. 桶型移位寄存器 用于多種場合 可放心下載.16. keyboard 的verilog 代碼 代碼絕對經典.17. STMP3410原理圖.18. 該文件是SOPC中NiosII軟核CF接口源程序代碼.19. 常用的幾種芯片的液晶驅動程序M12864漢字液晶顯示,44780字符顯示等.20. DM642_CPLD視頻采集處理系統設計.21. mp3解碼程序.22. 不錯的例程.23. 是一篇關于嵌入式系統內存分配的文章.24. FPGA和CPLD入門級詳細的學習資料.25. 用UBOOT實現S3C44B0的BIOSB.26. 恩智 lpc2100 的外 中斷1.27. 320*240,T6963控制器的液晶源程序..28. EEPROM存儲器I2C總線24CXX芯片操作源程序.29. c語言寫的菜單程序,課程表,存儲修改源代碼..30. c語言寫的圖形界面程序源代碼.VERSION0.0.31. 這個是在NOIS II中使用的.32. (原創)高精度計時器電路原理圖。采用AT89S52加DP8573.33. (原創)高精度電子時鐘和計時器電路版圖。與本人另外上傳的原理圖配套.34. ARM,DSP,FPGA的區別:詳細介紹了ARM.35. 詳細介紹了CPLD和FPGA的區別.36. at91rm9200的原理圖和pcb圖.37. pci-serial是 PCI轉串口驅動程序.38. 臺灣大學的一個mgcp 協議的實現源碼,對研究mgcp協議很有幫助!.39. 51+sl811讀寫U盤的源程序+原理圖.40. fpga cpldXILINXCPLD-JTAG fpga cpldXILINXCPLD-JTAG.
上傳時間: 2013-06-15
上傳用戶:eeworm
51單片機定時器時間計算工具,即是計算定時器溢出時間TH0,TL0也是研究51單片機定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機定時器。
上傳時間: 2013-07-27
上傳用戶:eeworm
為了提高特定應用環境下的運行速度,DSP增加了許多特殊的指令和功能單 元,體系結構越來越不規則。傳統的代碼生成算法是一種分治算法,沒有考慮指 令和寄存器之間的約束關系,難以應用在DSP編譯器中。必須為DSP編譯器發 展出新的代碼生成算法,以適應新的需求和挑戰。本文主要研究了DSP編譯器 的若干關鍵技術,DSP編譯器的目標機器平臺是浙江大學自主研發的媒體DSP —SPOCK。
上傳時間: 2013-06-02
上傳用戶:黑漆漆
本文論述了基于ST7FMC的電動摩托車控制系統的研究。 近年來,由于燃油交通工具尾氣排放對城市空氣造成的嚴重污染,以及人們生活水平、環保意識的逐漸提高,綠色交通工具己成為時代發展的重要課題。考慮到我國目前的國情,發展電動車具有重要的環保意義。 隨著電機技術及功率器件性能的不斷提高,電動車的控制器發展迅速。但是目前市場上大多數的電動車產品均采用低集成度元件控制裝置,功能過于簡單,不能充分發揮系統潛力及處理一些特殊的控制問題。 提出了基于意法半導體芯片ST7FMC的永磁無刷直流電動機的控制系統設計方案,進行了低成本、高智能的無刷直流電機控制系統設計,能滿足更多應用場合的需要。主要從以下幾個方面進行了分析與研究: 首先,建立無刷直流電機的數學模型,并分析其電機運行特性。 其次,根據ST專用單片機的特點詳細設計了系統的控制策略:將調速系統設計為電流、速度雙閉環的PI算法控制,以保證調速性能和電流控制精度;采用ST芯片固有的寄存器進行速度的檢測,比較精確;將相電流檢測設計成母線電流PWM On中點檢測;采用了高性能的驅動集成電路IR2136來驅動MOSFET組成的全橋逆變電路;驅動方式采用新型的凸形波驅動控制方法。 最后,組裝了試驗樣車,通過實驗室觀測及實地運行,驗證了系統運行的可靠性。 由此得出結論:本課題設計的基于ST7FMC的電動摩托車控制系統具有運行性能良好、可靠性高的特點,為后續的研究工作提供了一定的基礎。
上傳時間: 2013-05-17
上傳用戶:電子世界
本文闡述了微處理器芯片S3C2410的內核、處理器模式、寄存器組、存儲系統、尋址方式以及中斷模式。研究了處理器的啟動下載代碼bootloader,并將裁減后的bootloader映像文件下載到ARM平臺的Flash中;對嵌入式linux操作系統!文件系統和基于圖形庫的應用軟件的開發也做了初步的研究。
上傳時間: 2013-06-17
上傳用戶:wl9454
一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識 1.1 匯編語言的由來及其特點 1 機器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領域 1.2 數據的表示和類型 1 數值數據的表示 2 非數值數據的表示 3 基本的數據類型 1.3 習題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機的內存管理模式 2 32位微機的內存管理模式 2.3 習題 第3章 操作數的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數尋址方式的小結 3.10 習題 第4章 標識符和表達式 4.1 標識符 4.2 簡單內存變量的定義 1 內存變量定義的一般形式 2 字節變量 3 字變量 4 雙字變量 5 六字節變量 6 八字節變量 7 十字節變量 4.3 調整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調整偏移量偽指令 4 偏移量計數器的值 4.4 復合內存變量的定義 1 重復說明符 2 結構類型的定義 3 聯合類型的定義 4 記錄類型的定義 5 數據類型的自定義 4.5 標號 4.6 內存變量和標號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強制屬性操作符 7 存儲單元別名操作符 4.7 表達式 1 進制偽指令 2 數值表達式 3 地址表達式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習題 第5章 微機CPU的指令系統 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統 1 數據傳送指令 2 標志位操作指令 3 算術運算指令 4 邏輯運算指令 5 移位操作指令 6 位操作指令 7 比較運算指令 8 循環指令 9 轉移指令 10 條件設置字節指令 11 字符串操作指令 12 ASCII-BCD碼調整指令 13 處理器指令 5.3 習題 第6章 程序的基本結構 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結構 6.2 程序的基本結構 1 順序結構 2 分支結構 3 循環結構 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標題定義偽指令 4 子標題定義偽指令 6.6 習題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調用和返回指令 1 調用指令 2 返回指令 7.3 子程序的參數傳遞 1 寄存器傳遞參數 2 存儲單元傳遞參數 3 堆棧傳遞參數 7.4 寄存器的保護與恢復 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結束操作 6 寄存器的保護和恢復 7 子程序的參數傳遞 8 子程序的原型說明 9 子程序的調用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應用 4 庫文件的好處 7.7 習題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標的中斷功能 6 目錄和文件的中斷功能 7 內存管理的中斷功能 8 讀取和設置中斷向量 8.4 習題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數傳遞方式 4 宏的嵌套定義 5 宏與子程序的區別 9.2 宏參數的特殊運算符 1 連接運算符 2 字符串整體傳遞運算符 3 字符轉義運算符 4 計算表達式運算符 9.3 與宏有關的偽指令 1 局部標號偽指令 2 取消宏定義偽指令 3 中止宏擴展偽指令 9.4 重復匯編偽指令 1 偽指令REPT 2 偽指令IRP 3 偽指令IRPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴充 1 宏定義形式 2 重復偽指令REPEAT 3 循環偽指令WHILE 4 循環偽指令FOR 5 循環偽指令FORC 6 轉移偽指令GOTO 7 宏擴充的舉例 8 系統定義的宏 9.7 習題 第10章 應用程序的設計 10.1 字符串的處理程序 10.2 數據的分類統計程序 10.3 數據轉換程序 10.4 文件操作程序 10.5 動態數據的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應用 1 程序段前綴的字段含義 2 程序段前綴的應用 10.9 習題 第11章 數值運算協處理器 11.1 協處理器的數據格式 1 有符號整數 2 BCD碼數據 3 浮點數 11.2 協處理器的結構 11.3 協處理器的指令系統 1 操作符的命名規則 2 數據傳送指令 3 數學運算指令 4 比較運算指令 5 超越函數運算指令 6 常數操作指令 7 協處理器控制指令 11.4 協處理器的編程舉例 11.5 習題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
本文完成了對MIPS-CPU的指令集確定,流水線與架構設計,代碼編寫,并且在x86計算機上搭建了稱為gccmips_elf的仿真系統,完成了對MIPS-CPU硬件系統的模擬仿真,最終完成FPGA芯片的下載與實現。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構設計與5級流水線級數的確定。制定了整個CPU的主控制模塊的狀態轉移圖;根據MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應的取指,譯碼,產生新的程序存儲器尋址地址,執行,數據存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執行模塊,數據回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設計。 @@ 重點分析了由于流水線設計而引入的競爭與冒險,分析了在不同流水線階段可能存在的競爭與冒險,對引起競爭與冒險的原因進行了確定,并通過增加一些電路邏輯來避免競爭與冒險的發生,完成了競爭與冒險檢測電路模塊以及數據回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險的問題,使設計的5級流水線得以暢順實現。 @@ 完成了MIPS-CPU的仿真系統平臺的搭建,該仿真器用來對應用程序進行編譯,鏈接與執行,生成相應匯編語言程序以及向量文件(16進制機器碼);并且同時產生相關的Modelsim仿真,及Quartus II下載驗證的文件。本設計利用該仿真系統來評估設計的MIPS-CPU的硬件系統,模擬仿真結果證明本文設計的MIPS-CPU可以實現正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設計的同行提供了有益的參考。 @@ 最終將設計的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進行了編譯與驗證,對設計的MIPS-CPU的資源使用,關鍵路徑上的時序,布線情況進行了分析,最終完成各個指標的檢查,并且借助Quartus II軟件內嵌的Signal Tap軟件進行軟硬件聯合調試,結果表明設計的MIPS-CPU功能正常,滿足約束,指標正確。 @@關鍵詞 MIPS;流水線;競爭與冒險;仿真器;FPGA
上傳時間: 2013-07-31
上傳用戶:gjzeus
3D加速引擎是3D圖形加速系統的重要組成部分,以往在軟件平臺上對3D引擎的研究,實現了復雜的渲染模型和渲染算法,但這些復雜算法與模型在FPGA上綜合實現具有一定難度,針對FPGA的3D加速引擎設計及其平臺實現需要進一步研究。 本文在研究3D加速引擎結構的基礎上,實現了基于FPGA的圖像處理平臺,使用模塊化的思想,利用IP核技術分析設計實現了3D加速管道及其他模塊,并進行了仿真、驗證、實現。 圖像處理平臺選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實現與驗證,設計搭建的圖像處理平臺還實現了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設計包含3D加速渲染管道、視角變換管道、基元讀取、頂點FIFO、基元FIFO、寫內存等模塊。針對FPGA的特性,簡化、設計、實現了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進行了仿真測試和圖像處理平臺上的驗證,其結果表明3D加速引擎設計的大部分功能得到實現,結果令人滿意。
上傳時間: 2013-07-30
上傳用戶:lepoke