基于FPGA的串行通信UART控制器,采用VHDL語(yǔ)言編寫,包含多個(gè)子模塊。 在ISE或FPGA的其它開(kāi)發(fā)環(huán)境下新建一個(gè)工程,然后將文檔中的各個(gè)模塊程序添加進(jìn)去,即可運(yùn)行仿真。源程序已經(jīng)過(guò)本人的仿真驗(yàn)證。
標(biāo)簽: FPGA UART 串行通信 控制器
上傳時(shí)間: 2013-12-08
上傳用戶:zhouchang199
基于FPGA的I2C總線模擬,采用verilog HDL語(yǔ)言編寫。
標(biāo)簽: FPGA I2C 總線模擬
上傳時(shí)間: 2013-12-17
上傳用戶:亞亞娟娟123
基于FPGA的usb程序,采用VHDL語(yǔ)言編寫。 開(kāi)發(fā)環(huán)境為ISE或者M(jìn)AXPLUS2。
標(biāo)簽: FPGA usb 程序
上傳時(shí)間: 2014-01-18
上傳用戶:luopoguixiong
基于FPGA的can 總線設(shè)計(jì),采用verilog語(yǔ)言編寫。在FPGA的開(kāi)發(fā)環(huán)境下,新建一個(gè)工程,然后將本文件中的各個(gè)源代碼添加進(jìn)工程里,即可運(yùn)行仿真。
標(biāo)簽: FPGA can 總線設(shè)計(jì)
上傳時(shí)間: 2015-07-06
上傳用戶:shus521
介紹了基于FPGA的多功能計(jì)程車計(jì)價(jià)器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì),并基于超高速硬件描述語(yǔ)言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實(shí)現(xiàn)了整個(gè)系統(tǒng)的控制部分,整個(gè)自動(dòng)控制系統(tǒng)由四個(gè)模塊構(gòu)成:秒分頻模塊、控制模塊、計(jì)量模塊和譯碼顯示模塊。該設(shè)計(jì)不僅僅實(shí)現(xiàn)了顯示計(jì)程車計(jì)費(fèi)的功能,其多功能表現(xiàn)在它可以通過(guò)選擇鍵選擇顯示計(jì)程車?yán)塾?jì)走的總路程和乘客乘載的時(shí)間。計(jì)時(shí)、計(jì)程、計(jì)費(fèi)準(zhǔn)確可靠,應(yīng)用于實(shí)際當(dāng)中有較好的實(shí)用價(jià)值和較高的可行性。
標(biāo)簽: FPGA ASIC 多功能 可編程邏輯器件
上傳時(shí)間: 2014-07-27
上傳用戶:llandlu
基于FPGA的I2C程序0001,很不錯(cuò)的論文及程序,,大家快下啊
標(biāo)簽: FPGA 0001 I2C 程序
上傳時(shí)間: 2015-07-19
上傳用戶:comua
基于FPGA的新的DDS+PLL時(shí)鐘發(fā)生器
標(biāo)簽: FPGA DDS PLL 時(shí)鐘發(fā)生器
上傳時(shí)間: 2014-01-07
上傳用戶:ma1301115706
基于FPGA的電子琴設(shè)計(jì),基于FPGA的電子琴設(shè)計(jì)
標(biāo)簽: FPGA 電子琴
上傳時(shí)間: 2014-01-17
上傳用戶:qwe1234
基于FPGA的數(shù)字功率放大器的設(shè)計(jì) 基于FPGA的數(shù)字功率放大器的設(shè)計(jì)
標(biāo)簽: FPGA 數(shù)字功率放大器
上傳時(shí)間: 2013-12-26
上傳用戶:xuan‘nian
基于FPGA的樂(lè)曲硬件演奏電路設(shè)計(jì)的實(shí)現(xiàn),有完整的VHDL代碼,并有PDF詳細(xì)說(shuō)明如何下載及跳線設(shè)置,并“梁祝”在GW48系列開(kāi)發(fā)平臺(tái)上下載調(diào)試成功。音樂(lè)優(yōu)美
標(biāo)簽: FPGA 硬件 電路設(shè)計(jì)
上傳時(shí)間: 2015-08-18
上傳用戶:zm7516678
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1