DPCM是differential pulse code modulation的縮寫,也就是差分脈沖編碼調(diào)制的意思。他的主要思想是通過已知的數(shù)據(jù)預(yù)測下一個數(shù)據(jù),然后傳遞預(yù)測值與實際值之間的差值。
標(biāo)簽: differential modulation pulse DPCM
上傳時間: 2017-01-25
上傳用戶:myworkpost
使用游程法對時間序列進行平穩(wěn)性檢驗,如果是非平穩(wěn)序列則進行差分使之平穩(wěn)。
上傳時間: 2013-12-03
上傳用戶:冇尾飛鉈
AD779x 系列產(chǎn)品常見問題解答AD7798/AD7799均為適合高精度測量應(yīng)用的低功耗、低噪聲、完整模擬前端,內(nèi)置一個低噪聲16位/24位Σ-Δ型ADC,其中含有3個差分模擬輸入,還集成了片內(nèi)低噪聲儀表放大器,因而可直接輸入小信號。當(dāng)增益設(shè)置為64、更新速率為4.17Hz時,AD7799的均方根(RMS)噪聲為27nV,AD7798的均方根(RMS)噪聲為40nV.
上傳時間: 2017-02-17
上傳用戶:水口鴻勝電器
在通訊系統(tǒng)中常見到的cordic,是個用很少複雜度就能實現(xiàn)三角函數(shù)的電路,檔案中有C語言的CORDIC程式
上傳時間: 2017-03-07
上傳用戶:lepoke
牛頓插值方法求解多項式的系數(shù),通過等值差分,是用C寫成的,可以運行!
上傳時間: 2017-04-03
上傳用戶:zxc23456789
幾個Matlab編程示例,其中包括:單位抽樣序列、復(fù)正弦序列、離散系統(tǒng)的差分方程、沖激響應(yīng)和卷積分析、離散系統(tǒng)的頻率響應(yīng)分析和零、極點分布、基于Matlab的數(shù)字濾波器設(shè)計和FFT算法的應(yīng)用等。
上傳時間: 2017-04-12
上傳用戶:磊子226
一系列好用的用戶友好的啟發(fā)式優(yōu)化算法,包括非自適應(yīng)算法,基于模擬退火算法的種群算法,基本遺傳算法,差分進化算法以及粒子群優(yōu)化算法。此外,也包括神圣算法,它利用了所有這些優(yōu)化算子,雖然有時交換種群之間的不同算法。
標(biāo)簽: 用戶 啟發(fā)式 優(yōu)化算法
上傳時間: 2013-12-11
上傳用戶:13160677563
為減少測試數(shù)據(jù)存儲量,提出一種有效的新型測試數(shù)據(jù)壓縮編碼———PTIDR 編碼,并構(gòu)建了基于該編碼的 壓縮P解壓縮方案1 PTIDR 編碼能夠取得比FDR ,EFDR , Alternating FDR 等編碼更高的壓縮率,其解碼器也較簡單、 易實現(xiàn),且能有效地降低硬件開銷1 與Selective Huffman , CDCR 編碼相比,PTIDR 編碼能夠得到較高的壓縮率面積 開銷比1 特別地,在差分測試集中0 的概率滿足p ≥017610 時,PTIDR 編碼能取得比FDR 編碼更高的壓縮率,從而 降低芯片測試成本1
標(biāo)簽: PTIDR Alternating EFDR 編碼
上傳時間: 2013-12-02
上傳用戶:yyyyyyyyyy
MAX7044是基于晶振PLL 的VHF/UHF發(fā)射器芯片,在300 MHz~450 MHz頻率范圍內(nèi)發(fā)射OOK/ASK數(shù)據(jù),數(shù)據(jù)速率達到100 kbps,輸出功率+13 dBm(50Ω負載),電源電壓+2.1~+3.6 V,電流消耗在2.7 V時僅7.7 mA。工作溫度范圍一40℃~+125℃,采用3 mm×3 mm SOT23 - 8封裝。 MAX7033是一個完全集成的低功耗CMOS超外差接收器芯片,接收頻率范圍在300 MHz~450 MHz的ASK信號。接收器射頻輸入信號范圍從一114 dBm-0dBm。MAX7033芯片內(nèi)部包含有LNA、差分鏡像抑制混頻器、PLL、VCO、10.7 MHz IF限幅放大器、AGC、RSSI、模擬基帶數(shù)據(jù)信號恢復(fù)等電路。工作電壓+3.3 V或+5.0V,250μs啟動時間,低功耗模式電流消耗<3.5μA,工作溫度-40℃~+105℃,采用TSSOP-28和薄形QFN-EP* *-32封裝。 MAXT044發(fā)射器芯片與接收器芯片MAX7033配套,適合汽車遙控、無鍵進入系統(tǒng)、安防系統(tǒng)、車庫門控制、家庭自動化、無線傳感器等應(yīng)用。
上傳時間: 2017-05-06
上傳用戶:cuiyashuo
摘 要 文章以空間監(jiān)控系統(tǒng)為背景,深入研究了JPEG圖像壓縮標(biāo)準(zhǔn)的實現(xiàn)方法,并基于FPGA對其進行了實現(xiàn)和優(yōu)化。文中給出了詳細的實現(xiàn)方法和優(yōu)化過程,測試表明達到了很好的效果。 簡單介紹了有損靜態(tài)圖像壓縮當(dāng)前有兩種比較流行的標(biāo)準(zhǔn)JPEG和JPEG2000。說明了用JPEG方法壓縮的原因。 介紹JPEG基本原理:JPEG對灰度圖像的壓縮處理過程主要包括:圖像分割,離散余弦變換(DCT),量化(Quantization),“Z”形排序(Zigzag Scan),差分脈沖編碼調(diào)制(Differential Pulse Code Modulation,DPCM)對直流系數(shù)(DC),行程長度編碼(Run-Length Encoding,RLE)對交流系數(shù)(AC),霍夫曼(Huffman)編碼等。 JPEG標(biāo)準(zhǔn)的特點是離散余弦變換。 比較詳細介紹壓縮系統(tǒng)的構(gòu)成和實現(xiàn)。實現(xiàn)提及步驟, JPEG壓縮模塊設(shè)計和編碼模塊實現(xiàn)細節(jié)。
標(biāo)簽: JPEG FPGA 實現(xiàn)方法 監(jiān)控系統(tǒng)
上傳時間: 2013-12-25
上傳用戶:410805624
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1