亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

基于AX5043的模塊-RON1305

  • 基于FPGA的液晶顯示處理相關(guān)技術(shù)研究

    基于FPGA的液晶顯示處理相關(guān)技術(shù)研究基于FPGA的液晶顯示處理相關(guān)技術(shù)研究

    標(biāo)簽: FPGA 液晶 顯示處理 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:wangdean1101

  • 基于FPGA的遺傳算法的硬件實(shí)現(xiàn)

    遺傳算法是一種基于自然選擇原理的優(yōu)化算法,在很多領(lǐng)域有著廣泛的應(yīng)用。但是,遺傳算法使用計(jì)算機(jī)軟件實(shí)現(xiàn)時(shí),會(huì)隨著問題復(fù)雜度和求解精度要求的提高,產(chǎn)生很大的計(jì)算延時(shí),這種計(jì)算的延時(shí)限制了遺傳算法在很多實(shí)時(shí)性要求較高場(chǎng)合的應(yīng)用。為了提升運(yùn)行速度,可以使用FPGA作為硬件平臺(tái),設(shè)計(jì)數(shù)字系統(tǒng)完成遺傳算法。和軟件實(shí)現(xiàn)相比,硬件實(shí)現(xiàn)盡管在實(shí)時(shí)性和并行性方面具有很大優(yōu)勢(shì),但同時(shí)會(huì)導(dǎo)致系統(tǒng)的靈活性不足、通用性不強(qiáng)。本文針對(duì)上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺(tái)劃分成兩類模塊:系統(tǒng)功能模塊和算子功能模塊。針對(duì)不同問題,可以在保持系統(tǒng)功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優(yōu)化運(yùn)算。本文基于Xilinx公司的Virtex5系列FPGA平臺(tái),使用VerilogHDL語(yǔ)言實(shí)現(xiàn)了偽隨機(jī)數(shù)發(fā)生模塊、隨機(jī)數(shù)接口模塊、存儲(chǔ)器接口/控制模塊和系統(tǒng)控制模塊等系統(tǒng)功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉(zhuǎn)變異算子模塊等遺傳算法功能模塊,構(gòu)建了系統(tǒng)功能構(gòu)架和遺傳算子庫(kù)。該設(shè)計(jì)方法不僅使遺傳算法平臺(tái)在解決問題時(shí)具有更高的靈活性和通用性,而且維持了系統(tǒng)架構(gòu)的穩(wěn)定。本文設(shè)計(jì)了多峰值、不連續(xù)、不可導(dǎo)函數(shù)的極值問題和16座城市的旅行商問題 (TSP)對(duì)遺傳算法硬件平臺(tái)進(jìn)行了測(cè)試。根據(jù)測(cè)試結(jié)果,該硬件平臺(tái)表現(xiàn)良好,所求取的最優(yōu)解誤差均在1%以內(nèi)。相對(duì)于軟件實(shí)現(xiàn),該系統(tǒng)在求解一些復(fù)雜問題時(shí),速度可以提高2個(gè)數(shù)量級(jí)。最后,本文使用FPGA實(shí)現(xiàn)了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺(tái)的運(yùn)行速度在上述基礎(chǔ)上提高了近1倍,取得了顯著的效果。關(guān)鍵詞:遺傳算法,硬件實(shí)現(xiàn),并行設(shè)計(jì),F(xiàn)PGA,TSP

    標(biāo)簽: FPGA 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-15

    上傳用戶:hakim

  • 基于FPGA的VGA顯示設(shè)計(jì)方案

    提出了一種基于FPGA的VGA顯示設(shè)計(jì)方案,采用狀態(tài)機(jī)對(duì)其狀態(tài)轉(zhuǎn)變進(jìn)行描述。

    標(biāo)簽: FPGA VGA 顯示設(shè)計(jì) 方案

    上傳時(shí)間: 2013-04-24

    上傳用戶:邶刖

  • 應(yīng)用FPGA的高速數(shù)據(jù)采集

    隨著計(jì)算機(jī)技術(shù)的突飛猛進(jìn)以及移動(dòng)通訊技術(shù)在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對(duì)此需求,實(shí)現(xiàn)了一種應(yīng)用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測(cè)量?jī)x器提供良好的采集數(shù)據(jù)。    本文設(shè)計(jì)了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對(duì)此系統(tǒng)設(shè)計(jì)了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進(jìn)行數(shù)據(jù)的壓縮以及緩沖存儲(chǔ),最后由DSP調(diào)入數(shù)據(jù)進(jìn)行數(shù)據(jù)的處理。本文的設(shè)計(jì)主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設(shè)計(jì)與調(diào)試,另一部分為采集控制模塊的設(shè)計(jì)與仿真。    經(jīng)設(shè)計(jì)與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實(shí)時(shí)地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時(shí)鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測(cè)量?jī)x器的要求。

    標(biāo)簽: FPGA 高速數(shù)據(jù) 采集

    上傳時(shí)間: 2013-05-24

    上傳用戶:chuckbassboy

  • 基于FPGA的誤碼率測(cè)試儀設(shè)計(jì)

    基于FPGA的誤碼率測(cè)試儀設(shè)計(jì)基于FPGA的誤碼率測(cè)試儀設(shè)計(jì)

    標(biāo)簽: FPGA 誤碼率 試儀設(shè)計(jì)

    上傳時(shí)間: 2013-08-02

    上傳用戶:1159797854

  • 基于labview的攝像頭圖像采集系統(tǒng)

    基于labview的攝像頭圖像采集系統(tǒng)

    標(biāo)簽: labview 攝像頭 圖像采集系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xiaodu1124

  • 基于FPGA的運(yùn)動(dòng)物體檢測(cè)系統(tǒng)設(shè)計(jì)

    基于FPGA的運(yùn)動(dòng)物體檢測(cè)系統(tǒng)設(shè)計(jì)基于FPGA的運(yùn)動(dòng)物體檢測(cè)系統(tǒng)設(shè)計(jì)

    標(biāo)簽: FPGA 物體檢測(cè) 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-08-03

    上傳用戶:jiangfire

  • 一種基于FPGA的Deflate壓縮算法

    一種基于FPGA的Deflate壓縮算法研究與實(shí)現(xiàn)

    標(biāo)簽: Deflate FPGA 壓縮算法

    上傳時(shí)間: 2013-07-04

    上傳用戶:dapangxie

  • 基于FPGA的3D圖像處理器IP核

    基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA 圖像處理器 IP核

    上傳時(shí)間: 2013-05-18

    上傳用戶:1101055045

  • 基于FPGA的FIR數(shù)字濾波器算法

    基于FPGA的FIR數(shù)字濾波器算法研究與設(shè)計(jì)實(shí)現(xiàn)

    標(biāo)簽: FPGA FIR 數(shù)字濾波器 算法

    上傳時(shí)間: 2013-06-30

    上傳用戶:fengyujcyz

主站蜘蛛池模板: 淳安县| 钦州市| 辽阳县| 珠海市| 澄迈县| 海盐县| 北川| 醴陵市| 奉化市| 寿光市| 达拉特旗| 德格县| 佛坪县| 衡东县| 攀枝花市| 汾阳市| 迭部县| 贵州省| 宁安市| 轮台县| 卓尼县| 金川县| 庐江县| 沧州市| 烟台市| 临夏市| 新乡县| 赤城县| 崇明县| 武陟县| 永福县| 巧家县| 普格县| 绵竹市| 惠水县| 随州市| 南宫市| 城口县| 南江县| 中牟县| 德化县|