2006altera大賽-基于軟核Nios的寬譜正弦信號發(fā)生器設(shè)計(jì):摘要:本設(shè)計(jì)運(yùn)用了基于 Nios II 嵌入式處理器的 SOPC 技術(shù)。系統(tǒng)以 ALTERA公司的 Cyclone 系列 FPGA 為數(shù)字平臺,將微處理器、總線、數(shù)字頻率合成器、存儲器和 I/O 接口等硬件設(shè)備集中在一片 FPGA 上,利用直接數(shù)字頻率合成技術(shù)、數(shù)字調(diào)制技術(shù)實(shí)現(xiàn)所要求波形的產(chǎn)生,用 FPGA 中的 ROM 儲存 DDS 所需的波形表,充分利用片上資源,提高了系統(tǒng)的精確度、穩(wěn)定性和抗干擾性能。使用新的數(shù)字信號處理(DSP)技術(shù),通過在 Nios 中軟件編程解決 不同的調(diào)制方式的實(shí)現(xiàn)和選擇。系統(tǒng)頻率實(shí)現(xiàn) 1Hz~20MHz 可調(diào),步進(jìn)達(dá)到了1Hz;完成了調(diào)幅、調(diào)頻、二進(jìn)制 PSK、二進(jìn)制 ASK、二進(jìn)制 FSK 調(diào)制和掃頻輸出的功能。
標(biāo)簽: Nios Cyclone altera ALTERA
上傳時(shí)間: 2015-09-02
上傳用戶:coeus
一篇來自臺灣中華大學(xué)的論文--《無線射頻系統(tǒng)標(biāo)簽晶片設(shè)計(jì)》,彩色版。其摘要為:本論文討論使用於無線射頻辨識系統(tǒng)(RFID)之標(biāo)籤晶片系統(tǒng)的電路設(shè)計(jì)和晶片製作,初步設(shè)計(jì)標(biāo)籤晶片的基本功能,設(shè)計(jì)流程包含數(shù)位軟體及功能的模擬、基本邏輯閘及類比電路的設(shè)計(jì)與晶片電路的佈局考量。 論文的第一部份是序論、射頻辨識系統(tǒng)的規(guī)劃、辨識系統(tǒng)的規(guī)格介紹及制定,而第二部份是標(biāo)籤晶片設(shè)計(jì)、晶片量測、結(jié)論。 電路的初步設(shè)計(jì)功能為:使用電容作頻率緩衝的Schmitt trigger Clock、CRC-16的錯(cuò)誤偵測編碼、Manchester編碼及使用單一電路做到整流、振盪及調(diào)變的功能,最後完成晶片的實(shí)作。
上傳時(shí)間: 2016-08-27
上傳用戶:tb_6877751
基于AT89C52,LCD1602的自行車?yán)锍瘫恚娠@示瞬時(shí)速度與平均踏頻!
上傳時(shí)間: 2016-12-18
上傳用戶:agent
該程序是基于matlab平臺而編成的,解決分布擬合度卡方檢驗(yàn)算法
上傳時(shí)間: 2017-01-29
上傳用戶:cjf0304
一種基于雙變異算子的遺傳算法本文針對簡單遺傳算法(SGA)所存在的缺點(diǎn)和不足,提出了一種新的改進(jìn)遺傳算法-雙變異算子GA。該想法通過將所有產(chǎn)生的子代個(gè)體與父代個(gè)體混合作為下一代種群,在種群選擇前對適應(yīng)度值較低的個(gè)體進(jìn)行一次變異,然后通過選擇,交叉,再一次變異產(chǎn)生新種群,再利用自適應(yīng)算法改變交叉和變異率及最優(yōu)保存策略保護(hù)歷代最優(yōu)個(gè)體, 經(jīng)Visual C++ 軟件編程計(jì)算,得到了較好的優(yōu)化結(jié)果.
上傳時(shí)間: 2017-07-10
上傳用戶:啊颯颯大師的
元件溫度與壽命的探討,可提供設(shè)計(jì)使用 高溫度作業(yè)範(fàn)圍
標(biāo)簽: 元件探討
上傳時(shí)間: 2015-06-28
上傳用戶:任金霞2018
最新版基于AT89C52單片機(jī)這是一份非常不錯(cuò)的資料,歡迎下載,希望對您有幫助!
上傳時(shí)間: 2022-01-14
上傳用戶:
基于電感或電荷泵的白光LED+驅(qū)動方案比較
上傳時(shí)間: 2013-05-25
上傳用戶:eeworm
該論文提出了基于網(wǎng)絡(luò)化虛擬儀器技術(shù)的自動測試系統(tǒng)的技術(shù)概念,將網(wǎng)絡(luò)化虛擬儀器技術(shù)應(yīng)用到測試領(lǐng)域,使傳統(tǒng)的自動測試系統(tǒng)實(shí)現(xiàn)了網(wǎng)絡(luò)化并兼有了虛擬儀器的優(yōu)點(diǎn).該論文是具有交叉性和新穎性特點(diǎn)的前沿課題,涉及到自動測試領(lǐng)域、微機(jī)技術(shù)、網(wǎng)絡(luò)技術(shù)、遠(yuǎn)程控制等多個(gè)學(xué)科的理論知識,并需要綜合運(yùn)用這些理論知識實(shí)現(xiàn)網(wǎng)絡(luò)化自動測試、數(shù)據(jù)實(shí)時(shí)傳輸、數(shù)據(jù)庫管理等功能.論文主體部分詳細(xì)論述了系統(tǒng)功能模塊的設(shè)計(jì)思想和實(shí)現(xiàn)要點(diǎn),主要包括網(wǎng)絡(luò)互連模塊、數(shù)據(jù)采集模塊、數(shù)據(jù)庫接口模塊、基于Web技術(shù)的交互式圖形顯示模塊.該論文的研究內(nèi)容和提供的技術(shù)解決方案對網(wǎng)絡(luò)化自動測試系統(tǒng)平臺在科研開發(fā)、計(jì)檢、測控等工程領(lǐng)域中的應(yīng)用具有直接的借鑒與指導(dǎo)意義.
標(biāo)簽: 網(wǎng)絡(luò) 虛擬儀器技術(shù) 自動測試系統(tǒng)
上傳時(shí)間: 2013-08-03
上傳用戶:dongbaobao
本文主要研究的是一個(gè)基于ARM7最小系統(tǒng)的研究設(shè)計(jì),本系統(tǒng)主要由LPC2210,以及復(fù)位電路、晶振電路、程序存儲器、蜂鳴器等部分組成。本系統(tǒng)的特點(diǎn)是性能高、成本低并且耗能小等特點(diǎn)。 主要研究內(nèi)容: ? 1 以高速低功耗的ARM作為控制核心,設(shè)計(jì)ARM最小系統(tǒng)的有關(guān)軟硬件; ? 2 MCU與存儲器和串行通信的接口設(shè)計(jì); ? 3 與計(jì)算機(jī)進(jìn)行通信的軟硬件設(shè)計(jì)
標(biāo)簽: ARM7 最小系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:qoovoop
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1