基于FPGA流水線CPU控制器的設(shè)計與實現(xiàn):在FPGA上設(shè)計并實現(xiàn)了一種具有MIPS風(fēng)格的CPU硬布線控制器。
標(biāo)簽: FPGA CPU MIPS 控制器
上傳時間: 2013-08-06
上傳用戶:qw12
基于Altium Designer 6.0的FPGA開發(fā)
標(biāo)簽: Designer Altium FPGA 6.0
上傳時間: 2013-08-08
上傳用戶:lbbyxmoran
VHDL 基于FPGA 和VGA 接口的應(yīng)用設(shè)計
標(biāo)簽: VHDL FPGA VGA 接口
上傳時間: 2013-08-09
上傳用戶:15071087253
是基于FPGA高速設(shè)計指導(dǎo)的一篇文章,很好的!
標(biāo)簽: FPGA 高速設(shè)計
上傳時間: 2013-08-16
上傳用戶:yuyizhixia
基于等精度測量原理的頻率計,AT89S52和CPLD,有詳細(xì)注釋。測量準(zhǔn)確。
標(biāo)簽: 等精度 測量原理 頻率計
上傳時間: 2013-08-18
上傳用戶:3到15
針對目前成品鎖相放大器價格昂貴且體積大,傳統(tǒng)窄帶濾波法性能和靈活性差的特點,設(shè)計了基于鎖相放大器原理的微弱信號檢測電路。本電路采用單片機(jī)作為激勵信號和參考信號的發(fā)生器,利用帶關(guān)斷引腳的運放實現(xiàn)相敏檢波器,整個電路僅使用了5個運算放大器和一些阻容元件。實驗表明,本電路能實現(xiàn)了從信噪比為0.1的被測信號中提取有用信號幅值的功能,測量誤差控制在5%以內(nèi)。由于本電路有實現(xiàn)簡單和成本低的特點,稍加修改后可作為模塊電路用到其他測量系統(tǒng)當(dāng)中。
標(biāo)簽: 鎖相放大 微弱信號 檢測電路
上傳時間: 2014-12-23
上傳用戶:開懷常笑
介紹了基于采用分立元件設(shè)計的LC諧振放大器的設(shè)計方案與實現(xiàn)電路, 可用于通信接收機(jī)的前端電路,主要由衰減器、諧振放大器、AGC電路以及電源電路四部分組成。通過合理分配各級增益和多種措施提高抗干擾性,抑制噪聲,具有中心頻率容易調(diào)整、穩(wěn)定性高的特點。電路經(jīng)實際電路測試表明具有低功耗、高增益和較好的選擇性。
標(biāo)簽: 分立元件 LC諧振 放大器 設(shè)計方案
上傳用戶:anng
文中設(shè)計研制了一種新型的基于仿射變換模型的實時圖像跟蹤系統(tǒng)。本跟蹤系統(tǒng)已經(jīng)通過實踐檢驗,能夠穩(wěn)定的、準(zhǔn)確的、快速的跟蹤目標(biāo)。并且系統(tǒng)有很大的升級潛力,除了能夠滿足仿射變換跟蹤的要求之外,還能適用于其他的一些算法,構(gòu)成魯棒性更強(qiáng)的圖像跟蹤系統(tǒng)。實踐證明該跟蹤系統(tǒng)性能優(yōu)于經(jīng)典的相關(guān)跟蹤系統(tǒng)。
標(biāo)簽: 仿射變換 模型 圖像跟蹤系統(tǒng)
上傳時間: 2013-10-12
上傳用戶:zsjzc
為了提高圖像去噪效果,提出了基于Contourlet域HMT模型的Cycle Spinning去噪方法。首先將待去噪圖像進(jìn)行循環(huán)平移,使用Contourlet域HMT模型對平移后的圖像進(jìn)行降噪處理,然后將降噪后的圖像進(jìn)行循環(huán)反平移,最后將不同循環(huán)平移量下的降噪圖像進(jìn)行平均處理,以減少去噪后圖像的失真。實驗結(jié)果表明,該方法不僅可以提高降噪后圖像峰值信噪比,而且可以提高降噪后圖像的視覺效果。
標(biāo)簽: Contourlet Spinning Cycle HMT
上傳用戶:ddddddos
基于高壓降壓控制器PT4107的LED日光燈驅(qū)動電路
標(biāo)簽: 4107 LED PT 降壓控制器
上傳時間: 2013-10-31
上傳用戶:wkxiian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1