電源是電子設(shè)備的重要組成部分,其性能的優(yōu)劣直接影響著電子設(shè)備的穩(wěn)定性和可靠性。隨著電子技術(shù)的發(fā)展,電子設(shè)備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問題已經(jīng)成為了系統(tǒng)成敗的關(guān)鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動能力強等優(yōu)點。根據(jù)電流模式的PWM控制原理,研究設(shè)計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨的轉(zhuǎn)換器工作,兩相結(jié)構(gòu)能提供大的輸出電流,但是在開關(guān)上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進行電流對稱以及電路的保護。 文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測電路等進行了設(shè)計并給出了仿真驗證結(jié)果。該芯片只需外接少數(shù)元件就可構(gòu)成一個高性能的雙相DC-DC開關(guān)電源,可廣泛應(yīng)用于CPU供電系統(tǒng)等。 通過應(yīng)用Hspice軟件對該變換器芯片的主要模塊電路進行仿真,驗證了設(shè)計方案和理論分析的可行性和正確性,同時在芯片模塊電路設(shè)計的基礎(chǔ)上,應(yīng)用0.8μmBICMOS工藝設(shè)計規(guī)則完成了芯片主要模塊的版圖繪制,編寫了DRC、LVS文件并驗證了版圖的正確性。所設(shè)計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達到了預(yù)期的要求。
上傳時間: 2013-06-06
上傳用戶:dbs012280
集成了傳感器、嵌入式計算、網(wǎng)絡(luò)和無線通信四大技術(shù)而形成的ZigBee技術(shù)是一種全新的信息獲取和處理技術(shù),能夠協(xié)作實時監(jiān)測、感知和采集各種環(huán)境或監(jiān)測對象的信息,并對信息進行處理,傳送到需要的用戶。ZigBee技術(shù)作為一個全新的領(lǐng)域,對國內(nèi)外的研究者提出了大量的挑戰(zhàn)性課題。時鐘同步是所有分布式系統(tǒng)的重要組成部分,也是ZigBee技術(shù)的一項重要支撐技術(shù),大多數(shù)ZigBee技術(shù)應(yīng)用比如環(huán)境監(jiān)測系統(tǒng),導(dǎo)航系統(tǒng)等都需要所搜集的傳感數(shù)據(jù)具有準(zhǔn)確時間信息,否則采集的信息就是不完整的。 本論文介紹了國內(nèi)外在ZigBee技術(shù)的發(fā)展與現(xiàn)狀,對IEEE802.15.4/ZigBee的協(xié)議棧做了分析,對現(xiàn)存的幾種主要的時鐘同步算法做了研究。本太陽能航標(biāo)燈同步閃課題中,為了便于太陽能給航標(biāo)燈供電,需要通過休眠機制來降低功耗;為了保證ZigBee網(wǎng)絡(luò)中各設(shè)備協(xié)同工作,時鐘同步顯得更為重要,它為本系統(tǒng)中的每個航標(biāo)燈提供正確的時鐘信息,不但提高系統(tǒng)的傳輸質(zhì)量和效率,而且讓航標(biāo)燈的同步閃光,在航道中起到很好的助航作用。接著,給出了系統(tǒng)的具體實現(xiàn)過程,包括各硬件模塊的設(shè)計原理、電路原理圖及主要模塊的詳細(xì)實現(xiàn)過程。最后,指出本文的不足及需要改進的地方。其中本文重點包括以下三個方面: 1.針對網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)、協(xié)議體系結(jié)構(gòu)以及干擾抑制技術(shù)進行深入分析,并與其它無線通信技術(shù)進行比較及對其相互干擾進行研究。 2.對ZigBee節(jié)點時鐘同步算法工作原理做了詳細(xì)的研究,總結(jié)了這些算法的優(yōu)缺點,并在對比現(xiàn)有的幾種時鐘同步算法的基礎(chǔ)上對泛洪時間同步協(xié)議多跳時鐘同步算法的改進。 3.設(shè)計了太陽能航標(biāo)燈同步閃光系統(tǒng),給出了硬件原理圖及軟件流程,并且在制PCB板中電磁兼容問題的解決進行了詳細(xì)描述。 結(jié)果表明,該系統(tǒng)穩(wěn)定、可靠、高效,具有很高的實用價值。
標(biāo)簽: ZigBee 短距離 技術(shù)研究
上傳時間: 2013-04-24
上傳用戶:海陸空653
高精度慣性加速度計能夠?qū)崿F(xiàn)實時位移檢測,在當(dāng)今民用和軍用系統(tǒng)如汽車電子、工業(yè)控制、消費電子、衛(wèi)星火箭和導(dǎo)彈等中間具有廣泛的需求。在高精度慣性加速度計中,特別需要穩(wěn)定的低噪聲高靈敏度接口電路。事實上,隨著傳感器性能的不斷提高,接口電路將成為限制整個系統(tǒng)的主要因素。 本論文在分析差動電容式傳感器工作原理的基礎(chǔ)上,設(shè)計了針對電容式加速度計的全差分開環(huán)低噪聲接口電路。前端電路檢測傳感器電容的變化,通過積分放大,產(chǎn)生正比于電容波動的電壓信號。 本論文采用開關(guān)電容電路結(jié)構(gòu),使得對寄生不敏感,信號靈敏度高,容易與傳感器單片集成。為了得到微重力加速度性能,設(shè)計電容式位移傳感接口電路時,重點研究了噪聲問題和系統(tǒng)建模問題。仔細(xì)分析了開環(huán)傳感器中的不同噪聲源,并對其中的一些進行了仿真驗證。建立了接口電路寄生電容和寄生電阻模型。 為了更好的提高分辨率,降低噪聲的影響如放大器失調(diào)、1/f噪聲、電荷注入、時鐘饋通和KT/C噪聲,本論文采用了相關(guān)雙采樣技術(shù)(CDS)。為了限制接口電路噪聲特別是熱噪聲,著重設(shè)計考慮了前置低噪聲放大器的設(shè)計及優(yōu)化。由于時鐘一直導(dǎo)通,特別設(shè)計了低功耗弛豫振蕩器,振蕩頻率為1.5M。為了減小傳感器充電基準(zhǔn)電壓噪聲,采用兩級核心基準(zhǔn)結(jié)構(gòu)設(shè)計了高精度基準(zhǔn),電源抑制比高達90dB。 TSMC 0.18μm工藝中的3.3V電壓和模型,本論文進行了spectre仿真。 關(guān)鍵詞:MEMS;電容式加速度計;接口電路;低噪聲放大器;開環(huán)檢測
上傳時間: 2013-05-23
上傳用戶:hphh
Sigma-Delta A/D轉(zhuǎn)換器利用過采樣,噪聲整形和數(shù)字濾波技術(shù),有效衰減了輸出信號帶內(nèi)的量化噪聲,提高了信噪比。與傳統(tǒng)的Nyquist轉(zhuǎn)換器相比,它降低了對模擬電路性能指標(biāo)和元件精度的要求,簡化了模擬電路的設(shè)計,降低了生產(chǎn)成本。 本論文在對Sigma-Delta A/D轉(zhuǎn)換器原理研究的基礎(chǔ)上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設(shè)計了一個主要應(yīng)用于音頻信號處理的Sigma-Delta A/D轉(zhuǎn)換器,分辨率達到16位。在調(diào)制器的設(shè)計中,本文采用了多級噪聲整形MASH(2-1)級聯(lián)調(diào)制器結(jié)構(gòu),同時,考慮了各種非理想因素對系統(tǒng)性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調(diào)制器系統(tǒng)設(shè)計。并使用Cadence Spectre對模塊電路進行設(shè)計仿真,包括運放,比較器,帶隙基準(zhǔn)電壓源,CMOS開關(guān),非交疊時鐘產(chǎn)生電路等。在數(shù)字抽取濾波器的設(shè)計中,采用了分級抽取技術(shù),使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優(yōu)化設(shè)計。并在原有的濾波器算法的基礎(chǔ)上,采用了CIC濾波器和半帶濾波器,設(shè)計出了運算量和存儲量都相對少的三級抽取濾波器系統(tǒng),大大降低了功耗和面積。 論文的仿真結(jié)果表明,所設(shè)計的Sigma-Delta A/D轉(zhuǎn)換器信噪比達到102.3dB,滿足系統(tǒng)需要的16位精度要求。 關(guān)鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數(shù)字抽取濾波器
標(biāo)簽: SigmaDelta 音頻 模數(shù)轉(zhuǎn)換器
上傳時間: 2013-06-27
上傳用戶:songyuncen
蓄電池組已越來越廣泛地應(yīng)用于交通運輸、電力、通信等諸多領(lǐng)域和部門,其壽命直接關(guān)系到能源的有效利用以及相應(yīng)系統(tǒng)的整體壽命、可靠性和成本。本課題從提高電池壽命的角度研究串聯(lián)蓄電池組的充電問題,基于前人使用磁放大器作后級調(diào)整的基礎(chǔ)上,提出了一種新穎的基于開關(guān)管MOSFET后級調(diào)整和高頻母線的蓄電池組分布式單體充電方法。所有二次側(cè)電路通過高頻母線的形式共用一個一次側(cè)電路;在兼顧效率、體積和成本的前提下有效的解決了串聯(lián)蓄電池組的充電不均衡問題。 論文對采用雙管正激拓?fù)涞母哳l母線產(chǎn)生電路的設(shè)計給出了說明;同時也介紹了幾種后級調(diào)整方法及各自優(yōu)缺點。針對后級調(diào)整中的同步問題,提出了幾種產(chǎn)生同步鋸齒波的解決方案。最后利用同步脈沖產(chǎn)生電路,采用最常見的UC3843芯片,產(chǎn)生穩(wěn)定可靠的同步鋸齒波,實現(xiàn)后級調(diào)整開關(guān)動作與母線方波電壓的同步。并且針對多路后級調(diào)整場合下,采取措施減小了母線電壓毛刺,同時也改善了電流采樣波形。 論文設(shè)計了一套單體3500mAh、3.7V鋰離子電池組的單體獨立充電器,以雙管正激電路為原邊電路作為主模塊,次級是以MOSFET作后級調(diào)整電路實現(xiàn)充電功能作為充電電路模塊。試驗中采用了四個充電電路模塊,同時對四個鋰離子電池單體分別獨立充電。充電電路模塊中,通過控制MOFET開關(guān),可實現(xiàn)鋰電池的恒流、恒壓充電和滿充切斷,充電電壓和充電電流可精確控制在1%以內(nèi)。該充電電路并能顯示電池充電狀態(tài),并在單體充電電路間傳遞充電狀態(tài)信號,最后反饋給母線電路以控制母線電壓輸出的開通與關(guān)斷。特別指出的是該電路的過放電檢測功能,是直接利用電池自身電壓來檢測得出電池自身是否處于過放電狀態(tài)判定信號,并在充電模塊間傳遞,最后得出蓄電池組過放電判定信號。整機有較低的待機功耗,并均使用了低成本器件,進一步降低了成本。 論文給出了詳細(xì)的設(shè)計過程,最后通過實驗將該方案與串聯(lián)充電方案比較,驗證了該充電方案的可靠性與優(yōu)越性。
上傳時間: 2013-04-24
上傳用戶:木末花開
現(xiàn)代社會,以計算機技術(shù)為核心的信息技術(shù)迅速發(fā)展,信息容量呈爆炸式的增長,人們獲得的信息的途徑也越來越多,這其中人類獲得的視覺信息很大部分是從各種各樣的電子顯示器件上獲得的,隨著微電子技術(shù)和材料工業(yè)的進步,圖像顯示技術(shù)飛速發(fā)展,出現(xiàn)了多種新型顯示器,其中一些在顯示品質(zhì)上已經(jīng)接近或者超過了傳統(tǒng)的陰極射線管顯示器(CRT),同時這些顯示器件滿足設(shè)備了小型化和低功耗的要求。 經(jīng)過二十多年的研究、競爭和發(fā)展,平板顯示器件尤其是液晶顯示器件(LCD)已經(jīng)脫穎而出大規(guī)模的進入市場,成為新世紀(jì)顯示器件的主流。其中TFT-LCD是目前唯一在亮度、對比度、功耗、壽命、體積和重量等綜合性能上全面趕上和超過CRT的平板顯示顯示器件。它的性能優(yōu)良、大規(guī)模生產(chǎn)特性好,自動化程度高,原材料成本低廉,發(fā)展空間廣闊,迅速成為新世紀(jì)的主流產(chǎn)品,是21世紀(jì)全球經(jīng)濟增長的一個亮點。 本論文在深入理解了LCD顯示機理,尤其是TFT-LCD的顯示驅(qū)動原理的基礎(chǔ)上,利用緯視晶公司提供的TFT液晶模塊,以嵌入式目前比較常用的FPGA系列芯片中的EP1C6Q240C6為核心設(shè)計制作出了由單片機(MCU)+可編程邏輯器件(FPGA-FieldProgrammableGateArray)+SRAM的液晶顯示控制系統(tǒng)。文章闡述了該控制系統(tǒng)從硬件選型,到系統(tǒng)模塊硬件電路設(shè)計以及系統(tǒng)軟件設(shè)計的整個過程。該控制系統(tǒng)的功能模塊主要包括:電源模塊、可編程邏輯器件模塊、微處理器模塊、靜態(tài)RAM模塊以及觸摸屏控制模塊。其中微控制器模塊采用C語言編程,實現(xiàn)對液晶屏得數(shù)據(jù)傳以及其它控制功能,可編程邏輯器件(FPGA)模塊采用VHDL語言編程,實現(xiàn)對屏的時序控制,最終實現(xiàn)對液晶屏圖像顯示的控制。最后通過對使用該控制板點亮的液晶屏進行光學(xué)測試驗證了這種設(shè)計方案的可靠型和穩(wěn)定性。 本設(shè)計具有較大的實用價值,可為以后液晶屏控制系統(tǒng)的研制提供參考。
標(biāo)簽: 液晶 顯示器控制 系統(tǒng)研究
上傳時間: 2013-07-22
上傳用戶:s藍莓汁
隨著消費類電子產(chǎn)業(yè)的蓬勃發(fā)展,越來越多的嵌入式電子產(chǎn)品走進了千家萬戶。電腦的形態(tài)也不再局限于以前的PC機,各式各樣的嵌入式系統(tǒng)出現(xiàn)在了眾多的行業(yè)和應(yīng)用中,其中ARM和Linux結(jié)合的產(chǎn)品在市場上最受青睞。ARM由于其低功耗、高性能、小體積、低成本受到了越來越廣泛的重視,成為眾多公司產(chǎn)品開發(fā)的主流硬件。而Linux則因其開放的源代碼,可裁剪的內(nèi)核,便利的開發(fā)環(huán)境,各硬件平臺的通用性,逐漸成為嵌入式開發(fā)的主流操作系統(tǒng)。本課題的嵌入式MP3設(shè)計就是基于ARM和linux平臺的。 @@ 本課題實現(xiàn)了一個完整的嵌入式系統(tǒng),選用zq2410開發(fā)板為目標(biāo)平臺,linux作為目標(biāo)操作系統(tǒng),在這樣的軟硬件環(huán)境下研究實現(xiàn)MP3播放器。 @@ 文章首先綜述了嵌入式系統(tǒng)開發(fā)方法,介紹了ARM處理器及其特點,Linux操作系統(tǒng),嵌入式系統(tǒng)的開發(fā)模式以及如何搭建交叉開發(fā)環(huán)境,然后介紹了所選硬件平臺zq2410目標(biāo)板的各種資源,在系統(tǒng)軟件開發(fā)中,介紹Uboot、Linux的裁剪和移植,根文件系統(tǒng)的制作以及核心驅(qū)動程序的開發(fā),應(yīng)用程序開發(fā)中,介紹了MP3的原理,移植Madplay MP3播放器,最后成功對Madplay播放器實現(xiàn)了綜合控制。 @@關(guān)鍵詞:嵌入式;ARM; Linux;驅(qū)動程序;MP3;
上傳時間: 2013-05-26
上傳用戶:lo25643
隨著二十一世紀(jì)的到來,人類進入了后PC時代。在這一階段,嵌入式技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用。目前,嵌入式技術(shù)及其產(chǎn)品已廣泛應(yīng)用于智能家用電器、智能建筑、儀器儀表、通訊產(chǎn)品、工業(yè)控制、掌上型電腦、各種智能IC卡的應(yīng)用等等。將嵌入式系統(tǒng)應(yīng)用于多媒體移動終端,充分發(fā)揮了嵌入式系統(tǒng)的低功耗、集成度高、可擴充能力強等特點,可以達到集移動、語音、圖像等各種功能于一身的效果?;谝陨媳尘?,本文提出了一種基于嵌入式Linux的多媒體播放器設(shè)計方案。 本文首先詳細(xì)分析了ARM體系結(jié)構(gòu),研究了嵌入式Linux操作系統(tǒng)在ARM9微處理器的移植技術(shù),包括交叉編譯環(huán)境的建立、引導(dǎo)裝載程序應(yīng)用、移植嵌入式Linux內(nèi)核及建立根文件系統(tǒng),并且實現(xiàn)了嵌入式Linux到EP9315開發(fā)板的移植。 由于嵌入式系統(tǒng)本身硬件條件的限制,常用在PC機的圖形用戶界面GUI系統(tǒng)不適合在其上運行。為此,本文選擇了Qt/Embedded作為研究對象,在對其體系結(jié)構(gòu)等方面進行研究基礎(chǔ)上,實現(xiàn)了Qt/Embedded到EP9315開發(fā)板的移植,完成了嵌入式圖形用戶界面開發(fā),使得系統(tǒng)擁有良好的操作界面。 針對現(xiàn)今MP3文件格式廣泛流行的特點,本文設(shè)計了MP3播放器。在深入研究了MP3文件編碼原理的基礎(chǔ)上,詳細(xì)論述了播放器的設(shè)計過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統(tǒng)開發(fā)成本:在視頻播放方面,本文實現(xiàn)了Linux系統(tǒng)下的通用媒體播放器——Mplayer到EP9315開發(fā)板的移植。通過對音頻數(shù)據(jù)輸出的研究,解決了Mplayer播放聲音不正常的問題,實現(xiàn)了一個集音樂和視頻播放于一體的嵌入式多媒體播放系統(tǒng)。 最后,總結(jié)了論文所做的工作,指出了嵌入式多媒體播放器所需要進一步解決和完善的問題。
上傳時間: 2013-04-24
上傳用戶:梧桐
數(shù)字信息時代帶來了“信息大爆炸”,使數(shù)據(jù)量大增,而數(shù)字圖像數(shù)據(jù)更是如此,如果不對圖像數(shù)據(jù)進行有效的壓縮,那么圖像信息的存儲與傳輸將無法進行。顯然,尋求一種高效的圖像壓縮系統(tǒng)具有很大的現(xiàn)實意義。 本文基于大規(guī)模現(xiàn)場可編程邏輯陣列(FPGA)和高速數(shù)字信號處理器(DSP)協(xié)同作業(yè),來完成實時圖像處理的系統(tǒng)設(shè)計。出于對系統(tǒng)設(shè)計上的性能和功耗方面的考慮,系統(tǒng)中FPGA 選用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP選用的是TI公司的55x系列芯片TMS320VC5502。該系統(tǒng)集圖像采集、壓縮、顯示和存儲功能于一體,其中DSP為主處理器負(fù)責(zé)圖像處理,F(xiàn)PGA為協(xié)處理器負(fù)責(zé)系統(tǒng)的所有數(shù)字邏輯控制。FPGA和DSP的工作之間形成流水,并且借助于一片雙口RAM(CY7C025AV-15AI)完成兩者的通訊。結(jié)合FPGA和DSP自身的特點,本文提出一種新穎的信息通信方式,借助于一片雙口RAM,其內(nèi)部按其存儲空間等分兩塊,利用乒乓技術(shù)完成對高速實時的圖像數(shù)據(jù)緩沖。 該系統(tǒng)從視頻采集、傳輸、壓縮到圖像存儲等整個過程的工作,分別由FPGA和DSP承擔(dān)。充分考慮到它們自身的優(yōu)缺點,在滿足系統(tǒng)實時性要求的同時,結(jié)構(gòu)靈活,便于以后的擴展與升級。結(jié)果表明,在TMS320VC5502實現(xiàn)了對采集圖像的JPEG壓縮,效果良好且滿足了實時性的要求,因此系統(tǒng)的功能得到了總體上的驗證。 關(guān)鍵詞:圖像處理;FPGA;DSP;JPEG
上傳時間: 2013-06-11
上傳用戶:hjshhyy
軟件無線電(Software Defined Radio)是無線通信系統(tǒng)收發(fā)信機的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計者可以將主要精力集中到收發(fā)機的數(shù)字處理上,而不必過多關(guān)注電路實現(xiàn)。在進行數(shù)字處理時,常用的方案包括現(xiàn)場可編程門陣列(FPGA)、數(shù)字信號處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對較低的功耗和相對較低廉的成本,成為許多通信系統(tǒng)的首先方案。正是在這樣的前提下,本課題結(jié)合軟件無線電技術(shù),研究并實現(xiàn)基于FPGA的數(shù)字收發(fā)信機。 @@ 本論文主要研究了發(fā)射機和接收機的結(jié)構(gòu)和相關(guān)的硬件實現(xiàn)問題。首先,從理論上對發(fā)射機和接收機結(jié)構(gòu)進行研究,找到收發(fā)信機設(shè)計中關(guān)鍵問題。其次,在理論上有深刻認(rèn)識的基礎(chǔ)上,以FPGA為手段,將反饋控制算法、反饋補償算法和前饋補償算法落實到硬件電路上。同步一直是數(shù)字通信系統(tǒng)中的關(guān)鍵問題,它也是本文的研究重點。本文在研究了已有各種同步方法的基礎(chǔ)上,設(shè)計了一種新的同步方法和相應(yīng)的接收機結(jié)構(gòu),并以硬件電路將其實現(xiàn)。最后,針對所設(shè)計的硬件系統(tǒng),本文還進行了充分的硬件系統(tǒng)測試。硬件測試的各項數(shù)據(jù)結(jié)果表明系統(tǒng)設(shè)計方案是可行的,基本實現(xiàn)了數(shù)字中頻收發(fā)機系統(tǒng)的設(shè)計要求。 @@ 本文中發(fā)射機系統(tǒng)是以Altera公司EP2C70F672C6為硬件平臺,接收機系統(tǒng)以Altera公司EP2S180F1020C3為硬件平臺。收發(fā)系統(tǒng)均是在Ouartus Ⅱ 8.0環(huán)境下,通過編寫Verilog HDL代碼和調(diào)用Altera IP core加以實現(xiàn)。在將設(shè)計方案落實到硬件電路實現(xiàn)之前,各種算法均使用MATLAB進行原理仿真,并在MATLAB仿真得到正確結(jié)果的基礎(chǔ)上,使用Quartus Ⅱ 8.0中的功能仿真工具和時序仿真工具進行了前仿真和后仿真。所有仿真結(jié)果無誤后,可下載至硬件平臺進行調(diào)試,通過Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實時觀察電路中各點信號的變化情況,并結(jié)合示波器和頻譜儀,得到硬件測試結(jié)果。 @@關(guān)鍵詞:SDR;數(shù)字收發(fā)機;FPGA;載波同步;符號同步
標(biāo)簽: FPGA 數(shù)字中頻 收發(fā)信機
上傳時間: 2013-04-24
上傳用戶:diaorunze
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1