亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

二進(jìn)(jìn)制卷積碼

  • Protel99SE常規(guī)教程(圖片教程).rar

    PROTEL99SE常規(guī)教程(圖片教程) 5天(每天2小時),你就可以搞定PROTEL99SE的常規(guī)操作。 課程介紹: 圖片教程的第1天: 學(xué)會自己畫簡單的SCH文件 第1課:新建一個*.DDB,新建一個SCH文件,并且添加畫SCH要用到的零件庫>> 第2課:利用添加好的零件庫,進(jìn)行畫第一個可以自動布線的原理圖>> 課后補(bǔ)充:SCH中一些必須要避免的錯誤! 圖片教程的第2天: 學(xué)會從SCH到PCB的轉(zhuǎn)變,并且進(jìn)行自動布線 第一課:建立一個PCB文件,并且添加自動布線所必需的封裝庫 第二課:把前面的SCH文件變成PCB板 第三課: 對PCB進(jìn)行自動布線 圖片教程的第3天: 學(xué)會自己做SCH零件。說明:SCH零件庫用來畫圖和自動布線 第一課:做一個SCH里面常要用到的電阻零件 圖片教程的第4天: 學(xué)會自己做PCB零件封裝 第一課:做一個屬于自己的PCB零件封裝 課后補(bǔ)充:PCB中一些必須要避免的錯誤! 布線方面的高級設(shè)置:自動布線和手動布線方面的高級設(shè)置問題 圖片教程的第5天: 一些高級的常用技巧 一、SCH中的一些常用技巧 SCH的一些高級設(shè)置和常用技巧 二、PCB的一些高級設(shè)置和常用技巧 在PCB中,如何校驗(yàn)和查看PCB單個的網(wǎng)絡(luò)連接情況 在PCB中給PCB補(bǔ)淚滴的具體操作 在PCB中給PCB做覆銅的具體操作 在PCB中如何打印出中空的焊盤(這個功能對于熱轉(zhuǎn)印制板比較有用) 在PCB中如何找到我們要找的封裝 如何在PCB文件中加上漂亮的漢字 附件:PROTEL99SE 安裝 License 5天(每天2小時),你就可以搞定PROTEL99SE的常規(guī)操作。

    標(biāo)簽: Protel 教程 99

    上傳時間: 2013-05-24

    上傳用戶:lgd57115700

  • 基于FPGA的浮點(diǎn)運(yùn)算器設(shè)計.rar

    隨著電子工業(yè)應(yīng)用領(lǐng)域需求的增長,要實(shí)現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),對數(shù)據(jù)處理能力提出越來越高的要求。定點(diǎn)運(yùn)算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要,而浮點(diǎn)數(shù)相對于定點(diǎn)數(shù),具有表述范圍寬,有效精度高等優(yōu)點(diǎn),在航空航天、遙感、機(jī)器人技術(shù)以及涉及指數(shù)運(yùn)算和信號處理等領(lǐng)域有著廣泛的應(yīng)用。對浮點(diǎn)運(yùn)算的要求主要體現(xiàn)在兩個方面:一是速度,即如何快速有效的完成浮點(diǎn)運(yùn)算;二是精度,即浮點(diǎn)運(yùn)算能夠提供多少位的有效數(shù)字。 計算機(jī)性價比的提高以及可編程邏輯器件的出現(xiàn),對傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計方法進(jìn)行了變革。FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)讓設(shè)計師通過設(shè)計芯片來實(shí)現(xiàn)電子系統(tǒng)的功能,將傳統(tǒng)的固件選用及電路板設(shè)計工作放在芯片設(shè)計中進(jìn)行。FPGA可以完成極其復(fù)雜的時序與組合邏輯電路功能,適用于高速、高密度,如運(yùn)算器、數(shù)字濾波器、二維卷積器等具有復(fù)雜算法的邏輯單元和信號處理單元的邏輯設(shè)計領(lǐng)域。 鑒于FPGA技術(shù)的特點(diǎn)和浮點(diǎn)運(yùn)算的廣泛應(yīng)用,本文基于FPGA將浮點(diǎn)運(yùn)算結(jié)合實(shí)際應(yīng)用設(shè)計一個觸摸式浮點(diǎn)計算器,主要目的是通過VHDL語言編程來實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開方等基本運(yùn)算功能。 (1)給出系統(tǒng)的整體框架設(shè)計和各模塊的實(shí)現(xiàn),包括芯片的選擇、各模塊之間的時序以及控制、每個運(yùn)算模塊詳細(xì)的工作原理和算法設(shè)計流程; (2)通過VHDL語言編程來實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開方等基本運(yùn)算功能; (3)在Xilinx ISE環(huán)境下,對系統(tǒng)的主要模塊進(jìn)行開發(fā)設(shè)計及功能仿真,驗(yàn)證了基于FPGA的浮點(diǎn)運(yùn)算。

    標(biāo)簽: FPGA 浮點(diǎn)運(yùn)算器

    上傳時間: 2013-04-24

    上傳用戶:咔樂塢

  • 基于FPGA的卷積編碼和維特比譯碼的研究與實(shí)現(xiàn).rar

    在數(shù)字通信中,采用差錯控制技術(shù)(糾錯碼)是提高信號傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結(jié)構(gòu);而概率譯碼不僅基于碼的代數(shù)結(jié)構(gòu),還利用了信道的統(tǒng)計特性,能充分發(fā)揮卷積碼的特點(diǎn),使譯碼錯誤概率達(dá)到很小。 卷積碼譯碼器的設(shè)計是由高性能的復(fù)雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達(dá)到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實(shí)用的。維特比算法是一種最大似然的譯碼方法。當(dāng)編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動通信等領(lǐng)域已被廣泛應(yīng)用。 本論文對卷積碼編碼和Viterbi譯碼的設(shè)計原理及其FPGA實(shí)現(xiàn)方案進(jìn)行了研究。同時,將交織和解交織技術(shù)應(yīng)用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎(chǔ)知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進(jìn)行了比較。其次,討論了交織和解交織技術(shù)及其在糾錯碼中的應(yīng)用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設(shè)計方法和設(shè)計規(guī)則。再有,對基于FPGA的維特比譯碼器各個模塊和相應(yīng)算法實(shí)現(xiàn)、優(yōu)化進(jìn)行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進(jìn)行了仿真,并根據(jù)仿真結(jié)果分析了維特比譯碼器的性能。 分析結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了設(shè)計要求,從而驗(yàn)證了譯碼器設(shè)計的可靠性,所設(shè)計基于FPGA的并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膱龊稀?/p>

    標(biāo)簽: FPGA 卷積 編碼

    上傳時間: 2013-04-24

    上傳用戶:tedo811

  • 貼片二三極管場效應(yīng)管代碼查詢.rar

    二三極管場效應(yīng)管代碼查詢,供選擇器件時使用。

    標(biāo)簽: 貼片 三極管 場效應(yīng)管

    上傳時間: 2013-07-11

    上傳用戶:上善若水

  • EDA卷積碼編解碼器實(shí)現(xiàn)技術(shù)

    EDA卷積碼編解碼器實(shí)現(xiàn)技術(shù)針對某擴(kuò)頻通信系統(tǒng)數(shù)據(jù)糾錯編碼的需要, 構(gòu)造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +

    標(biāo)簽: EDA 卷積碼 編解碼器 實(shí)現(xiàn)技術(shù)

    上傳時間: 2013-07-18

    上傳用戶:ynwbosss

  • 二維DCT/IDCT處理核的FPGA設(shè)計與實(shí)現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標(biāo)準(zhǔn)所采用。由于其計算量較大,軟件實(shí)現(xiàn)往往難以滿足實(shí)時處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內(nèi)容就是針對圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實(shí)現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細(xì)說明了DCT變換實(shí)現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實(shí)現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對DCT快速算法及其實(shí)現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計技術(shù),將二維DCT/IDCT實(shí)現(xiàn)轉(zhuǎn)化為兩個一維DCT/IDCT實(shí)現(xiàn)。在一維DCT/IDCT設(shè)計中,根據(jù)圖像處理的特點(diǎn)對Loeffler算法的數(shù)據(jù)流進(jìn)行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設(shè)計的DCT/IDCT處理核進(jìn)行了綜合和時序仿真。 結(jié)果表明,當(dāng)使用Altera公司的MERCURY系列FPGA器件時,本文設(shè)計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運(yùn)算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。

    標(biāo)簽: IDCT FPGA DCT 二維

    上傳時間: 2013-07-14

    上傳用戶:3291976780

  • 基于FPGA的工業(yè)X-CT二代掃描控制系統(tǒng)研究

    工業(yè)X-CT(X-ray Computed Tomography)無損檢測技術(shù)是以不損傷或者破壞被檢測對象的一種高新檢測技術(shù),被譽(yù)為最佳的無損檢測手段,在無損檢測領(lǐng)域日益受到人們的青睞。近年來,各國都在投入大量的人力、物力對其進(jìn)行研究與開發(fā)。 目前,工業(yè)CT主要采用第二代和第三代掃描方式。在工業(yè)CT第三代掃描方式中,掃描系統(tǒng)僅作“旋轉(zhuǎn)”運(yùn)動,控制系統(tǒng)比較簡單。對此,我國已取得了可喜的成績。然而,對工業(yè)CT系統(tǒng)中的二代掃描運(yùn)動控制系統(tǒng),即針對“平移+旋轉(zhuǎn)”運(yùn)動的控制系統(tǒng)的研究,我國已有采用,但與發(fā)達(dá)國家相比,還存在較大的差距。二代掃描方式與其它掃描方式相比,具有對被檢物的尺寸沒有要求,且能夠?qū)Ω信d趣的檢測區(qū)域進(jìn)行局部掃描的獨(dú)特優(yōu)點(diǎn)。同時X光源的射線出束角較小(一般小于20°),因此在工業(yè)X-CT系統(tǒng)主要采用二代掃描運(yùn)動控制。有鑒于此,本論文結(jié)合有關(guān)科研項(xiàng)目,開展了工業(yè)X-CT二代掃描控制系統(tǒng)的研究。 論文首先介紹了工業(yè)X-CT系統(tǒng)的工作原理和各種掃描運(yùn)動控制方式的特點(diǎn),闡述了開展二代掃描控制的研究目的和意義。其次,根據(jù)二代掃描控制的特點(diǎn),提出了“在優(yōu)先滿足工業(yè)X-CT二代掃描控制的基礎(chǔ)上,力求實(shí)現(xiàn)對工業(yè)X-CT掃描運(yùn)動的通用控制,使其能同時支持一、三代掃描方式”的設(shè)計思想。據(jù)此,研究確立了基于單片機(jī)AT89LV52及FPGA芯片EP1C3T100C8的運(yùn)動控制架構(gòu),以實(shí)現(xiàn)二代掃描控制系統(tǒng)的設(shè)計方案。論文詳細(xì)介紹了可編程邏輯器件FPGA的工作原理和開發(fā)流程,并對其相關(guān)開發(fā)環(huán)境QuartusII4.1作了闡述。結(jié)合運(yùn)動控制系統(tǒng)的硬件設(shè)計,詳細(xì)介紹了各功能模塊的具體設(shè)計過程,給出了相關(guān)的設(shè)計原理框圖和實(shí)際運(yùn)行波形。并制作了相應(yīng)的PCB板,調(diào)試了整個硬件控制系統(tǒng)。最后,論文還詳細(xì)研究了利用VisualC++6.0來完成上位機(jī)控制軟件的設(shè)計,給出了運(yùn)動控制主界面及掃描運(yùn)動控制功能軟件設(shè)計的流程圖。 論文對整個運(yùn)動控制系統(tǒng)采用的經(jīng)濟(jì)型的開環(huán)控制技術(shù)所帶來的不利影響,分析研究了增加步進(jìn)電機(jī)的細(xì)分?jǐn)?shù)以提高掃描精度的可能性,并對所研究的控制系統(tǒng)在調(diào)試過程中出現(xiàn)的一些問題及解決方案作了簡要的分析,提出了一些完善方法。

    標(biāo)簽: FPGA X-CT 工業(yè) 掃描控制

    上傳時間: 2013-04-24

    上傳用戶:stella2015

  • JPEG2000二維離散小波變換快速算法研究和FPGA實(shí)現(xiàn)

    相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對算法硬件實(shí)現(xiàn)時的復(fù)雜性考慮較少,對圖像處理的小波變換硬件實(shí)現(xiàn)的研究也較少。  本文針對圖像處理的小波變換算法及其硬件實(shí)現(xiàn)進(jìn)行了研究。對文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實(shí)現(xiàn)的算法,在MATLAB中仿真驗(yàn)證了該算法,證明其是正確的。并設(shè)計了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對該結(jié)構(gòu)進(jìn)行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗(yàn)證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運(yùn)算速度的特點(diǎn)。本算法與文獻(xiàn)[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實(shí)現(xiàn)時不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點(diǎn)。這種小波變換硬件芯片的實(shí)現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當(dāng)然也可用于其它各種實(shí)時圖像壓縮處理硬件系統(tǒng)。

    標(biāo)簽: JPEG 2000 FPGA 二維

    上傳時間: 2013-06-13

    上傳用戶:jhksyghr

  • 基于提升機(jī)構(gòu)的二維離散小波的FPGA設(shè)計

    在衛(wèi)星遙感設(shè)備中,隨著遙感技術(shù)的發(fā)展和對傳輸式觀測衛(wèi)星遙感圖像質(zhì)量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數(shù)據(jù)存儲量和傳輸數(shù)據(jù)量的急劇增長,然而衛(wèi)星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數(shù)據(jù)碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數(shù)據(jù)的高保真、實(shí)時、大壓縮比壓縮技術(shù)就成了解決這一矛盾的關(guān)鍵技術(shù)。FPGA器件為實(shí)現(xiàn)數(shù)據(jù)壓縮提供了一種壓縮算法的硬件實(shí)現(xiàn)的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實(shí)現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計者利用基于計算機(jī)的開發(fā)平臺,經(jīng)過設(shè)計輸入,仿真,測試和校驗(yàn),直到達(dá)到預(yù)期的結(jié)果,減少了開發(fā)周期。小波變換能夠適應(yīng)現(xiàn)代圖像壓縮所需要的如多分辨率、多層質(zhì)量控制等要求,在較大壓縮比下,小波圖像壓縮質(zhì)量明顯好于DCT變換,因此小波變換成為新一代壓縮標(biāo)準(zhǔn)JPEG2000的核心算法。同時,小波變換的提升算法結(jié)構(gòu)簡單,能夠?qū)崿F(xiàn)快速算法,有利于硬件實(shí)現(xiàn),因此提升小波變換對于采用FPGA或ASIC來實(shí)現(xiàn)圖像變換來說是很好的選擇。本文針對衛(wèi)星遙感圖像的數(shù)據(jù)流,主要研究可以對衛(wèi)星圖像進(jìn)行實(shí)時二維小波變換的方案。針對提升小波變換的VLSI結(jié)構(gòu)和FPGA設(shè)計中的關(guān)鍵技術(shù),從邊界延拓、濾波器結(jié)構(gòu)、整數(shù)小波、定點(diǎn)運(yùn)算、原位運(yùn)算等方面進(jìn)行了研究和討論,并且完成了針對衛(wèi)星遙感圖像的分塊二維9/7提升小波變換的FPGA實(shí)現(xiàn)。采用VerIlog語言對設(shè)計進(jìn)行了仿真驗(yàn)證,并將仿真結(jié)果同matlab仿真結(jié)果進(jìn)行了比較,比較結(jié)果表明該方案能實(shí)現(xiàn)對衛(wèi)星遙感圖像數(shù)據(jù)流的二維提升小波變換的功能。同時QuartusII綜合結(jié)果也表明,系統(tǒng)時鐘能夠工作在很高的頻率,可以滿足高速實(shí)時對衛(wèi)星圖像的小波變換處理。

    標(biāo)簽: FPGA 提升機(jī) 二維 離散小波

    上傳時間: 2013-06-15

    上傳用戶:00.00

  • 制絨工藝

    填補(bǔ)了制絨工藝數(shù)據(jù)的空白,為今后設(shè)計研發(fā)出更有利于大規(guī)模生產(chǎn)線上應(yīng)用的清洗設(shè)備奠定了堅(jiān)實(shí)的基礎(chǔ)。

    標(biāo)簽: 工藝

    上傳時間: 2013-07-03

    上傳用戶:qilin

主站蜘蛛池模板: 阳曲县| 温州市| 博乐市| 黎平县| 彩票| 平南县| 绥棱县| 丰顺县| 临桂县| 三台县| 山阳县| 潼南县| 泰安市| 綦江县| 五寨县| 蒙城县| 视频| 徐闻县| 丽水市| 陵水| 焉耆| 旬邑县| 永城市| 莲花县| 奉新县| 乾安县| 文登市| 平昌县| 北京市| 汪清县| 襄樊市| 龙岩市| 岗巴县| 伊春市| 雅安市| 濉溪县| 宁化县| 嘉兴市| 女性| 普兰店市| 南乐县|