亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 二維DCT/IDCT處理核的FPGA設計與實現

二維DCT/IDCT處理核的FPGA設計與實現

  • 資源大小:2282 K
  • 上傳時間: 2013-07-14
  • 上傳用戶:狼狽
  • 資源積分:2 下載積分
  • 標      簽: IDCT FPGA DCT 二維

資 源 簡 介

離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現圖像壓縮的優勢。接著,分析研究了DCT的各種快速算法,總結了前人對DCT快速算法及其實現所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術,將二維DCT/IDCT實現轉化為兩個一維DCT/IDCT實現。在一維DCT/IDCT設計中,根據圖像處理的特點對Loeffler算法的數據流進行了優化,通過合理安排時鐘周期數和簡化各周期內的操作,大大縮短了關鍵路徑的執行時間,從而提高了流水線的執行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。

相 關 資 源

主站蜘蛛池模板: 体育| 诸暨市| 遂宁市| 堆龙德庆县| 昌平区| 阳朔县| 安新县| 手机| 安顺市| 修文县| 常州市| 武乡县| 西宁市| 蒲江县| 诸城市| 南岸区| 始兴县| 蛟河市| 宣恩县| 凤山县| 农安县| 通榆县| 蒲江县| 当阳市| 民丰县| 固安县| 邯郸市| 伊吾县| 余干县| 乐亭县| 沈丘县| 兴宁市| 泾源县| 图们市| 大埔县| 绥阳县| 岱山县| 任丘市| 云南省| 喜德县| 昔阳县|