Cadence公司的OrCAD軟件,是世界上應用最廣的EDA軟件之一,是EDA軟件中一個比較突出的代表。OrCAD軟件功能強大,而且它的界面友好、直觀,在國外使用廣泛,歐美地區有相當數量的電子工程師都在使用它。由于OrCAD軟件進入我國時間比較晚,但隨著我國電子行業飛速發展,使用OrCAD軟件的用戶呈逐年增長的趨勢。從早期版本工作于DOS環境的OrCAD 4.0,發展到現在最新的OrCAD 16.5,OrCAD軟件集成了電原理圖繪制、印制電路板設計、數字/模擬電路仿真、可編程邏輯器件設計等等功能,它的元器件庫也是所有EDA軟件中最豐富的,在世界上它一直是EDA軟件的首選。Cadence公司已成為世界上最強大的開發EDA軟件的公司之一。OrCAD軟件系統中主要包括:OrCAD /Capture CIS(電路圖設計);OrCAD /PspiceA/D(數/模混合模擬);OrCAD /Layout Plus(PCB設計)等,其中每一個部分可以根據需要單獨使用,又可以共同組成完整的EDA系統。
OrCAD軟件系統的幾個主要軟件的功能及特點:
OrCAD /Capture CIS:它是OrCAD軟件包中的共用軟件,也是其它兩個軟件的基礎。它是一個功能強大的電路原理圖設計軟件。除了可以生成各類電路原理圖外,與其它電路圖繪制軟件相比,Capture CIS軟件中還有明顯特點的元器件信息系統模塊CIS(Component Information System)。該信息系統模塊除了可以對元件庫中4萬多種元器件實施高效的管理以外,還具有ICA(Internet Component Assistant)功能,可以在設計電路圖的過程中,通過Internet網上其它元器件數據庫中查閱到百萬多種元器件,并可以根據繪圖需要將它們調入電路圖或添加到自己的庫文件中;用Capture軟件繪制的電路圖完成成后,還可以直接調用OrCAD /Pspice軟件進行仿真,也可以進入OrCAD /Layout Plus軟件進行制板設計;OrCAD /Capture CIS操作界面友好、直觀形象、使用方便;操作功能強大、靈活,項目管理科學有效,適應性很強,支持國際上多種標準。
OrCAD / PspiceA/D:這是一個通用電路模擬軟件,除了對數字電路和數/模混合電路模擬外,還具有優化設計的功能。該軟件中的Probe模塊,相當于一臺“虛擬示波器”不但可以在模擬結束后顯示結果信號波形,而且可以對波形進行各種運算處理,包括提取電路特性參數、分析電路參數與元器件參數的關系,使分析過程更加方便直觀。
OrCAD /Layout Plus:這是一個印制電路版PCB設計軟件,可以直接將生成的電路圖通過手工或自動布局布線方式轉為PCB設計。OrCAD /Capture軟件具有高水平的設計指標:可設計的最大電路板尺寸為68(英寸)2;層次可達30層;布線最高分辨率為1微米;放置元器件時旋轉角度可精確到1分。另外還有自動推擠、矩陣布局、智能化敷銅、與多種PCB設計軟件可進行數據交換,包括與多種機械CAD軟件交換數據,生成3維輪廓圖形等功能。它的元器件封裝庫非常豐富,并且可以通過庫管理器(Library Manager)對封裝庫進行編輯、修改和添加新的封裝,OrCAD /Layout Plus軟件在PCB制板界以其功能強大著稱,是一款名副其實的高檔、專業PCB設計EDA軟件。
關于Cadence推出的最新版PCB解決方案Allegro/OrCAD 16.6。該公司中國區VAR&SPB部銷售經理熊文表示,新版本在應對PCB設計的小型化、高速化、智能化、以及提升團隊協同設計效率方面實現了長足的進步。
“與Protel提供一個完整的設計工具包不同,Allegro工具提供了相當靈活的配置,通過拆分成許多功能模塊,不同需求的客戶可以找到最貼切的方案,從而大幅節省了成本。”熊文說,“此外,Cadence還在Team Design、小型化、三維接口等方面進行了優化,并強化了用戶互動功能,工程師可通過云存儲將設計方案放到云端。”
面對PCB設計三大趨勢,Allegro/OrCAD 16.6應付自如!
例如,Allegro 16.6的新功能有助于嵌入式雙面及垂直部件的小型化改良,通過改進時序敏感型物理實現與驗證,將高速界面的時序閉合加快了30-50%,并改進了ECAD和機械化CAD(MCAD)協同設計;而OrCAD 16.6 PSpice則不但引入了多核模擬支持系統,還通過改善模擬集合和平均,提高了20%模擬速度——這些都對加快多功能電子產品的開發至關重要。
科通Cadence產品經理王其平分析稱,PCB設計目前面臨的主要挑戰來自于以下4個方面:1. 低成本。產品功能越來越多,但PCB板的層數、面積和布線卻越來越少;2.高速化。手機、平板電腦SoC處理器頻率已經達到了射頻級的1.6GHz,還要同時考慮DDR2/3/4的影響;3. 小型化對信號完整性的挑戰。Cadence 2012年之所以出手收購了信號與電源完整性技術供應商Sigrity,就是希望進一步加強仿真的能力;4. 如何讓設計工具智能化,以加速產品上市周期。因此,非常有必要讓工程師深入了解如何將Allegro 16.6的優勢與本土需求結合,從而給設計帶來優化。
具體而言,Allegro 16.6通過自動交互延遲調整(AiDT)加快時序敏感型物理實現。自動交互延遲調整可縮短時間,滿足高級標準界面的時序約束,例如DDR3等;此外,AiDT還可幫助用戶逐個界面地迅速調整關鍵高速信號的時間,或將其應用于字節通道級,將PCB上的線路調整時間從數日縮短到幾個小時。EMA Timing Designer結合Allegro PCB SI功能,幫助用戶迅速實現關鍵高速信號的時序閉合。
Allegro套件的PCB設計小型化功能于2011年推出,新產品則繼續利用了嵌入式有源及無源元件最新的生產工藝,解決電路板尺寸不斷縮小有關的特定設計問題。元件可利用Z軸垂直潛入到PCB內層,從而大幅減少X和Y軸布線空間。同時,PCB/enclosure協同設計通過ECAD-MCAD流程進行簡化,基于proStep iViP標準的EDMD schema 2.0版本,減少了ECAD和MCAD團隊之間不必要的迭代,縮短產品開發時間。
而OrCAD 16.6版本的新型擴展信號集成流提供了OrCAD Capture和OrCAD PCB SI產品之間的無縫雙向界面。這種新型集成實現了簡化預布線拓撲和約束開發的自動化和全面的設計方法,提高生產率100%。OrCAD 16.6同時還可擴展了Tcl編程功能和OrCAD Capture到PSpice的應用方法。因此,用戶可以在標準的“即取即用”解決方案所能提供的范圍之外擴展和定制他們的模擬和環境。通過Tcl調用模擬數據和環境,用戶可以通過用戶定義等式和方程式來定制允許任何參數、map用戶參數或PSpice程序的模擬。
王其平表示,市場資源和聯合支持是科通的重要優勢,科通可以為用戶提供從芯片級到板級的良好支持,在成本方面也更具競爭力。2012年,科通代理Cadence的業務量實現了將近100%的增長,兩年內客戶數量已達到100多家。從以已有實例來看,客戶用兩個月時間即可完成從Protel向Cadence工具的全部切換。
下載鏈接: 點擊下載 提取密碼: hrqw
來頂一下 | 278 |
全站搜索: |