采用Verilog語言描述的FIFO和雙端口RAM源代碼。
資源簡介:采用Verilog語言描述的FIFO和雙端口RAM源代碼。
上傳時間: 2014-01-19
上傳用戶:wxhwjf
資源簡介:異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘...
上傳時間: 2013-08-08
上傳用戶:13817753084
資源簡介:異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘...
上傳時間: 2017-05-27
上傳用戶:xinzhch
資源簡介:Verilog語言描述的USB 2.0接口和新功能固件。
上傳時間: 2013-12-29
上傳用戶:xymbian
資源簡介:流片過的risc_8051源代碼 Verilog語言描述的~
上傳時間: 2013-11-30
上傳用戶:英雄
資源簡介:此程序為串行通信程序,采用Verilog語言編寫的,經過仿真驗證已經通過.
上傳時間: 2013-12-23
上傳用戶:yzy6007
資源簡介:Verilog語言描述的Intel8255 IP Core,本人已經在某項目中經過了物理驗證的,可直接用于FPGA綜合或ASIC綜合。
上傳時間: 2013-12-18
上傳用戶:gonuiln
資源簡介:詳細介紹Verilog語言中的阻塞和非阻塞問題
上傳時間: 2014-12-06
上傳用戶:comua
資源簡介:基于quartus II軟件 用Verilog語言描述的74ls191
上傳時間: 2017-04-29
上傳用戶:epson850
資源簡介:基于quartus II軟件 用Verilog 語言描述的38譯碼器
上傳時間: 2013-12-01
上傳用戶:wweqas
資源簡介:基于quartus II軟件 用Verilog 語言描述的一個秒表
上傳時間: 2014-01-08
上傳用戶:wpwpwlxwlx
資源簡介:基于quartus II軟件 用Verilog 語言描述的精簡指令CPU
上傳時間: 2017-04-29
上傳用戶:gyq
資源簡介:網絡控制器和鏈路控制器的CPU即是通過讀寫雙端口RAM芯片完成網絡層與數據鏈路層的原語交互。mailbox中寫入的是原語的類型,而雙端口RAM的其它存儲空間則存放各種服務原語的參數。
上傳時間: 2015-04-03
上傳用戶:wpwpwlxwlx
資源簡介:雙端口RAM的VHDL語言實現。完全在CPLD芯片上測試通過。可以實現對存儲器讀操作的同時對另外一個空間寫操作
上傳時間: 2015-10-15
上傳用戶:sunjet
資源簡介:Verilog語言描述多時鐘方法!!!強力推薦。
上傳時間: 2016-01-27
上傳用戶:1583060504
資源簡介:最優二叉搜索樹 采用c語言編寫的最優二叉搜索樹算法。實現其的遍歷及構造
上傳時間: 2013-12-16
上傳用戶:壞壞的華仔
資源簡介:任意時鐘配比的異步FIFO.含有synplify ip庫中的雙端口RAM。用于處理多時鐘域問題。
上傳時間: 2014-12-04
上傳用戶:天涯
資源簡介:基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公...
上傳時間: 2013-10-22
上傳用戶:blacklee
資源簡介:基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公...
上傳時間: 2013-10-19
上傳用戶:18165383642
資源簡介:用雙端口RAM實現異步FIFO,采用格雷碼,避免產生毛刺。
上傳時間: 2016-10-10
上傳用戶:lvzhr
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2014-12-28
上傳用戶:fghygef
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2013-10-18
上傳用戶:909000580
資源簡介:一個很好的TCP和UDP端口控制的例子!稍加改動,寫一個flood程序沒問題!附VB的演示程序
上傳時間: 2015-02-24
上傳用戶:gundamwzc
資源簡介:一個很好的TCP和UDP端口控制的例子!稍加改動,寫一個flood程序沒問題!附VB的演示程序
上傳時間: 2014-10-28
上傳用戶:sxdtlqqjl
資源簡介:在modolsim平臺下仿真完成了一個雙端口RAM的實現,希望有用。
上傳時間: 2016-01-07
上傳用戶:牧羊人8920
資源簡介:at91rm9200乒乓算法采集兩塊雙端口RAM中的數據存儲到SD卡
上傳時間: 2013-12-07
上傳用戶:weiwolkt
資源簡介:雙端口RAM方式的數據通信,速度非常快!
上傳時間: 2014-09-01
上傳用戶:er1219
資源簡介:高速雙端口RAM的vhdl實現。包含仿真波形
上傳時間: 2016-09-28
上傳用戶:diets
資源簡介:利用vhdl編寫的雙端口RAM程序,不帶數據糾錯處理
上傳時間: 2016-10-02
上傳用戶:thinode
資源簡介:很精彩的雙端口RAM應用筆記,對搞單片機、FPGA的都有幫助。
上傳時間: 2017-03-20
上傳用戶:dongbaobao