FPGA設(shè)計(jì)的SDRAM控制器,有仿真代碼,已通過(guò)驗(yàn)證
資源簡(jiǎn)介:FPGA設(shè)計(jì)的SDRAM控制器,有仿真代碼,已通過(guò)驗(yàn)證
上傳時(shí)間: 2017-05-23
上傳用戶(hù):helmos
資源簡(jiǎn)介:已經(jīng)成功的FPGA 控制的SDRAM控制器代碼.只要修改你需要的寬度就可以了.
上傳時(shí)間: 2013-12-14
上傳用戶(hù):sunjet
資源簡(jiǎn)介:FPGAcpld結(jié)構(gòu)分析 pga的EDA設(shè)計(jì)方法 FPGA中的微程序設(shè)計(jì) 復(fù)雜可編程邏輯器件cpld專(zhuān)題講座(Ⅴ)──cpld的應(yīng)用和實(shí)現(xiàn)數(shù)字邏 一種使用FPGA設(shè)計(jì)的DRAM控制器 用cpld器件實(shí)現(xiàn)24位同步計(jì)數(shù)器的設(shè)計(jì)
上傳時(shí)間: 2017-07-20
上傳用戶(hù):ikemada
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的SDRAM讀寫(xiě)測(cè)試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,DRAM選用海力士公司的 HY57V2562 型號(hào),容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數(shù)據(jù)寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號(hào)都是時(shí)鐘信號(hào)。FPGA型號(hào)...
上傳時(shí)間: 2021-12-18
上傳用戶(hù):
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-19
上傳用戶(hù):dct灬fdc
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-11
上傳用戶(hù):hasan2015
資源簡(jiǎn)介:基于FPGA的SDRAM控制器的設(shè)計(jì)和實(shí)現(xiàn),還比較好勒.
上傳時(shí)間: 2016-05-08
上傳用戶(hù):jqy_china
資源簡(jiǎn)介:該文檔為基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-23
上傳用戶(hù):
資源簡(jiǎn)介:使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器
上傳時(shí)間: 2013-08-08
上傳用戶(hù):litianchu
資源簡(jiǎn)介:針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過(guò)外接以太網(wǎng)物理層(PHY)芯片來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n
上傳時(shí)間: 2013-08-18
上傳用戶(hù):青春給了作業(yè)95
資源簡(jiǎn)介:通過(guò)設(shè)計(jì)基于CPLD 的SDRAM 控制器接口,可以在STM系列、ARM系列、STC系列等單片機(jī)和DSP等微處理器的外部連接SDRAM,增加系統(tǒng)的存儲(chǔ)空間。
上傳時(shí)間: 2013-11-14
上傳用戶(hù):feifei0302
資源簡(jiǎn)介:FPGA的SDRAM控制器源程序 FPGA的SDRAM控制器源程序
上傳時(shí)間: 2013-12-29
上傳用戶(hù):heart520beat
資源簡(jiǎn)介:針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過(guò)外接以太網(wǎng)物理層(PHY)芯片來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)接入
上傳時(shí)間: 2013-12-11
上傳用戶(hù):anng
資源簡(jiǎn)介:FPGA設(shè)計(jì)的I2C總線控制器的MASTER端的程序
上傳時(shí)間: 2016-10-02
上傳用戶(hù):李夢(mèng)晗
資源簡(jiǎn)介:這個(gè)是一個(gè)基于FPGA的SDRAM控制器系統(tǒng),實(shí)現(xiàn)對(duì)SDRAM的讀寫(xiě)操作,用來(lái)實(shí)現(xiàn)時(shí)序的控制
上傳時(shí)間: 2014-01-20
上傳用戶(hù):yuzsu
資源簡(jiǎn)介:使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器
上傳時(shí)間: 2014-01-02
上傳用戶(hù):changeboy
資源簡(jiǎn)介:基于FPGA的SDRAM控制器Verilog代碼,開(kāi)發(fā)環(huán)境為Quartus6.1,控制SDRAM實(shí)現(xiàn)對(duì)同一片地址先寫(xiě)后讀。
上傳時(shí)間: 2013-12-20
上傳用戶(hù):xieguodong1234
資源簡(jiǎn)介:FPGA設(shè)計(jì)的指導(dǎo)原則,包括介紹幾個(gè)常用模塊:RAM,FIFO等。
上傳時(shí)間: 2013-08-06
上傳用戶(hù):aesuser
資源簡(jiǎn)介:FPGA 設(shè)計(jì)的四種常用思想與技巧,常用的FPGA技巧。
上傳時(shí)間: 2013-08-06
上傳用戶(hù):lhll918
資源簡(jiǎn)介:收集了目前關(guān)于FPGA設(shè)計(jì)的論壇,大家如果有什么疑問(wèn),可以到這些論壇上求助。
上傳時(shí)間: 2013-08-12
上傳用戶(hù):元宵漢堡包
資源簡(jiǎn)介:華為的FPGA設(shè)計(jì)的規(guī)范,其中包括TESTBENGH等的書(shū)寫(xiě)規(guī)范
上傳時(shí)間: 2013-08-13
上傳用戶(hù):gxmm
資源簡(jiǎn)介:這是一個(gè)關(guān)于FPGA設(shè)計(jì)的高級(jí)進(jìn)階,介紹了一些設(shè)計(jì)技巧
上傳時(shí)間: 2013-08-16
上傳用戶(hù):w50403
資源簡(jiǎn)介:FPGA設(shè)計(jì)的指導(dǎo)原則,很經(jīng)典的!希望給大家方便
上傳時(shí)間: 2013-08-16
上傳用戶(hù):jjj0202
資源簡(jiǎn)介:FPGA設(shè)計(jì)的指導(dǎo)性原則是一本FPGA設(shè)計(jì)的指導(dǎo)手冊(cè)
上傳時(shí)間: 2013-08-19
上傳用戶(hù):qilin
資源簡(jiǎn)介:主要介紹FPGA設(shè)計(jì)的指導(dǎo)性原則和具體準(zhǔn)則。
上傳時(shí)間: 2013-08-19
上傳用戶(hù):nanfeicui
資源簡(jiǎn)介:FPGA_Design。FPGA設(shè)計(jì)的四種常用思想與技巧。
上傳時(shí)間: 2013-08-24
上傳用戶(hù):pans0ul
資源簡(jiǎn)介:講述了FPGA設(shè)計(jì)的指導(dǎo)性原則,重點(diǎn)在于FPGA設(shè)計(jì)的基本原則、基本設(shè)計(jì)思想、基本操作技巧、常用模塊等的總結(jié)和概括。
上傳時(shí)間: 2013-08-26
上傳用戶(hù):tiantian
資源簡(jiǎn)介:一本有關(guān)FPGA設(shè)計(jì)的經(jīng)驗(yàn)的匯總,教給大家分享,一本好書(shū)
上傳時(shí)間: 2013-08-28
上傳用戶(hù):1142895891
資源簡(jiǎn)介:FPGA設(shè)計(jì)的四種常用思想與技巧,大家多多支持啊
上傳時(shí)間: 2013-08-30
上傳用戶(hù):MATAIYES
資源簡(jiǎn)介:本書(shū)的)4一個(gè)持色是從FPGA設(shè)計(jì)的角度出發(fā).別祈了vHD巳語(yǔ)法的特點(diǎn)以及它們的正\r\n確使用方沈,將初學(xué)者在運(yùn)用vHDL語(yǔ)吉進(jìn)行FPrjA設(shè)計(jì)中會(huì)遇到的疑惑,— 點(diǎn)撥清楚。\r\n并紀(jì)合作者的多年FPGA設(shè)計(jì)經(jīng)驗(yàn),講述廠許多EDA設(shè)計(jì)思想v并貫穿全書(shū)始終。\r\n
上傳時(shí)間: 2013-08-30
上傳用戶(hù):YYRR