基于FPGA的秒表設(shè)計基于FPGA的秒表設(shè)計基于FPGA的秒表設(shè)計
資源簡介:基于FPGA的快速反正切運算實現(xiàn)方法可以用于解調(diào)的相位計算
上傳時間: 2013-08-14
上傳用戶:ommshaggar
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設(shè)計。該設(shè)計采用了可編程邏輯器件FPGA的ASIC設(shè)計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現(xiàn)了整個系統(tǒng)的控制部分,整個自動控制系統(tǒng)由四個模塊構(gòu)成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設(shè)計。該設(shè)計采用了可編程邏輯器件FPGA的ASIC設(shè)計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現(xiàn)了整個系統(tǒng)的控制部分,整個自動控制系統(tǒng)由四個模塊構(gòu)成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:提出了一種基于FPGA的高階高速F IR濾波器的設(shè)計與實現(xiàn)方法。通過一個169階的均方根 升余弦滾降濾波器的設(shè)計,介紹了如何應(yīng)用流水線技術(shù)來設(shè)計高階高速F IR濾波器,并且對所設(shè)計的 FIR濾波器性能、資源占用進行了分析。
上傳時間: 2015-11-19
上傳用戶:jkhjkh1982
資源簡介:基于CPRI標準的WCDMA NodeB射頻光纖拉遠接口FPGA設(shè)計.pdf
上傳時間: 2016-05-13
上傳用戶:zhaiye
資源簡介:本文主要討論了使用EDA工具設(shè)計漢字滾動顯示器的技術(shù)問題。文中首先描述了基于現(xiàn)場可編程門陣列(FPGA)的硬件電路;然后研究了在8×8LED發(fā)光二極管點陣上顯示滾動漢字的原理,并給出了基于ALTERA的參數(shù)化模型庫LPM描述其功能的VHDL語言程序設(shè)計;最后對使用E...
上傳時間: 2016-06-08
上傳用戶:wmwai1314
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學(xué)習目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-12-25
上傳用戶:hoperingcong
資源簡介:基于FPGA的數(shù)字頻率計的設(shè)計11利用VHDL 硬件描述語言設(shè)計,并在EDA(電子設(shè)計自動化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實現(xiàn)數(shù)字頻率計的設(shè)計原理及相關(guān)程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:1引言電荷耦合器CCD具有尺寸小、精度高、功耗低、壽命長、測量精度高等優(yōu)點,在圖像傳感和非接觸測量領(lǐng)域得到了廣泛應(yīng)用。由于CCD芯片的轉(zhuǎn)換效率、信噪比等光電特性只有在合適的時序驅(qū)動下才能達到器件工藝設(shè)計所要求的最佳值,以及穩(wěn)定的輸出信號,因此驅(qū)動...
上傳時間: 2022-06-23
上傳用戶:
資源簡介:·基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用
上傳時間: 2013-07-04
上傳用戶:葉山豪
資源簡介:一個基于FPGA的串口程序,已經(jīng)經(jīng)過驗證,對用FPGA做串口的朋友提供參考和借鑒!
上傳時間: 2015-06-29
上傳用戶:ukuk
資源簡介:現(xiàn)代通信系統(tǒng)要求通信距離遠、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一 個重要方向。討論和仿真實現(xiàn)了基于FPGA的數(shù)字化DPSK調(diào)制解調(diào)系統(tǒng)。用Altera公司的FPGA開發(fā)平臺Quartus II 3.0實現(xiàn)了一 個對基帶信號的DPSK調(diào)制解...
上傳時間: 2016-06-15
上傳用戶:shawvi
資源簡介:基于北京革新公司出品的EDA實驗工具箱的數(shù)模轉(zhuǎn)換程序。該程序?qū)⑤斎氲?V信號從01至FF量化并通過2位數(shù)碼管進行顯示。量化精度為0.1v。編譯環(huán)境為quartusll.5.1版本。FPGA芯片為EP18CQ240C6
上傳時間: 2013-12-13
上傳用戶:稀世之寶039
資源簡介:基于FPGA的快速反正切運算實現(xiàn)方法可以用于解調(diào)的相位計算
上傳時間: 2013-12-12
上傳用戶:siguazgb
資源簡介:同步數(shù)字復(fù)接的設(shè)計及其FPGA實現(xiàn) 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進行了設(shè)計,并在ISE集成環(huán)境下進行了設(shè)計描述、綜合、布局布線及時序仿真,取得了正確的設(shè)計結(jié)果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復(fù)...
上傳時間: 2013-12-20
上傳用戶:ommshaggar
資源簡介:C51編寫的基于單片機的秒表時鐘設(shè)計。包括原程序及原理圖和PCB設(shè)計
上傳時間: 2022-06-29
上傳用戶:
資源簡介:高速FPGA系統(tǒng)的信號完整性測試和分析,能幫助學(xué)習FPGA
上傳時間: 2013-08-05
上傳用戶:妄想演繹師
資源簡介:FPGA分頻 控制4個LED連續(xù)閃爍 形成累加的效果
上傳時間: 2013-08-23
上傳用戶:daguogai
資源簡介:《基于MATLAB系統(tǒng)分析與設(shè)計--控制系統(tǒng)》一書的源程序
上傳時間: 2013-12-06
上傳用戶:AbuGe
資源簡介:《基于MATLAB系統(tǒng)分析與設(shè)計--神經(jīng)網(wǎng)絡(luò)》一書的源程序
上傳時間: 2013-12-24
上傳用戶:wqxstar
資源簡介:FPGA設(shè)計指導(dǎo)手冊PDF版 將如何設(shè)計FPGA的,考慮了一些FGPA的關(guān)鍵問題可以參考一下 對初學(xué)者有幫助的
上傳時間: 2013-12-03
上傳用戶:源弋弋
資源簡介:_基于MATLAB的系統(tǒng)分析與設(shè)計_小波分析,一本好書的全源碼
上傳時間: 2015-05-18
上傳用戶:釣鰲牧馬
資源簡介:VC實驗 資源在基于SDK的程序設(shè)計中的應(yīng)用 一.實驗名稱:資源在基于SDK的程序設(shè)計中的應(yīng)用 二.實驗?zāi)康模赫莆崭鞣N資源的應(yīng)用以及資源應(yīng)用的程序設(shè)計方法 三.實驗任務(wù): ● 熟悉的菜單資源的創(chuàng)建過程 ● 熟悉位圖資源的創(chuàng)建 ● 熟悉對話框資源的應(yīng)...
上傳時間: 2013-12-26
上傳用戶:AbuGe
資源簡介:ARM開發(fā)詳解-教程2 本章主要介紹基于S3C4510B的硬件系統(tǒng)的詳細設(shè)計步驟、實現(xiàn)細節(jié)、硬件系統(tǒng)的調(diào)試方法等,通過對本章的閱讀,可以使絕大多數(shù)的讀者具有根據(jù)自身的需求、設(shè)計特定應(yīng)用系統(tǒng)的能力。
上傳時間: 2015-09-05
上傳用戶:13215175592
資源簡介:1、P2P匿名通信系統(tǒng)用戶激勵機制的研究與設(shè)計 2、P2P系統(tǒng)一致性及查詢問題研究 3、對等網(wǎng)絡(luò)有效資源搜索技術(shù)及其應(yīng)用研究 4、基于IP地址的拓撲相關(guān)P2P網(wǎng)絡(luò) 5、基于數(shù)據(jù)轉(zhuǎn)發(fā)樹的P2P網(wǎng)絡(luò)搜索研究
上傳時間: 2015-09-07
上傳用戶:youlongjian0
資源簡介:本書的)4一個持色是從FPGA設(shè)計的角度出發(fā).別祈了vHD巳語法的特點以及它們的正 確使用方沈,將初學(xué)者在運用vHDL語吉進行FPrjA設(shè)計中會遇到的疑惑,— 點撥清楚。 并紀合作者的多年FPGA設(shè)計經(jīng)驗,講述廠許多EDA設(shè)計思想v并貫穿全書始終。
上傳時間: 2013-12-23
上傳用戶:sqq
資源簡介:基于Verilog-HDL的硬件電路的實現(xiàn) 9.3 脈沖計數(shù)與顯示 9.3.1 脈沖計數(shù)器的工作原理 9.3.2 計數(shù)模塊的設(shè)計與實現(xiàn) 9.3.3 parameter的使用方法 9.3.4 repeat循環(huán)語句的使用方法 9.3.5 系統(tǒng)函數(shù)$random的使用方法 9.3.6 脈...
上傳時間: 2013-12-14
上傳用戶:jeffery
資源簡介:基于Verilog-HDL的硬件電路的實現(xiàn) 9.4 脈沖頻率的測量與顯示 9.4.1 脈沖頻率的測量原理 9.4.2 頻率計的工作原理 9.4.3 頻率測量模塊的設(shè)計與實現(xiàn) 9.4.4 while循環(huán)語句的使用方法 9.4.5 門控信號發(fā)生模塊的設(shè)計與實現(xiàn) 9...
上傳時間: 2013-12-01
上傳用戶:frank1234
資源簡介:基于Verilog-HDL的硬件電路的實現(xiàn) 9.5 脈沖周期的測量與顯示 9.5.1 脈沖周期的測量原理 9.5.2 周期計的工作原理 9.5.3 周期測量模塊的設(shè)計與實現(xiàn) 9.5.4 forever循環(huán)語句的使用方法 9.5.5 disable禁止語句的使用方法 9....
上傳時間: 2015-09-16
上傳用戶:皇族傳媒
資源簡介:基于JAVA的ICQ系統(tǒng)的設(shè)計于實現(xiàn) 內(nèi)容: 一.序言 二.設(shè)計 三.程序界面 四.程序的使用 參考資料 關(guān)于作者
上傳時間: 2015-09-29
上傳用戶:lijinchuan