用VHDL語言將二進(jìn)制數(shù)據(jù)轉(zhuǎn)換成十進(jìn)制數(shù)據(jù),并將十進(jìn)制的每一個(gè)位分離出來單獨(dú)存放。使用狀態(tài)機(jī)實(shí)現(xiàn),程序簡單,仿真效果很理想,占用可編程器件的資源較少。
資源簡介:用VHDL語言將二進(jìn)制數(shù)據(jù)轉(zhuǎn)換成十進(jìn)制數(shù)據(jù),并將十進(jìn)制的每一個(gè)位分離出來單獨(dú)存放。使用狀態(tài)機(jī)實(shí)現(xiàn),程序簡單,仿真效果很理想,占用可編程器件的資源較少。
上傳時(shí)間: 2013-12-27
上傳用戶:caozhizhi
資源簡介:用單片機(jī)實(shí)現(xiàn)二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)(BCD碼)程序
上傳時(shí)間: 2015-11-13
上傳用戶:gououo
資源簡介:MFC 以宏的形式提供了將一般文本轉(zhuǎn)換成 UNICODE 數(shù)據(jù)類型的途徑。開發(fā)人員只需要稍微改變一下編寫代碼的習(xí)慣便可以輕松編寫支持 UNICODE 的應(yīng)用。
上傳時(shí)間: 2013-12-23
上傳用戶:kbnswdifs
資源簡介:生產(chǎn)數(shù)據(jù)經(jīng)常用到文本及數(shù)據(jù)庫方式, 本程序?qū)⑽谋緮?shù)據(jù)轉(zhuǎn)換成數(shù)據(jù)庫, 非常使用
上傳時(shí)間: 2016-04-01
上傳用戶:拔絲土豆
資源簡介:用VHDL語言編寫的8*8點(diǎn)陣顯示“北京08”的程序。可以用FPGA實(shí)現(xiàn)。可將程序當(dāng)中的“北京08”改成別的漢字顯示。
上傳時(shí)間: 2014-01-24
上傳用戶:a3318966
資源簡介:將圖片文件轉(zhuǎn)換成LCD顯示數(shù)據(jù),用與嵌入系統(tǒng)顯示的開發(fā).
上傳時(shí)間: 2013-11-29
上傳用戶:我干你啊
資源簡介:用VHDL語言寫的程序包含如下功能:1.鍵盤掃描2.控制AD轉(zhuǎn)換3.產(chǎn)生PWM信號與51系列CPU接口,接在51地址數(shù)據(jù)總線上,單片機(jī)通過訪問地址總線上的數(shù)據(jù)寄存器來控制CPLD
上傳時(shí)間: 2013-12-27
上傳用戶:咔樂塢
資源簡介:用VHDL語言寫的程序包含如下功能:1.鍵盤掃描2.控制AD轉(zhuǎn)換3.產(chǎn)生PWM信號與51系列CPU接口,接在51地址數(shù)據(jù)總線上,單片機(jī)通過訪問地址總線上的數(shù)據(jù)寄存器來控制CPLD
上傳用戶:liuqy
資源簡介:將TXT文件轉(zhuǎn)換成PDF文件,從CODEPROJECTS網(wǎng)站上得來的,很好用!
上傳時(shí)間: 2013-12-22
上傳用戶:FreeSky
資源簡介:這是用單片機(jī)實(shí)現(xiàn)的多功能數(shù)字鐘,通過8255擴(kuò)展端口,AD0809將模擬信號轉(zhuǎn)換成數(shù)字信號進(jìn)行處理,可以比較精確的測出電壓值.
上傳時(shí)間: 2014-12-20
上傳用戶:gmh1314
資源簡介:pic單片機(jī)程序,用于數(shù)制轉(zhuǎn)換,可將16位二進(jìn)制數(shù)轉(zhuǎn)換成5位十進(jìn)制數(shù).
上傳時(shí)間: 2014-01-10
上傳用戶:wendy15
資源簡介:同步串行數(shù)據(jù)發(fā)送電路SSDT的基本功能是將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)并進(jìn)行同步發(fā)送。系統(tǒng)寫入和讀出時(shí)序完全兼容Intel8086時(shí)序。 系統(tǒng)以同步信號開始連續(xù)發(fā)送四個(gè)字節(jié),在發(fā)送中出現(xiàn)5個(gè)1時(shí)插入一個(gè)0,在四個(gè)數(shù)據(jù)發(fā)送結(jié)束而下一次同步?jīng)]有開始之前,發(fā)送7FH,這...
上傳時(shí)間: 2014-01-09
上傳用戶:koulian
資源簡介:同步串行數(shù)據(jù)發(fā)送電路SSDT的基本功能是將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)并進(jìn)行同步發(fā)送。系統(tǒng)寫入和讀出時(shí)序完全兼容Intel8086時(shí)序。 系統(tǒng)以同步信號開始連續(xù)發(fā)送四個(gè)字節(jié),在發(fā)送中出現(xiàn)5個(gè)1時(shí)插入一個(gè)0,在四個(gè)數(shù)據(jù)發(fā)送結(jié)束而下一次同步?jīng)]有開始之前,發(fā)送7FH,這...
上傳時(shí)間: 2014-01-16
上傳用戶:許小華
資源簡介:UML不是一種程序設(shè)計(jì)語言,但我們可以用代碼生成器將UML模型轉(zhuǎn)換為多種程序設(shè)計(jì)語言代碼,或使用反向生成器工具將程序源代碼轉(zhuǎn)換為UML模型 此模型正是 UML設(shè)計(jì)建模的一個(gè)實(shí)例:圖書館信息系統(tǒng)希望有興趣的朋友下載
上傳時(shí)間: 2013-12-18
上傳用戶:AbuGe
資源簡介:數(shù)據(jù)結(jié)構(gòu)課程設(shè)計(jì)報(bào)告,算術(shù)表達(dá)式求值,自動辨別算符優(yōu)先級,括號,將char型轉(zhuǎn)換成int計(jì)算,再將結(jié)果顯示,具有精美用戶界面
上傳時(shí)間: 2015-08-04
上傳用戶:jqy_china
資源簡介:用VHDL語言編寫的三位二進(jìn)制的乘法器,其原理是每位相乘后再錯(cuò)位相加
上傳時(shí)間: 2014-08-31
上傳用戶:66666
資源簡介:用VHDL語言編寫的兩個(gè)四位二進(jìn)制數(shù)相減,其結(jié)果會出現(xiàn)進(jìn)位
上傳時(shí)間: 2015-08-25
上傳用戶:daoxiang126
資源簡介:將圖片數(shù)據(jù)轉(zhuǎn)換成字節(jié)流傳輸?shù)腟trByte類, 替代FLEX中ByteArray類.
上傳時(shí)間: 2015-10-22
上傳用戶:mhp0114
資源簡介:用JAVA編寫的將HTML文件轉(zhuǎn)換成XML文件。
上傳時(shí)間: 2015-10-25
上傳用戶:talenthn
資源簡介:一個(gè)可以將png圖片轉(zhuǎn)換成bin的工具`方便游戲的數(shù)據(jù)保護(hù)`
上傳時(shí)間: 2015-10-30
上傳用戶:sevenbestfei
資源簡介:C51的兩個(gè)程序,一個(gè)是將LONG型十六進(jìn)制數(shù)據(jù)轉(zhuǎn)換成LONG型的十進(jìn)制數(shù),另一個(gè)則是逆運(yùn)算
上傳時(shí)間: 2014-01-24
上傳用戶:maizezhen
資源簡介:這個(gè)程序是用VHDL語言編寫的對AD7862在數(shù)據(jù)采集中進(jìn)行設(shè)計(jì),并進(jìn)行波形仿真,是對芯片的進(jìn)一步了解!!希望對相關(guān)硬件的朋友有用!!
上傳時(shí)間: 2016-01-15
上傳用戶:372825274
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA數(shù)據(jù)采集電路和簡易存儲示波器
上傳時(shí)間: 2013-12-23
上傳用戶:123啊
資源簡介:用VHDL語言實(shí)現(xiàn)的高速數(shù)據(jù)采集中,計(jì)算數(shù)據(jù)采集速度的程序
上傳時(shí)間: 2016-04-28
上傳用戶:李夢晗
資源簡介:通過c語言實(shí)現(xiàn)將USB接口轉(zhuǎn)換成串行接口
上傳時(shí)間: 2013-12-01
上傳用戶:邶刖
資源簡介:一個(gè)將MIT/BH心電圖數(shù)據(jù)庫中的數(shù)據(jù)轉(zhuǎn)換成INTEL格式文件并顯示出來的程序,自己寫的
上傳時(shí)間: 2016-07-04
上傳用戶:zsjinju
資源簡介:c8051f 軟件讀出的FLASH數(shù)據(jù)轉(zhuǎn)換成二進(jìn)制數(shù)據(jù)
上傳時(shí)間: 2016-09-07
上傳用戶:wlcaption
資源簡介:是用VHDL語言寫的對A/D轉(zhuǎn)換模塊的控制程序,希望對大家有幫助。
上傳時(shí)間: 2013-12-21
上傳用戶:dongbaobao
資源簡介:七位巴克碼生成代碼 用VHDL語言編寫。將代碼復(fù)制到quartus里面就可以用了
上傳時(shí)間: 2016-12-18
上傳用戶:lps11188
資源簡介:把misr 傳感器獲取的 hdf格式數(shù)據(jù) 轉(zhuǎn)換成二進(jìn)制格式 !
上傳時(shí)間: 2017-01-03
上傳用戶:zhaiye