時鐘程序 用于FPGA開發(fā)板上 在LCD1602上顯示時,分,秒,十分之一秒
資源簡介:時鐘程序 用于FPGA開發(fā)板上 在LCD1602上顯示時,分,秒,十分之一秒
上傳時間: 2016-07-11
上傳用戶:yepeng139
資源簡介:EG1147液晶測試程序,用于44b0開發(fā)板
上傳時間: 2013-12-12
上傳用戶:sxdtlqqjl
資源簡介:用于FPGA開發(fā)板的下載線的pcb圖,sch圖另外傳上來
上傳時間: 2013-12-24
上傳用戶:stampede
資源簡介:三星測試程序,用于測試開發(fā)板的硬件電路,需要可以下載
上傳時間: 2013-12-17
上傳用戶:JIUSHICHEN
資源簡介:基于QuartusII的LCD1602-Verilog 源代碼,可以直接應(yīng)用于FPGA開發(fā)板。
上傳時間: 2022-05-17
上傳用戶:shjgzh
資源簡介:在Altera的FPGA開發(fā)板上運(yùn)行第一個FPGA程序,以后我還會陸續(xù)發(fā)布這方面的代碼
上傳時間: 2013-08-10
上傳用戶:windwolf2000
資源簡介:在Altera公司的Cyclone系列FPGA開發(fā)板上試驗(yàn)的按鍵中斷程序,希望對那些學(xué)習(xí)中斷開發(fā)的初學(xué)者有幫助。 pio_key.v是verilog編寫的按鍵中斷程序,對應(yīng)四個按鍵,按其中任何一個鍵都可以發(fā)送一個中斷; keyint.c是Nios中編寫的C程序,用于檢測按鍵的中斷,如果...
上傳時間: 2014-06-11
上傳用戶:banyou
資源簡介:用verilog寫的4*4小鍵盤按鍵檢測程序。本工程已經(jīng)編譯好。可以直接在Atera DE1 FPGA開發(fā)板上運(yùn)行
上傳時間: 2016-09-17
上傳用戶:fnhhs
資源簡介:在Altera的FPGA開發(fā)板上運(yùn)行第一個FPGA程序,以后我還會陸續(xù)發(fā)布這方面的代碼
上傳時間: 2016-10-11
上傳用戶:hakim
資源簡介:lab1——FPGA這個文件中體統(tǒng)了如何如何使用verilog Hdl以及如何使其在FPGA開發(fā)板上實(shí)現(xiàn)
上傳時間: 2013-08-18
上傳用戶:qwe1234
資源簡介:lab1——FPGA這個文件中體統(tǒng)了如何如何使用verilog Hdl以及如何使其在FPGA開發(fā)板上實(shí)現(xiàn)
上傳時間: 2014-10-29
上傳用戶:stella2015
資源簡介:該程序?yàn)镈SP2812開發(fā)板上時鐘芯片的源碼,采用IIC總線設(shè)計(jì)
上傳時間: 2017-01-24
上傳用戶:windwolf2000
資源簡介:FPGA開發(fā)板上寫的Verilog代碼:\r\n功能是從電腦端發(fā)送一個字節(jié),然后把它接收回來。\r\n
上傳時間: 2013-08-15
上傳用戶:copu
資源簡介:ETL-002 FPGA開發(fā)板是以Altera公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤等。除了這些硬件外,我們還提供了十多個接口實(shí)驗(yàn),并公開了電路原理圖和實(shí)驗(yàn)的Verilog源代碼,以便于大家對照學(xué)...
上傳時間: 2013-10-29
上傳用戶:1477849018@qq.com
資源簡介:這是我用Xilnx公司的sparten3 FPGA開發(fā)板上,用集成開發(fā)環(huán)境ISE設(shè)計(jì)制作的一個跑馬燈程序,就如同一個小型的霓虹燈。供大家參考。
上傳時間: 2014-01-10
上傳用戶:二驅(qū)蚊器
資源簡介:在UP3開發(fā)板上已經(jīng)驗(yàn)證過的VHDL代碼。精確到十分之一秒,具有鬧鐘,整點(diǎn)報(bào)時,時間可重新設(shè)置等功能,在LCD1602上顯示。絕對推薦,比網(wǎng)上其他類似代碼功能要全而且經(jīng)過驗(yàn)證。最關(guān)鍵的是該代碼是直接通過I2C總線來獲取UP3開發(fā)板上的實(shí)時時鐘芯片的時間的,當(dāng)然...
上傳時間: 2016-08-25
上傳用戶:zxc23456789
資源簡介:使用protel 99畫的一塊用于FPGA核心板的擴(kuò)展板。適用于常見的FPGA開發(fā)核心板。具體尺寸有出入可以方便的調(diào)整。
上傳時間: 2013-08-11
上傳用戶:haohao
資源簡介:ETL-002 FPGA開發(fā)板是以Altera公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤等。除了這些硬件外,我們還提供了十多個接口實(shí)驗(yàn),并公開了電路原理圖和實(shí)驗(yàn)的Verilog源代碼,以便于大家對照學(xué)...
上傳時間: 2013-11-21
上傳用戶:elinuxzj
資源簡介:這是有關(guān)MCS51的電子時鐘程序,可以實(shí)現(xiàn)走時間,并在數(shù)碼管上顯示
上傳時間: 2014-06-20
上傳用戶:com1com2
資源簡介:服務(wù)器的的板在載控制器的AHDL程序,包括原理圖編譯,用在EPM7128上(CPLD).
上傳時間: 2013-12-13
上傳用戶:tb_6877751
資源簡介:周立功ARM開發(fā)板 ZLG_FS在CF卡上的例子
上傳時間: 2014-01-02
上傳用戶:TRIFCT
資源簡介:一個簡單的時鐘開發(fā)程序,顯示時,分,秒!!! 可以接上數(shù)碼管再加上簡單的轉(zhuǎn)換就可以制作為簡單的電子表
上傳時間: 2015-12-09
上傳用戶:ryb
資源簡介:基于xilinx公司的FPGA開發(fā)板spartan3的一個用鍵盤控制vga輸出的vhdl源代碼程序,可以實(shí)現(xiàn)高清晰的視頻輸出.
上傳時間: 2013-12-12
上傳用戶:hebmuljb
資源簡介:本程序用于合眾達(dá)DMS643開發(fā)板的音頻采集和顯示程序!程序當(dāng)中用到了mcasp 串口,iic口 ,可以為初學(xué)dsp 的人提供一些借鑒!其中c程序全部是基于csl 編寫!
上傳時間: 2014-11-21
上傳用戶:woshiayin
資源簡介:在UP3開發(fā)板上已經(jīng)驗(yàn)證過的VHDL代碼。 精確到十分之一秒,具有鬧鐘,整點(diǎn)報(bào)時, 時間可重新設(shè)置等功能,在LCD1602上顯示。 絕對推薦,比網(wǎng)上其他類似代碼功能要全而且經(jīng)過驗(yàn)證。
上傳時間: 2013-12-16
上傳用戶:從此走出陰霾
資源簡介:FPGA跑馬燈程序,基于CPLD1270開發(fā)板的運(yùn)用程序
上傳時間: 2013-12-23
上傳用戶:小草123
資源簡介:開發(fā)板(MCB2300)上CAN口程序。測試已通過
上傳時間: 2016-10-23
上傳用戶:ukuk
資源簡介:FPGA開發(fā)板上寫的Verilog代碼: 功能是從電腦端發(fā)送一個字節(jié),然后把它接收回來。
上傳時間: 2013-12-14
上傳用戶:bruce
資源簡介:在華邦W90P710開發(fā)板的液晶顯示屏上實(shí)時顯示當(dāng)前的日期與時間.
上傳時間: 2014-01-23
上傳用戶:skfreeman
資源簡介:使用protel 99畫的一塊用于FPGA核心板的擴(kuò)展板。適用于常見的FPGA開發(fā)核心板。具體尺寸有出入可以方便的調(diào)整。
上傳時間: 2017-03-10
上傳用戶:gut1234567