宏模塊應用實例- 正弦信號發生器的實現
資源簡介:宏模塊應用實例- 正弦信號發生器的實現
上傳時間: 2013-12-24
上傳用戶:youlongjian0
資源簡介:Quartus II設計正弦信號發生器。本節通過正弦信號發生器的設計對QuartusII的一些重要功能作一些說明。對本節的詳細了解有利于對以后章節有關DSP Builder的應用和設計有更好的理解。
上傳時間: 2015-12-18
上傳用戶:佳期如夢
資源簡介:制作一個正弦信號發生器的設計:(1)正弦波輸出頻率范圍:1kHz~10MHz;(2)具有頻率設置功能,頻率步進:100Hz;(3)輸出信號頻率穩定度:優于10-2;(4)輸出電
上傳時間: 2013-06-18
上傳用戶:huannan88
資源簡介:制作一個正弦信號發生器的設計:(1)正弦波輸出頻率范圍:1kHz~10MHz;(2)具有頻率設置功能,頻率步進:100Hz;(3)輸出信號頻率穩定度:優于10-2;(4)輸出電壓幅度:1V到5V這間;(5)失真度:用示波器觀察時無明顯失真。(6)輸出電壓幅度:在頻率范...
上傳時間: 2014-12-21
上傳用戶:Jerry_Chow
資源簡介:DDS移相正弦信號發生器的設計方案,PPT
上傳時間: 2015-08-14
上傳用戶:hfmm633
資源簡介:正弦信號發生器的方案及源碼,WORD格式
上傳時間: 2014-01-12
上傳用戶:水中浮云
資源簡介:這是本人當時設計正弦信號發生器的設計報告 里面有很詳細的流程圖以及設計思想
上傳時間: 2016-01-23
上傳用戶:13681659100
資源簡介:介紹了TMS320C5402實現正弦信號發生器的設計原理和實現方法。該信號發生器所產生的正弦波波形清晰、穩定性好,調頻、調幅功能均由軟件實現。
上傳時間: 2016-06-02
上傳用戶:pompey
資源簡介:基于DDS技術的正弦信號發生器的設計pdf版格式
上傳時間: 2017-03-17
上傳用戶:cccole0605
資源簡介:基于FPGA的移相式DDS正弦信號發生器的VHDL源代碼,壓縮包里是在Quartus里做的工程,FPGA用的是Cyclone1C3系列
上傳時間: 2014-02-18
上傳用戶:xaijhqx
資源簡介:正弦信號發生器源文件實現正弦信號發生器,非常有用,歡迎下載。
上傳時間: 2017-04-01
上傳用戶:frank1234
資源簡介:以混合信號單片機C8051F020 及DDS 芯片AD9834 為核心,采用直接數字合成(DDS)技術完成多功能高頻正弦信號發生器的設計。該正弦信號發生器可輸出可調頻穩定正弦信號,頻率最高可達
上傳時間: 2013-04-24
上傳用戶:pinksun9
資源簡介:Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
資源簡介:Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
上傳時間: 2013-12-09
上傳用戶:epson850
資源簡介:基于DD的數字移相正弦信號發生器設計 EDA技術在全國大學生設計競賽中的應用
上傳時間: 2013-12-02
上傳用戶:D&L37
資源簡介:基于DDS的數字移相正弦信號發生器設計,EDA技術在全國大學生電子設計競賽中的應用
上傳時間: 2014-12-02
上傳用戶:aig85
資源簡介:【摘要】本文實現了基于Labview7.0的虛擬正弦,余弦,方波,鋸齒波,三角波信號發生器.可以根據需要,改變波形的頻率和幅值,保存波形的分析參數到指定文件,并介紹了基于USB數據采集卡的虛擬信號輸出。本論文首先簡介了虛擬函數信號發生器的開發平臺,及虛擬...
上傳時間: 2022-07-07
上傳用戶:
資源簡介:基于FPGA的三相正弦信號發生器設計.rar
上傳時間: 2013-06-15
上傳用戶:zq70996813
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2014-01-18
上傳用戶:hzakao
資源簡介:DDS的多功能正弦信號發生器設計下載
上傳時間: 2013-10-31
上傳用戶:894898248
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2013-10-23
上傳用戶:cjf0304
資源簡介:2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上...
上傳時間: 2015-09-02
上傳用戶:coeus
資源簡介:51實現ad9850 51單片機的c語言編程 正弦信號發生器ad9850實際鍵盤
上傳時間: 2015-12-17
上傳用戶:小鵬
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA正弦信號發生器
上傳時間: 2014-12-02
上傳用戶:lxm
資源簡介:基于AD9850的正弦信號發生器 基于AD9850的正弦信號發生器
上傳時間: 2013-12-19
上傳用戶:wpwpwlxwlx
資源簡介:,2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技
上傳時間: 2013-12-19
上傳用戶:yyq123456789
資源簡介:基于DDS原理的正弦信號發生器。用VERILOG語言實現,功能強大。
上傳時間: 2014-01-13
上傳用戶:鳳臨西北
資源簡介:原創:采用VHDL語言編寫的正弦信號發生器。rom采用quartus自帶的lpm生成,可產生正弦波。更改rom內容可改變波形
上傳時間: 2014-06-19
上傳用戶:冇尾飛鉈
資源簡介:基于ROM的正弦波發生器的設計:1.正弦發生器由波形數據存儲模塊(ROM),波形發生器控制模塊及鎖存模塊組成 2.波形數據存儲模塊(ROM)定制數據寬度為8,地址寬度為6,可存儲 64點正弦波形數據,用MATLAB求出波形數據。 3.將50MHz作為輸入時鐘。
上傳時間: 2014-01-19
上傳用戶:watch100
資源簡介:基于FPGA的DDS正弦信號發生器,信號失真小,頻率穩定,可調
上傳時間: 2013-12-22
上傳用戶:saharawalker