兩個32位無符號整數的乘積的匯編程序 注意乘法的錯位相加
資源簡介:兩個32位無符號整數的乘積的匯編程序 注意乘法的錯位相加
上傳時間: 2013-12-15
上傳用戶:bjgaofei
資源簡介:32位無符號整數開方得到16位無符號整數的算法及實現代碼
上傳時間: 2014-01-04
上傳用戶:hopy
資源簡介:六位無符號整數加減乘除計算器,包含源程序和原理圖,對于初學者具有很好的幫助。
上傳時間: 2014-09-11
上傳用戶:731140412
資源簡介:計算二位無符號數平方的程序,將用戶從鍵盤輸入的十進制數轉換成為十六進制數并顯示。對鍵盤輸入的兩個字符串進行比較,輸入的字符串長度不超過80。
上傳時間: 2016-08-19
上傳用戶:ouyangtongze
資源簡介:extadd:是用匯編語音程序設計的關于計算兩個64位整數相加的小程序
上傳時間: 2014-12-21
上傳用戶:jichenxi0730
資源簡介:(凌陽的IDE平臺) 用于16位單片機的無符號整數超過65535的數碼顯示,可以防止溢出的分離數位代碼。 最后結果無論是什么請回復,因為我真的很想成為編程高手,謝謝!
上傳時間: 2016-12-18
上傳用戶:ecooo
資源簡介:用位運算的方法實現無符號整數的除法程序
上傳時間: 2014-01-06
上傳用戶:lx9076
資源簡介:F2812上有3個32位的CPU定時器,本程序主要對CPU定時器0進行操作,100MS產生1次中斷,在中斷中讓開發板上的L1、L3、L5、L7和L2、L4、L6、L8兩組發光二極管交替閃爍。
上傳時間: 2013-12-10
上傳用戶:litianchu
資源簡介:除法器的設計本文所采用的除法原理是:對于八位無符號被除數A,先對A轉換成高八位是0低八位是A的數C,在時鐘脈沖的每個上升沿C 向左移動一位,最后一位補零,同時判斷C的高八位是否大于除數B,如是則C的高八位減去B,同時進行移位操作,將C的第二位置1。否則...
上傳時間: 2014-11-23
上傳用戶:皇族傳媒
資源簡介:最大偏離值 輸入 n 個無符號整數,找出偏離平均值最遠的整數。如果有多個不同整數離平均值同時最遠,則按從小到大輸出這幾個不同整數, 其間以逗號間隔。其中,個數n 不大于300 例如,有6個數:3,6,7,1,5,4,平均值是 26/6=4.33,與 1 的差值最大。
上傳時間: 2014-11-11
上傳用戶:xhz1993
資源簡介:除法器的設計本文所采用的除法原理是:對于八位無符號被除數A,先對A轉換成高八位是0低八位是A的數C,在時鐘脈沖的每個上升沿C 向左移動一位,最后一位補零,同時判斷C的高八位是否大于除數B,如是則C的高八位減去B,同時進行移位操作,將C的第二位置1。否則...
上傳時間: 2017-07-20
上傳用戶:redmoons
資源簡介:關于對兩個8位字符二進制的相加的算法設計 結果保存在第三方數組中
上傳時間: 2015-05-18
上傳用戶:wpt
資源簡介:這個是關于des原嗎的文件 是64位的 下次上傳個32位的 請大家諒解
上傳時間: 2015-07-23
上傳用戶:zhouli
資源簡介:用VHDL語言編寫的兩個四位二進制數相減,其結果會出現進位
上傳時間: 2015-08-25
上傳用戶:daoxiang126
資源簡介:這是我自己寫的兩個8位二進制數的乘法程序,在xilinx Spartan3E 上已經調試成功,拿出來與大家分享!
上傳時間: 2015-11-09
上傳用戶:alan-ee
資源簡介:AVR單片機入門及C語言高效設計實踐(六) ATMEAG16L的定時/計數器 ATMEAG16L有兩個8位定時/計數器(T/C0、T,C2)和一個16位定時/計數器T/C1)。每一個計數器都支持PWM(脈沖寬度調制)輸出功能。PWM輸出在電機控制、開關電源、信號發生等領域有著廣泛的...
上傳時間: 2015-11-16
上傳用戶:集美慧
資源簡介:8位無符號數與8位無符號數的乘法的VHDL源代碼
上傳時間: 2014-01-07
上傳用戶:playboys0
資源簡介:F2812上有3個32位的CPU定時器,本程序主要對CPU定時器0進行操作,100MS產生1次中斷,在中斷中讓 2812開發板上的L1—L8發光二極管閃爍,實現跑馬燈的效果。
上傳時間: 2016-04-20
上傳用戶:lvzhr
資源簡介:有3個無符號字節數依次存放在BUF1開始的存儲區中,編程將它們從大到小排列并依次存放在BUF2開始的存儲區中。
上傳時間: 2014-01-20
上傳用戶:hn891122
資源簡介:此為用匯編語言編寫的一個十進制加減計算器的課程設計。能夠實現兩個二位十進制數的加減運算,并具有友好的界面。
上傳時間: 2016-08-01
上傳用戶:古谷仁美
資源簡介:通過vhdl語言實現四位無符號數的加法,四位撥位置數,用數碼管輸出結果
上傳時間: 2013-12-21
上傳用戶:wfeel
資源簡介:移位乘法器的輸入為兩個4位操作數a和b,啟動乘法器由stb控制,clk信號提供系統定時。乘法器的結果為8位信號result,乘法結束后置信號done為1. 乘法算法采用原碼移位乘法,即對兩個操作數進行逐位的移位相加,迭代4次后輸出結果。具體算法: 1. 被乘數...
上傳時間: 2014-01-03
上傳用戶:星仔
資源簡介:這是一個用multisim編寫的用8421BCD碼表示的兩個一位十進制數相加的加法器
上傳時間: 2016-09-17
上傳用戶:kelimu
資源簡介:介紹了利用VHDL實現八位除法,采用層次化設計,該除法器采用了VHDL的混合輸入方式,將除法器分成若干個子模塊后,對各個子模塊分別設計,各自生成功能模塊完成整體設計,實現了任意八位無符號數的除法。
上傳時間: 2016-12-21
上傳用戶:lijianyu172
資源簡介:加法器是實現兩個二進制數相加運算的 基本單元電路。8 位加法器就是實現兩個8 位 二進制相加,同時加上低位進位的運算電路。
上傳時間: 2016-12-29
上傳用戶:lx9076
資源簡介:兩個三位數碼管顯示輸入與輸出電壓的接觸式交流穩壓器
上傳時間: 2016-12-30
上傳用戶:leehom61
資源簡介:這是我匯編語言課程設計的一點收獲。實現了輸入兩個8位以內的二進制數,即可以二進制形式輸出它們的乘積。
上傳時間: 2014-01-21
上傳用戶:hullow
資源簡介:使用函數實現簡單的八位處理器 軟件開發環境:ISE 7.1i 仿真環境:ISE Simulator 1. 這個實例實現通過ISE Simulator工具實現一個可以進行兩個八位操作數四種操作的簡單處理器; 2. 工程在project文件夾中,雙擊mpc.ise文件打開工程; 3. 源文件在rt...
上傳時間: 2014-01-06
上傳用戶:mhp0114
資源簡介:計算兩個100位大數的除法,結果保留100位小數
上傳時間: 2017-06-18
上傳用戶:a6697238
資源簡介:TLC5620 DAC轉換實驗程序 該實驗程序使用TLC5620中A、B、C、D四個通道中的前兩個通道分別輸出周期相等、幅度均為3.3V的三角波和方波,5620的輸出經過LM358雙運方的反相跟隨后增強了帶負載能力 并且使得輸出的信號電壓位于-3.3V~0V之間,起到了模擬反相的作...
上傳時間: 2017-08-03
上傳用戶:lindor