亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

verilog模塊

  • 超高速模數(shù)轉(zhuǎn)換器AD9224及其應(yīng)用

    AD9224模數(shù)轉(zhuǎn)換器的最高采樣頻率為40MHz數(shù)據(jù)精度為12位.內(nèi)部采用閃爍式AD及多級(jí)流水線式結(jié)構(gòu),因而不失碼,使用方便、準(zhǔn)確度高.文章介紹了高速模數(shù)轉(zhuǎn)換器AD9224的性能、結(jié)構(gòu)及幾種典型應(yīng)用電

    標(biāo)簽: 9224 AD 超高速 模數(shù)轉(zhuǎn)換器

    上傳時(shí)間: 2013-06-19

    上傳用戶:924484786

  • LED模組驅(qū)動(dòng)

    LED模組驅(qū)動(dòng) 芯片工作電壓:2.5V-60V 芯片輸出耐壓:24V 輸出恒流值:20mA,30mA

    標(biāo)簽: LED 模組 驅(qū)動(dòng)

    上傳時(shí)間: 2013-08-03

    上傳用戶:F0717007

  • verilog超詳細(xì)教程

    詳細(xì)介紹verilog的編程,從初級(jí)道高級(jí)的進(jìn)階,也可日后作為工具書(shū)進(jìn)行查詢

    標(biāo)簽: verilog 教程

    上傳時(shí)間: 2013-04-24

    上傳用戶:a673761058

  • Verilog HDL程序設(shè)計(jì)教程

    Verilog HDL程序設(shè)計(jì)教程,一本實(shí)用的教程,值得一看。

    標(biāo)簽: Verilog HDL 程序設(shè)計(jì) 教程

    上傳時(shí)間: 2013-05-26

    上傳用戶:cy_ewhat

  • 基于Verilog語(yǔ)言的實(shí)用FPGA設(shè)計(jì)(美)科夫曼

    基于Verilog語(yǔ)言的實(shí)用FPGA設(shè)計(jì)(美),國(guó)外verilog標(biāo)準(zhǔn)權(quán)威教材,現(xiàn)貢獻(xiàn)出來(lái),不下別后悔~~

    標(biāo)簽: Verilog FPGA 語(yǔ)言

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhyiroy

  • 12位4通道并行串行模數(shù)轉(zhuǎn)換芯片ADS7824的原理及應(yīng)用

    ADS7824是美國(guó)BB公司生產(chǎn)的12位開(kāi)關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作

    標(biāo)簽: 7824 ADS 4通道 并行

    上傳時(shí)間: 2013-07-08

    上傳用戶:yy307115118

  • verilog lcd1602顯示

    基于verilog的lcd1602顯示 基于verilog的lcd1602顯示 基于verilog的lcd1602顯示

    標(biāo)簽: verilog 1602 lcd

    上傳時(shí)間: 2013-04-24

    上傳用戶:懶龍1988

  • 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究

    8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究

    標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器

    上傳時(shí)間: 2013-06-21

    上傳用戶:kaixinxin196

  • 華為verilog教程.pdf

    華為verilog教程,學(xué)習(xí)verilog快速入門

    標(biāo)簽: verilog 華為 教程

    上傳時(shí)間: 2013-07-18

    上傳用戶:crazykook

  • 基于FPGA的信道均衡器的設(shè)計(jì)與實(shí)現(xiàn)

    在無(wú)線通信系統(tǒng)中,信號(hào)在傳輸過(guò)程中由于多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致不可避免地產(chǎn)生碼間串?dāng)_(Intersymbol Interference).為了克服碼間串?dāng)_所帶來(lái)的信號(hào)畸變,則必須在接收端增加均衡器,以補(bǔ)償信道特性,正確恢復(fù)發(fā)送序列.盲均衡器由于不需要訓(xùn)練序列,僅利用接收信號(hào)的統(tǒng)計(jì)特性就能對(duì)信道特性進(jìn)行均衡,消除碼間串?dāng)_,成為近年來(lái)通信領(lǐng)域研究的熱點(diǎn)課題.本課題采用已經(jīng)取得了很多研究成果的Bussgang類盲均衡算法,主要因?yàn)樗挠?jì)算復(fù)雜度小,便于實(shí)時(shí)實(shí)現(xiàn),具有較好的性能.本文探討了以FPGA(Field Programmable Gates Array)為平臺(tái),使用Verilog HDL(Hardware Description Language)語(yǔ)言設(shè)計(jì)并實(shí)現(xiàn)基于Bussgang類型算法的盲均衡器的硬件系統(tǒng).本文簡(jiǎn)要介紹了Bussgang類型盲均衡算法中的判決引導(dǎo)LMS(DDLMS)和常模(CMA)兩種算法和FPGA設(shè)計(jì)流程.并詳細(xì)闡述了基于FPGA的信道盲均衡器的設(shè)計(jì)思想、設(shè)計(jì)結(jié)構(gòu)和Verilog設(shè)計(jì)實(shí)現(xiàn),以及分別給出了各個(gè)模塊的結(jié)構(gòu)框圖以及驗(yàn)證結(jié)果.本課題所設(shè)計(jì)和實(shí)現(xiàn)的信道盲均衡器,為電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)做了有益的探索性嘗試,對(duì)今后無(wú)線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計(jì)運(yùn)用有著積極的借鑒意義.

    標(biāo)簽: FPGA 信道 均衡器

    上傳時(shí)間: 2013-07-25

    上傳用戶:cuibaigao

主站蜘蛛池模板: 会东县| 灵山县| 册亨县| 鹿泉市| 三亚市| 达日县| 洪泽县| 肥城市| 怀集县| 环江| 涿鹿县| 庆城县| 宁阳县| 盐山县| 赫章县| 苏尼特右旗| 岐山县| 嘉善县| 满城县| 通海县| 吴江市| 拜城县| 营口市| 湄潭县| 霍城县| 松阳县| 原阳县| 广南县| 灵台县| 新和县| 罗平县| 宁远县| 淮阳县| 芜湖县| 彭水| 磐石市| 巴塘县| 宣武区| 霍林郭勒市| 海原县| 连平县|