亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

terasic

  • terasic的DM9000A模塊源碼

    terasic的DM9000A模塊源碼,使用nios2做以太網(wǎng)應(yīng)用的應(yīng)該會(huì)用到

    標(biāo)簽: terasic 9000A 9000 DM

    上傳時(shí)間: 2014-07-30

    上傳用戶:bjgaofei

  • ALTERA Nios II Embedded Evaluation Kit開(kāi)發(fā)板制造商(terasic)提供的多媒體顯示板(terasic Multimedia Touch Panel Daugh

    ALTERA Nios II Embedded Evaluation Kit開(kāi)發(fā)板制造商(terasic)提供的多媒體顯示板(terasic Multimedia Touch Panel Daughter Board (MTDB))擴(kuò)展開(kāi)發(fā)包。 里為有兩個(gè)開(kāi)源的例子 1.MTDB_SD_Card_Audio,從SD卡中讀取WAV文件然后通過(guò)DA播放,這個(gè)對(duì)不SD Card的初學(xué)者非常的有用,可以知道使用FPGA SPI來(lái)讀寫(xiě)SD CARD。 2.MTDB_Systhesizer,使用FPGA來(lái)做電子琴,要用FPGA來(lái)做合成器的看這個(gè)。 國(guó)內(nèi)部分地區(qū)的網(wǎng)絡(luò)對(duì)terasic封殺,原因不明,這個(gè)包是使用代理下載的,非常不容易。

    標(biāo)簽: Evaluation Multimedia Embedded terasic

    上傳時(shí)間: 2013-11-30

    上傳用戶:bruce

  • 基于FPGA 的方向?yàn)V波器指紋圖像增強(qiáng)算法實(shí)現(xiàn)

    設(shè)計(jì)了一種基于FPGA純硬件方式實(shí)現(xiàn)方向?yàn)V波的指紋圖像增強(qiáng)算法。設(shè)計(jì)采用寄存器傳輸級(jí)(RTL)硬件描述語(yǔ)言(Verilog HDL),利用時(shí)分復(fù)用和流水線處理等技術(shù),完成了方向?yàn)V波指紋圖像增強(qiáng)算法在FPGA上的實(shí)現(xiàn)。整個(gè)系統(tǒng)通過(guò)了Modelsim的仿真驗(yàn)證并在terasic公司的DE2平臺(tái)上完成了硬件測(cè)試。設(shè)計(jì)共消耗了3716個(gè)邏輯單元,最高處理速度可達(dá)92.93MHz。以50MHz頻率工作時(shí),可在0.5s以內(nèi)完成一幅256×256指紋圖像的增強(qiáng)處理。

    標(biāo)簽: FPGA 方向 指紋 圖像增強(qiáng)算法

    上傳時(shí)間: 2013-10-12

    上傳用戶:攏共湖塘

  • 基于FPGA 的方向?yàn)V波器指紋圖像增強(qiáng)算法實(shí)現(xiàn)

    設(shè)計(jì)了一種基于FPGA純硬件方式實(shí)現(xiàn)方向?yàn)V波的指紋圖像增強(qiáng)算法。設(shè)計(jì)采用寄存器傳輸級(jí)(RTL)硬件描述語(yǔ)言(Verilog HDL),利用時(shí)分復(fù)用和流水線處理等技術(shù),完成了方向?yàn)V波指紋圖像增強(qiáng)算法在FPGA上的實(shí)現(xiàn)。整個(gè)系統(tǒng)通過(guò)了Modelsim的仿真驗(yàn)證并在terasic公司的DE2平臺(tái)上完成了硬件測(cè)試。設(shè)計(jì)共消耗了3716個(gè)邏輯單元,最高處理速度可達(dá)92.93MHz。以50MHz頻率工作時(shí),可在0.5s以內(nèi)完成一幅256×256指紋圖像的增強(qiáng)處理。

    標(biāo)簽: FPGA 方向 指紋 圖像增強(qiáng)算法

    上傳時(shí)間: 2013-11-06

    上傳用戶:rishian

  • The Cyclone® III PCI development board provides a hardware platform for developing and prototypi

    The Cyclone® III PCI development board provides a hardware platform for developing and prototyping low-power, high-performance, logic-intensive PCI-based designs. The board provides a high-density of the memory to facilitate the design and development of FPGA designs which need huge memory storage, and also includes Low-Voltage Differential Signaling (LVDS) interface of the High-Speed terasic Connectors (HSTCs) for extra high-speed interface application.

    標(biāo)簽: development developing prototypi provides

    上傳時(shí)間: 2017-01-29

    上傳用戶:jjj0202

主站蜘蛛池模板: 方城县| 乐平市| 田东县| 武汉市| 开原市| 通化市| 鹤壁市| 安龙县| 宁远县| 驻马店市| 平邑县| 大理市| 大余县| 枣强县| 屏边| 林口县| 策勒县| 休宁县| 桐柏县| 蕲春县| 桂阳县| 镇康县| 沿河| 平顺县| 辉南县| 瑞安市| 邵武市| 香港| 金湖县| 云阳县| 武平县| 大城县| 泸水县| 安阳市| 新宾| 滦平县| 三穗县| 景宁| 江华| 新巴尔虎左旗| 澄江县|