中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications. The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation. Some of the UltraScale architecture breakthroughs include: • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50% • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets • Greatly enhanced DSP and packet handling The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時(shí)間: 2013-11-13
上傳用戶:瓦力瓦力hong
白皮書:采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口 了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express® (PCIe®) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!
上傳時(shí)間: 2013-11-16
上傳用戶:huangld
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。 Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。
上傳時(shí)間: 2014-12-28
上傳用戶:18888888888
電子發(fā)燒友網(wǎng)核心提示:醫(yī)療內(nèi)窺鏡的市場發(fā)展帶來了各種挑戰(zhàn),例如,要求增強(qiáng)功能,更高的精度,更好的處理性能,以及更小的體積等。本文介紹Altera高級醫(yī)療內(nèi)窺鏡系統(tǒng)解決方案,它使用了1080p視頻設(shè)計(jì)工作臺(tái)、DSP 構(gòu)建模塊、參考設(shè)計(jì),以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通過下文介紹,資深專家向您支招,教你懂得如何通過采用基于FPGA的方法來縮短高級醫(yī)療內(nèi)窺鏡系統(tǒng)的開發(fā)時(shí)間。 引言 對內(nèi)窺鏡檢查的需求在不斷增長,同時(shí)還需要不斷改進(jìn)檢查過程,增強(qiáng)醫(yī)療設(shè)備的功能。全球競爭不斷加劇,導(dǎo)致各種新功能的出現(xiàn),新市場的變化也非常快,開發(fā)周期越來越短,工程團(tuán)隊(duì)必須集中精力提高核心競爭力,加強(qiáng)系統(tǒng)知識(shí)。工程師需要靈活的硬件平臺(tái)和支持各種平臺(tái)的工作臺(tái)工具,使他們能夠針對新標(biāo)準(zhǔn)或者標(biāo)準(zhǔn)的變化而對產(chǎn)品進(jìn)行更新。此外,設(shè)計(jì)團(tuán)隊(duì)必須更高效的進(jìn)行開發(fā)工作。Altera® 1080p 視頻設(shè)計(jì)工作臺(tái)和28-nm FPGA提供了靈活的系統(tǒng)方法來滿足當(dāng)前以及不斷發(fā)展的功能需求。 不斷增長的全球需求 很多因素導(dǎo)致對內(nèi)窺鏡檢查的需求越來越強(qiáng)。今后數(shù)十年內(nèi),世界60歲以上的人口數(shù)量將會(huì)大幅度增長,對醫(yī)療衛(wèi)生服務(wù)的需求也會(huì)隨之增長。而且,胃腸道患病人口在不斷增加,需要進(jìn)行檢查和治療。越來越多的醫(yī)生采用內(nèi)窺鏡檢查方法。很多政府報(bào)銷政策鼓勵(lì)非置入式治療,這有利于患者更快的恢復(fù),從而降低了治療總成本,患者的體驗(yàn)會(huì)更好。 很多國家增加了在醫(yī)療基礎(chǔ)設(shè)施上的投入,特別是加大了醫(yī)療設(shè)備的采購。反過來,這些新市場需求也擴(kuò)大了對下一代內(nèi)窺鏡系統(tǒng)的需求。設(shè)計(jì)團(tuán)隊(duì)體驗(yàn)到需求的不斷增長,而全球競爭導(dǎo)致他們推遲其產(chǎn)品發(fā)布計(jì)劃。
上傳時(shí)間: 2014-12-28
上傳用戶:huxiao341000
電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必?zé)o法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計(jì)選擇相應(yīng)的Altera 28nm FPGA 芯片。
上傳時(shí)間: 2013-11-21
上傳用戶:ZZJ886
為有效控制固態(tài)功率調(diào)制設(shè)備,提高系統(tǒng)的可調(diào)性和穩(wěn)定性,介紹了一種基于現(xiàn)場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅(qū)動(dòng)觸發(fā)器的設(shè)計(jì)方法和實(shí)現(xiàn)電路。該觸發(fā)器可選擇內(nèi)或外觸發(fā)信號,可遙控或本控,能產(chǎn)生多路頻率、寬度和延時(shí)獨(dú)立可調(diào)的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發(fā)器用于高壓IGBT(3300 V/ 800 A) 感應(yīng)疊加脈沖發(fā)生器中進(jìn)行實(shí)驗(yàn)測試,給出了實(shí)驗(yàn)波形。結(jié)果表明,該多路高壓IGBT驅(qū)動(dòng)觸發(fā)器輸出脈沖信號達(dá)到了較高的調(diào)整精度,頻寬’脈寬及延時(shí)可分別以步進(jìn)1 Hz、0. 1μs、0. 1μs 進(jìn)行調(diào)整,滿足了脈沖發(fā)生器的要求,提高了脈沖功率調(diào)制系統(tǒng)的性能。
標(biāo)簽: FPGA IGBT 多路 驅(qū)動(dòng)
上傳時(shí)間: 2013-10-22
上傳用戶:zhulei420
這是一款U段、V段頻率接收機(jī),搜索速度較快,但說明書基本上都是英文的,中文說明書較少,需要的TX可以作參考
標(biāo)簽: GREAmerica 120 PSR 說明書
上傳時(shí)間: 2013-10-24
上傳用戶:3291976780
所謂光貓,是泛指將光以太信號轉(zhuǎn)換成其它協(xié)議信號的收發(fā)設(shè)備。光貓也稱為單 端口光端機(jī), 是針對特殊用戶環(huán)境而設(shè)計(jì)的產(chǎn)品, 它利用一對光纖進(jìn)行單 E1或單 V.35 或單10BaseT 點(diǎn)到點(diǎn)式的光傳輸終端設(shè)備。該設(shè)備作為本地網(wǎng)的中繼傳輸設(shè)備,適用 于基站的光纖終端傳輸設(shè)備以及租用線路設(shè)備。 而對于多口的光端機(jī)一般會(huì)直稱作“光 端機(jī)”, 對單端口光端機(jī)一般使用于用戶端, 工作類似常用的廣域網(wǎng)專線(電路)聯(lián)網(wǎng)用 的基帶 MODEM,和有稱作“光 MODEM”、“光貓”、“光調(diào)制解調(diào)器”。
標(biāo)簽: 光貓 光纖收發(fā)器 光端機(jī)
上傳時(shí)間: 2013-11-21
上傳用戶:ming52900
提出一種高性能全數(shù)字式正弦波逆變電源的設(shè)計(jì)方案。該方案分為前后兩級,前級采用推挽升壓電路將輸入的直流電升壓到350 V左右的母線電壓,后級采用全橋逆變電路,逆變橋輸出經(jīng)濾波器濾波后,用隔離變壓器進(jìn)行電壓采樣,電流互感器進(jìn)行電流采樣,以形成反饋環(huán)節(jié),增加電源輸出的穩(wěn)定性。升壓級PWM驅(qū)動(dòng)及逆變級SPWM驅(qū)動(dòng)均由STM32單片機(jī)產(chǎn)生,減小了硬件開支。基于上述方案試制的400 W樣機(jī),具有輸出短路保護(hù)、過流保護(hù)及輸入過壓保護(hù)、欠壓保護(hù)功能,50 Hz輸出時(shí)頻率偏差小于0.05 Hz,滿載(400 W)效率高于87%,電壓精度為220 V±1%,THD小于1.5%。
標(biāo)簽: STM 32 單片機(jī) 數(shù)控
上傳時(shí)間: 2013-11-17
上傳用戶:guojin_0704
利用計(jì)算機(jī)進(jìn)行了仿真,分析了輻射信號的時(shí)頻特性,并對計(jì)算機(jī)進(jìn)行了屏蔽設(shè)計(jì)與實(shí)測。測試結(jié)果表明,所設(shè)計(jì)電子屏蔽箱的輻射發(fā)射總體<35 dBμV/m,適當(dāng)增加防護(hù)半徑,其輻射發(fā)射量可降到20 dBμV/ m以下,低于20 dBμV/m的環(huán)境噪聲,達(dá)到防電磁泄漏的要求。
標(biāo)簽: 計(jì)算機(jī) 電磁輻射 分 防護(hù)
上傳時(shí)間: 2013-11-19
上傳用戶:toyoad
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1