亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

loadrunner使用過(guò)的sha1加密函數(shù)

  • 基于FPGA的DES加密系統設計與實現

    本文設計實現了一種基于FPGA的DES加密系統。 概括起來,本文主要完成了以下幾方面的主要工作:完成了DES加密系統的整體設計。整個系統包括DES加密核心模塊,UART通信接口模塊和BLOCKRAM存儲模塊。以EITS2003開發板為硬件開發平臺,ISEwebpack為開發軟件,用Verilog硬件描述語言設計并且實現了三大模塊的具體功能及整體連接。用PC,串口調試工具,UART通信接口和EITS2003開發板測試并驗證了整個系統的功能。探討了DES加密系統在軍事通信總站內的應用。

    標簽: FPGA DES 加密 系統設計

    上傳時間: 2013-06-14

    上傳用戶:dancnc

  • 基于ARM和μCOSⅡ的嵌入式加密系統應用研究

    隨著計算機技術、半導體技術、微電子技術技術的不斷融合,嵌入式系統的應用得到了迅猛發展。本文以嵌入式系統開發為背景,研究基于ARM和μC/OS-II的嵌入式系統及其在加密解密模塊中的應用。 本文在介紹了嵌入式系統和硬件實現Rijndael算法的研究現狀之后,簡要概述了Rijndael加密算法的結構、輪變換、密鑰擴展和該加密模塊選用Rijndael算法的原因以及ARM系列微處理器選型和S3C44BOX芯片體系結構、開發板平臺的選擇和板上主體硬件電路等相關內容。 在深入地研究了Rijndael加密算法之后以及根據嵌入式系統的一般要求,本文設計了一個基于ARM和μC/OS-II的嵌入式加密模塊。該加密模塊采用了32位高性能ARM微處理器S3C44BOX為硬件核心,并以嵌入式實時操作系統μC/OS-II為軟件平臺,在ARM ADS1.2環境下進行系統軟件開發。該加密模塊充分地利用了ARM微處理器性能高、功耗低和成本低的優勢以及發揮了μC/OS-II可移植性好、穩定性和可靠性高的優點。 本文重點論述了嵌入式加密模塊BootLoader文件的裝載、I/O端口初始化、基于S3C44BOX微處理器的μC/OS-II移植及應用軟件部分中任務和模塊的流程設計。在該加密模塊應用軟件設計部分中,對各個任務的創建、定義、優先級設置和事件的定義、對文件的操作進行了設計,并且按照系統軟件設計的流程描述了模塊所有任務和部分子模塊的功能。

    標簽: ARM COS 嵌入式 加密系統

    上傳時間: 2013-05-24

    上傳用戶:Alibabgu

  • 基于FPGA的智能卡加密模塊

    隨著計算機和信息技術的飛速發展,信息的安全性越來越受到人們的重視。敏感信息的電子化在使用戶得到便利的同時,數據、資源免泄漏也成為了人們必須注意的一個大隱患。在這個信息全球化的時代,病毒、黑客、電子竊聽欺騙、網絡攻擊都是人們所必須面對的重大問題。出于這種需要,加密自然吸引了人們的注意力,而傳統的軟件加密技術已經越來越不能滿足信息安全對運算速度和系統安全性的需求,硬件設施的開發顯示出其重要性,硬件加密模塊的地位也越來越重要。但其安全性仍存在著一定的問題,對安全性研究仍是不可放松的一個重要問題。 本文介紹了目前幾種流行加密算法及標準,并對典型的公鑰密碼標準RSA進一步說明。RSA算法可以進行數字簽名、數據加/解密,將其應用于數據安全領域具有很大的意義。針對于目前硬件加解密相對于軟件加解密的種種優勢,論文重點研究RSA算法的基于硬件FPGA的設計實現方案。FPGA是近幾年的超大規模集成電路設計的焦點,其速度及成本等都占有一定的優勢。對RSA算法的FPGA設計,論文主要研究兩方面的內容:密鑰生成部分中的素數檢測問題和加/解密算法中關鍵瓶頸--大數模乘及模冪運算。并進行了軟硬件的仿真、驗證與測試。論文對RSA設計模塊的可應用領域之一--智能卡及其安全性做了簡單的介紹,并對論文所研究實現的模塊在其中的應用進行了說明,從而體現了其實際應用價值。

    標簽: FPGA 智能卡 加密模塊

    上傳時間: 2013-07-06

    上傳用戶:juyuantwo

  • 200多個常見的VC++加密算法源碼

    200多個常見的VC++加密算法代碼,像DES、ASN、hex、rsa等等算法,你可以先下載保存在電腦上,以后或許能用到,加密也是常用的一種程序數據處理方式,實用性比較大。

    標簽: 200 VC 加密算法 源碼

    上傳時間: 2013-04-24

    上傳用戶:iswlkje

  • 使用Verilog編寫的同步FIFO

    使用Verilog編寫的同步FIFO,可通過設置程序中的DEPTH設置FIFO的深度,FIFO_WRITE_CLOCK上升沿向FIFO中寫入數據,\r\nFIFO_READ_CLOCK上升沿讀取數據。本程序對FIFO上層操作簡單實用。

    標簽: Verilog FIFO 編寫

    上傳時間: 2013-08-12

    上傳用戶:ljt101007

  • 教大家如何使用FPGA中的SignalTap

    教大家如何使用FPGA中的SignalTap,這是一個相當有用的工具

    標簽: SignalTap FPGA 如何使用

    上傳時間: 2013-08-13

    上傳用戶:hakim

  • 使用VHDL編寫的頻率的精確測量方法的代碼

    文檔中給出了使用VHDL編寫的頻率的精確測量方法的代碼,同時還有cPLD與e2rom等的接口代碼

    標簽: VHDL 編寫 精確測量 代碼

    上傳時間: 2013-08-30

    上傳用戶:1318695663

  • 一篇關于介紹如何使用Cadence工具的介紹資料

    一篇關于介紹如何使用Cadence工具的介紹資料

    標簽: Cadence 如何使用

    上傳時間: 2013-09-04

    上傳用戶:zhangyi99104144

  • 使用DXP軟件的點滴

    該文件,記錄了使用DXP軟件的點滴,希望對大家有用.

    標簽: DXP 軟件 點滴

    上傳時間: 2013-09-11

    上傳用戶:qq527891923

  • 使用時鐘PLL的源同步系統時序分析

    使用時鐘PLL的源同步系統時序分析一)回顧源同步時序計算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數的意義:Etch Delay:與常說的飛行時間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結果的后處理得來。請看下面圖示:圖一為實際電路,激勵源從輸出端,經過互連到達接收端,傳輸延時如圖示Rmin,Rmax,Fmin,Fmax。圖二為對應輸出端的測試負載電路,測試負載延時如圖示Rising,Falling。通過這兩組值就可以計算得到Etch Delay 的最大和最小值。

    標簽: PLL 時鐘 同步系統 時序分析

    上傳時間: 2013-11-05

    上傳用戶:VRMMO

主站蜘蛛池模板: 庆阳市| 莱阳市| 克拉玛依市| 芦山县| 开阳县| 苍溪县| 龙州县| 凌源市| 临漳县| 砀山县| 志丹县| 方正县| 梁河县| 威海市| 洮南市| 长岛县| 寿宁县| 汶上县| 阳原县| 连城县| 称多县| 桑日县| 迁西县| 崇仁县| 吐鲁番市| 昌吉市| 武隆县| 南平市| 额尔古纳市| 丰镇市| 霍州市| 府谷县| 阳朔县| 灵台县| 通辽市| 绍兴县| 洛川县| 石棉县| 韩城市| 梅河口市| 德格县|