壓縮包內(nèi)是免費(fèi)的TCP/IP協(xié)議棧uIP源碼。
上傳時(shí)間: 2013-06-25
上傳用戶:關(guān)外河山
ALTERA的spi的ip核,里面有詳細(xì)的過程歡迎下載
上傳時(shí)間: 2013-04-24
上傳用戶:z1191176801
利用FPGA的51 ,IP核實(shí)現(xiàn)與單片機(jī)和ARM的串口通信
上傳時(shí)間: 2013-08-05
上傳用戶:lalaruby
在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)DA轉(zhuǎn)換.doc
標(biāo)簽: 測(cè)控系統(tǒng) IP核 DA轉(zhuǎn)換
上傳時(shí)間: 2013-08-13
上傳用戶:13736136189
Run Pac-man Game Based on 8086/8088 FPGA IP Core
標(biāo)簽: Pac-man Based Game 8086
上傳時(shí)間: 2013-08-23
上傳用戶:JamesB
arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。
標(biāo)簽: verilog fpga arm9 arm
上傳時(shí)間: 2013-08-23
上傳用戶:xlcky
關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
標(biāo)簽: FPGA VHDL 常識(shí) IP核
上傳時(shí)間: 2013-09-03
上傳用戶:tsfh
本文探討的重點(diǎn)是PCB設(shè)計(jì)人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個(gè)PCB設(shè)計(jì)。從圖1可以看出,設(shè)計(jì)工程師的職責(zé)是通過布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計(jì)人員,由他們完成剩余的設(shè)計(jì)。 圖1:設(shè)計(jì)工程師獲取IP,PCB設(shè)計(jì)人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個(gè)PCB設(shè)計(jì)。現(xiàn)在無需再通過設(shè)計(jì)工程師和PCB設(shè)計(jì)人員之間的交互和反復(fù)過程來獲取正確的設(shè)計(jì)意圖,設(shè)計(jì)工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對(duì)PCB設(shè)計(jì)人員來說幫助很大。在很多設(shè)計(jì)中,設(shè)計(jì)工程師和PCB設(shè)計(jì)人員要進(jìn)行交互式布局和布線,這會(huì)消耗雙方許多寶貴的時(shí)間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時(shí)間,且效率低下。設(shè)計(jì)工程師提供的最初規(guī)劃可能只是一個(gè)手工繪圖,沒有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計(jì)人員參與到設(shè)計(jì)中來,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,這個(gè)設(shè)計(jì)可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計(jì)人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計(jì)效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級(jí)較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級(jí)規(guī)劃可能需要更多細(xì)節(jié)來為其它信號(hào)提供必要的優(yōu)先級(jí)。
標(biāo)簽: PCB 分 利用IP 拓?fù)湟?guī)劃
上傳時(shí)間: 2013-10-12
上傳用戶:sjyy1001
摘要:隨著網(wǎng)絡(luò)技術(shù)和單片機(jī)技術(shù)的發(fā)展,嵌入式網(wǎng)絡(luò)在遠(yuǎn)程控制領(lǐng)域擁有廣泛的應(yīng)用前景。文中以Atmega16單片機(jī)和CP2200網(wǎng)絡(luò)芯片為硬件平臺(tái),設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)面向遠(yuǎn)程工業(yè)控制領(lǐng)域的精簡(jiǎn)TCP/IP協(xié)議棧,包括ARP,IP,UDP及TCP等協(xié)議模塊。文中給出了系統(tǒng)的硬件設(shè)計(jì),詳細(xì)論述了精簡(jiǎn)TCP/IP協(xié)議棧的實(shí)現(xiàn)方法,并給出了一個(gè)遠(yuǎn)程控制的應(yīng)用實(shí)例。該系統(tǒng)具有低成本、易使用的特點(diǎn)。關(guān)鍵詞:單片機(jī) 以太網(wǎng) CP2200 TCP/IP
標(biāo)簽: TCP IP 單片機(jī) 協(xié)議棧
上傳時(shí)間: 2013-11-13
上傳用戶:fac1003
設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功能仿真和時(shí)序仿真,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開發(fā)板上完成了硬件驗(yàn)證。
上傳時(shí)間: 2013-11-02
上傳用戶:gundan
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1