亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga 無線通信 Matlab

  • 并口epp模式下與fpga通信例子

    并口epp模式下與fpga通信例子,附源碼

    標(biāo)簽: fpga epp 并口 模式

    上傳時間: 2013-09-03

    上傳用戶:caiqinlin

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發(fā)環(huán)境下新建一個工程,然后將文檔中的各個模塊程序添加進(jìn)去,即可運行仿真。源程序已經(jīng)過本人的仿真驗證。

    標(biāo)簽: FPGA UART 串行通信 控制器

    上傳時間: 2013-09-03

    上傳用戶:xieguodong1234

  • FPGA和PC機(jī)之間串行通信對輸出正弦波頻率的控制

    1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達(dá)到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機(jī)之間串行通信,從而實現(xiàn)用PC機(jī)改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。

    標(biāo)簽: FPGA PC機(jī) 串行通信 輸出

    上傳時間: 2013-09-06

    上傳用戶:zhuimenghuadie

  • FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的

    FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的,,,,,

    標(biāo)簽: FPGA VHDL ARM EPI

    上傳時間: 2013-10-21

    上傳用戶:zhyfjj

  • MATLAB及其在FPGA中的應(yīng)用(第2版)

    MATLAB及其在FPGA中的應(yīng)用(第2版)

    標(biāo)簽: MATLAB FPGA 中的應(yīng)用

    上傳時間: 2013-11-01

    上傳用戶:wettetw

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實現(xiàn)

    針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時間: 2013-11-06

    上傳用戶:liu123

  • 基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計與實現(xiàn)

    為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖。測試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計已經(jīng)成功應(yīng)用于某樣機(jī)中。

    標(biāo)簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-11-25

    上傳用戶:王成林。

  • 《無線通信FPGA實現(xiàn)》這本書中的代碼

    《無線通信FPGA實現(xiàn)》這本書中的代碼,所有matlab的

    標(biāo)簽: FPGA 無線通信 代碼

    上傳時間: 2017-05-10

    上傳用戶:清風(fēng)冷雨

  • 書籍“無線通信fpga設(shè)計”里的源代碼實例

    書籍“無線通信fpga設(shè)計”里的源代碼實例,里面有verilog和MATLAB兩種語言實例

    標(biāo)簽: fpga 書籍 無線通信 源代碼

    上傳時間: 2013-12-14

    上傳用戶:yyq123456789

  • 無線通信FPGA設(shè)計

    這是一本關(guān)于FPGA和Matlab結(jié)合運用的無線通信方面的書籍,上傳的書籍中每章對應(yīng)的工程實例代碼,非常適合對數(shù)字信號處理方面的FPGA愛好者。

    標(biāo)簽: FPGA 無線通信 Matlab

    上傳時間: 2015-06-29

    上傳用戶:nuomi

主站蜘蛛池模板: 建湖县| 钦州市| 武汉市| 彭阳县| 嘉义市| 沙田区| 鹤峰县| 南岸区| 台北县| 临高县| 勃利县| 卢湾区| 井研县| 新和县| 都安| 光山县| 浮梁县| 会东县| 内黄县| 武宣县| 榆林市| 湛江市| 陆川县| 屏南县| 沛县| 南安市| 扎兰屯市| 唐海县| 邛崃市| 和政县| 龙泉市| 天祝| 南乐县| 垦利县| 板桥市| 五寨县| 闻喜县| 丰城市| 同仁县| 绵竹市| 阿鲁科尔沁旗|