EP2C5T144開發板簡介,這是關于FPGA的一塊開發板是一個最小系統
上傳時間: 2013-11-03
上傳用戶:cooran
開發板引腳資料
上傳時間: 2013-11-24
上傳用戶:啊颯颯大師的
電子發燒友網:針對目前電子發燒友網舉辦的“玩轉FPGA:iPad2,賽靈思開發板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設計流程不是很熟悉,所以特意在此整理了一些相關知識,希望對大家有所幫助。當然也希望Xilinx FPGA愛好者能跟我們一起來探討學習! 本文主要幫助大家熟悉利用ISE進行Xilinx 公司FPGA 代碼開發的基本流程。主要是幫助初學者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發基礎,所以對每個步驟并不進行深入的討論。 圖 實例顯示成果圖
上傳時間: 2013-11-06
上傳用戶:時代將軍
之前也一直在做關于Xilinx FPGA各個方面的文章,但是總體而言就顯得有些雜,總希望能有人能整理一下便于查閱;另外針對目前電子發燒友網舉辦的“玩轉FPGA:iPad2,賽靈思開發板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設計流程不是很熟悉,所以想了想,最終還是決定自己動手整合一下。一方面給自己梳理梳理相關知識架構,另一方面的話,跟大家分享分享,希望對大家有所幫助,當然更加希望Xilinx? FPGA工程師/愛好者能跟我們一起來探討學習!《成為Xilinx FPGA設計專家》這本電子書,計劃分為3大部分:基礎篇、提升篇、高級篇。 當然這里講的就是《成為Xilinx FPGA設計專家》(基礎篇)。本電子書主要論述了等相關內容。本電子書旨在解決工程師日常設計中所需的基礎知識,希望這本電子書可以對各位Xilinx? FPGA工程師/愛好者有所幫助。
上傳時間: 2013-11-02
上傳用戶:q986086481
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-06
上傳用戶:liu123
摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設計使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發板ML505 上同時設計實現了支持TCP/IP 協議的10M/100M/1000M 的三態以太網和千兆光以太網的SOPC 系統,并對涉及的關鍵技術進行了說明。關鍵詞:FPGA;EDK;SOPC;嵌入式開發;EMAC;MicroBlaze 本研究采用業界最新的Xilinx 65ns工藝級別的Virtex-5LXT FPGA 高級開發平臺,滿足了對于建造具有更高性能、更高密度、更低功耗和更低成本的可編程片上系統的需求。Virtex-5以太網媒體接入控制器(EMAC)模塊提供了專用的以太網功能,它和10/100/1000Base-T外部物理層芯片或RocketIOGTP收發器、SelectIO技術相結合,能夠分別實現10M/100M/1000M的三態以太網和千兆光以太網的SOPC 系統。
上傳時間: 2013-10-14
上傳用戶:sun_pro12580
我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?
上傳時間: 2013-10-12
上傳用戶:han_zh
設計了一個基于FPGA的單精度浮點數乘法器.設計中采用改進的帶偏移量的冗余Booth3算法和跳躍式Wallace樹型結構,并提出對Wallace樹產生的2個偽和采用部分相加的方式,提高了乘法器的運算速度;加入對特殊值的處理模塊,完善了乘法器的功能.本設計在Altera DE2開發板上進行了驗證.
上傳時間: 2013-10-09
上傳用戶:xjy441694216
其中包括有多種FPGA開發板的原理圖
上傳時間: 2013-10-12
上傳用戶:李彥東
spartan-3e-FPGA開發板
上傳時間: 2015-01-01
上傳用戶:lml1234lml