亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga開發(fā)(fā)板

  • 數(shù)字式π/4-DQPSK調(diào)制解調(diào)研究與FPGA實現(xiàn)

      數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好、抗衰落性能強、可用非相干解調(diào)等突出特點。在移動通信、衛(wèi)星通信中得到廣泛應用。  本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個模塊的設(shè)計實現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設(shè)計;采用VHDL硬件描述語言在Xilinx公司的ISE5.2開發(fā)環(huán)境下設(shè)計實現(xiàn)各個模塊,通過了時序仿真,實現(xiàn)了正確解調(diào);分析了在實現(xiàn)過程中,采用1bit差分檢測了誤碼率。文章由推出的誤碼率表達式得到靜態(tài)高斯噪聲下,信噪比為16dB時誤碼率可達10-8。用Protel99SE進行PCB板設(shè)計,完成程序下載進FPGA芯片以及電路調(diào)試,其輸入符號速率200kbps,調(diào)制中頻455kHz。測試結(jié)果驗證了程序的正確,實現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預定的目標。  

    標簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)

    上傳時間: 2013-04-24

    上傳用戶:June

  • 面向特種LCD圖像處理方法與FPGA實現(xiàn)研究

    本文研究特種LCD的圖像處理方法和FPGA實現(xiàn)方案,并研制出基于FPGA的若干實際應用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為:  (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進3階矩陣運算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運行速度。  (2)研究利用FPGA實現(xiàn)圖像實時縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實時計算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進行插值計算,僅使用FPGA中的3個雙端口RAM來緩沖圖像數(shù)據(jù),沒有外擴大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性。  (3)設(shè)計一種針對特種LCD更為簡捷、有效的隔行轉(zhuǎn)逐行掃描的實現(xiàn)方案,即利用圖像實時縮放的方法,把一場圖像縮放到LCD的分辨率,實現(xiàn)復合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復合視頻信號時,遇到圖像信息丟失或顯示效果不佳的問題。  (4)設(shè)計出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數(shù)字邏輯自動合成,編程簡單靈活,使特種LCD的參數(shù)調(diào)整更加方便。  (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數(shù)的實時調(diào)整,并提供全功能的透明OSD菜單進行指示。  (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對某型號機載特種LCD進行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實時調(diào)整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗與性能測試,并已裝機。  (7)研制成功基于DSP和FPGA的圖像采集顯示板,實現(xiàn)了對全分辨率復合視頻信號進行25幀/秒的實時采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實時處理能力,使之能夠完成一定復雜度的實時圖像處理。

    標簽: FPGA LCD 圖像 處理方法

    上傳時間: 2013-06-12

    上傳用戶:ivan-mtk

  • 基于單片F(xiàn)PGA的雷達處理機實現(xiàn)

    根據(jù)雷達、圖像、通信等領(lǐng)域?qū)π盘柛咚偬幚淼囊螅芯咳藛T正尋求新的高速的數(shù)字信號處理實現(xiàn)方法,以滿足這種高速地處理數(shù)據(jù)的需要。 本文對單片F(xiàn)PGA的雷達處理機實現(xiàn)進行了研究。文章根據(jù)線性調(diào)頻信號脈沖壓縮理論,選擇合適的加窗函數(shù),對線性調(diào)頻信號進行脈沖壓縮,得出仿真結(jié)果;完成了雷達信號處理部分的PCB制版;確定了與其他PCB板之間的接口關(guān)系;編寫了FPGA程序,采用DA算法并根據(jù)FIR原理實現(xiàn)32階濾波器,進行了脈沖壓縮處理。  

    標簽: FPGA 雷達 處理機

    上傳時間: 2013-04-24

    上傳用戶:suonidaoke

  • 基于FPGA的工業(yè)X-CT二代掃描控制系統(tǒng)研究

    工業(yè)X-CT(X-ray Computed Tomography)無損檢測技術(shù)是以不損傷或者破壞被檢測對象的一種高新檢測技術(shù),被譽為最佳的無損檢測手段,在無損檢測領(lǐng)域日益受到人們的青睞。近年來,各國都在投入大量的人力、物力對其進行研究與開發(fā)。 目前,工業(yè)CT主要采用第二代和第三代掃描方式。在工業(yè)CT第三代掃描方式中,掃描系統(tǒng)僅作“旋轉(zhuǎn)”運動,控制系統(tǒng)比較簡單。對此,我國已取得了可喜的成績。然而,對工業(yè)CT系統(tǒng)中的二代掃描運動控制系統(tǒng),即針對“平移+旋轉(zhuǎn)”運動的控制系統(tǒng)的研究,我國已有采用,但與發(fā)達國家相比,還存在較大的差距。二代掃描方式與其它掃描方式相比,具有對被檢物的尺寸沒有要求,且能夠?qū)Ω信d趣的檢測區(qū)域進行局部掃描的獨特優(yōu)點。同時X光源的射線出束角較小(一般小于20°),因此在工業(yè)X-CT系統(tǒng)主要采用二代掃描運動控制。有鑒于此,本論文結(jié)合有關(guān)科研項目,開展了工業(yè)X-CT二代掃描控制系統(tǒng)的研究。 論文首先介紹了工業(yè)X-CT系統(tǒng)的工作原理和各種掃描運動控制方式的特點,闡述了開展二代掃描控制的研究目的和意義。其次,根據(jù)二代掃描控制的特點,提出了“在優(yōu)先滿足工業(yè)X-CT二代掃描控制的基礎(chǔ)上,力求實現(xiàn)對工業(yè)X-CT掃描運動的通用控制,使其能同時支持一、三代掃描方式”的設(shè)計思想。據(jù)此,研究確立了基于單片機AT89LV52及FPGA芯片EP1C3T100C8的運動控制架構(gòu),以實現(xiàn)二代掃描控制系統(tǒng)的設(shè)計方案。論文詳細介紹了可編程邏輯器件FPGA的工作原理和開發(fā)流程,并對其相關(guān)開發(fā)環(huán)境QuartusII4.1作了闡述。結(jié)合運動控制系統(tǒng)的硬件設(shè)計,詳細介紹了各功能模塊的具體設(shè)計過程,給出了相關(guān)的設(shè)計原理框圖和實際運行波形。并制作了相應的PCB板,調(diào)試了整個硬件控制系統(tǒng)。最后,論文還詳細研究了利用VisualC++6.0來完成上位機控制軟件的設(shè)計,給出了運動控制主界面及掃描運動控制功能軟件設(shè)計的流程圖。 論文對整個運動控制系統(tǒng)采用的經(jīng)濟型的開環(huán)控制技術(shù)所帶來的不利影響,分析研究了增加步進電機的細分數(shù)以提高掃描精度的可能性,并對所研究的控制系統(tǒng)在調(diào)試過程中出現(xiàn)的一些問題及解決方案作了簡要的分析,提出了一些完善方法。

    標簽: FPGA X-CT 工業(yè) 掃描控制

    上傳時間: 2013-04-24

    上傳用戶:stella2015

  • 基于FPGA的8051 IP核的設(shè)計

    本文探索了自主系統(tǒng)CPU設(shè)計方法和經(jīng)驗,同時對80C51產(chǎn)品進行了必要的改進。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關(guān)EDA軟件平臺的支持下進行基于FPGA的8051芯片的設(shè)計。在已公開的8051源代碼的基礎(chǔ)上,對其中的程序存儲器、指令存儲器做了較大幅度的修改,增加了定時器、串行收發(fā)器的軟件編寫,VerilogHDL語句共6000余行(見附錄光盤)。在設(shè)計中筆者特別的注意了源代碼中組合邏輯循環(huán)的去除,時序設(shè)計中合理確定建立時間和保持時間,保證了工作頻率的提高(工作頻率由12MHz提高到約30MHz),串行收發(fā)器的下載實驗驗證了該模塊頻率的提高。對設(shè)計高頻CPU提供了有益的借鑒。本文利用Modelsim進行了功能仿真和后仿真,利用Synplify進行了綜合,仿真和綜合結(jié)果達到了設(shè)計的預期要求,并為下載和組成系統(tǒng)作了準備工作(設(shè)計了外圍電路的PCB板圖)。

    標簽: FPGA 8051 IP核

    上傳時間: 2013-06-28

    上傳用戶:梧桐

  • 嵌入式USB總線器件端處理器的FPGA實現(xiàn)研究

      本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級實現(xiàn)及FPGA原型驗證、和ASIC實現(xiàn)研究,包括從模型建立、算法仿真、各個模塊的RTL級設(shè)計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設(shè)計中。  本文重點對嵌入式USB器件端處理器的FPGA實現(xiàn)作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數(shù)據(jù)入FPGA開發(fā)板,測試模塊讀入測試數(shù)據(jù),發(fā)送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數(shù)據(jù)的正確。     

    標簽: FPGA USB 嵌入式 器件

    上傳時間: 2013-07-24

    上傳用戶:1079836864

  • 基于FPGA的DES加密系統(tǒng)設(shè)計與實現(xiàn)

    本文設(shè)計實現(xiàn)了一種基于FPGA的DES加密系統(tǒng)。 概括起來,本文主要完成了以下幾方面的主要工作:完成了DES加密系統(tǒng)的整體設(shè)計。整個系統(tǒng)包括DES加密核心模塊,UART通信接口模塊和BLOCKRAM存儲模塊。以EITS2003開發(fā)板為硬件開發(fā)平臺,ISEwebpack為開發(fā)軟件,用Verilog硬件描述語言設(shè)計并且實現(xiàn)了三大模塊的具體功能及整體連接。用PC,串口調(diào)試工具,UART通信接口和EITS2003開發(fā)板測試并驗證了整個系統(tǒng)的功能。探討了DES加密系統(tǒng)在軍事通信總站內(nèi)的應用。

    標簽: FPGA DES 加密 系統(tǒng)設(shè)計

    上傳時間: 2013-06-14

    上傳用戶:dancnc

  • 數(shù)字相關(guān)器解調(diào)系統(tǒng)設(shè)計與FPGA實現(xiàn)

    數(shù)字相關(guān)器是無線數(shù)字接收機的重要組成部分,它主要用于對中頻數(shù)字化后的信號進行解調(diào)和同步,從而恢復出原始的基帶數(shù)據(jù).本文的重點是如何高效的實現(xiàn)無線通信接收系統(tǒng)中數(shù)字中頻部分,主要研究如何對MSK信號進行正確、有效、實時的解調(diào),其內(nèi)容包括1.MSK信號簡介及分析,研究其特征,以便有效的對其解調(diào).2.對解調(diào)技術(shù)中涉及的重點模塊,比如NCO、CORDIC算法等做了理論上的介紹與分析.3.MSK信號的數(shù)字解調(diào)技術(shù),比較了各種解調(diào)技術(shù),主要是正交解調(diào)和差分解調(diào),分析了它們的優(yōu)勢和劣勢,并進行了仿真驗證.4.在FPGA中實現(xiàn)了數(shù)字中頻系統(tǒng)的各個關(guān)鍵模塊.5.最終的解調(diào)模塊在實際的PCB基板上調(diào)試通過,并應用在實際產(chǎn)品中.

    標簽: FPGA 數(shù)字相關(guān)器 解調(diào) 系統(tǒng)設(shè)計

    上傳時間: 2013-06-21

    上傳用戶:1222

  • 基于FPGA和DSP的紅外圖像預處理算法研究

    隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點做了特定設(shè)計,集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計工程師提供了新的選擇。實時圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個復雜的圖像處理算法。將圖像處理算法進行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實現(xiàn)簡單、運算量大、實時性高的這類處理過程由大容量高性能的FPGA實現(xiàn),DSP則用來處理經(jīng)過預處理后的圖像數(shù)據(jù),來運行算法結(jié)構(gòu)復雜,乘加運算多的算法。整個系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應用,完成了Stratix芯片的選型。設(shè)計了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計圖。并對電路板進行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計,并調(diào)試成功,應用到FPGA的調(diào)試下載配置中,取得了良好的實驗與經(jīng)濟效果。(3)充分利用FPGA的設(shè)計開發(fā)軟件與工具,完成了中值濾波、形態(tài)學濾波和自適應閾值的FPGA實現(xiàn),并給出了詳細的實現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗調(diào)試,達到要求。(4)研究了PCI接口通訊的實現(xiàn)方式,選用PCI9054芯片實現(xiàn)通訊,完成PCI接口電路設(shè)計,經(jīng)過調(diào)試,實現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學習了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲器的擴展、時鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計。

    標簽: FPGA DSP 紅外 圖像預處理

    上傳時間: 2013-07-16

    上傳用戶:xiaowei314

  • 基于多相濾波的寬帶DDC及其FPGA實現(xiàn)

    隨著現(xiàn)代雷達技術(shù)的不斷發(fā)展,電子偵察設(shè)備面臨電磁環(huán)境日益復雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設(shè)備已是一項重要的任務.然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個數(shù)量級的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領(lǐng)域軟件無線電的成功應用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術(shù)的快速發(fā)展,以及FPGA的廣泛應用,在很大程度上影響了數(shù)字電路的設(shè)計與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結(jié)構(gòu),并從軟件無線電原理出發(fā),從理論推導和計算機仿真兩方面對該結(jié)構(gòu)進行了驗證,并進一步給出該結(jié)構(gòu)改進方案以及改進的多相濾波數(shù)字下變頻結(jié)構(gòu)的硬件實現(xiàn)方法.本文將多相濾波下變頻的并行結(jié)構(gòu)應用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時也大大提高了實時處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設(shè)計了實驗電路,利用微機串口,與實驗目標板進行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對各種實現(xiàn)方法加以驗證和比較.

    標簽: FPGA DDC 多相濾波 寬帶

    上傳時間: 2013-07-13

    上傳用戶:華華123

主站蜘蛛池模板: 日喀则市| 克拉玛依市| 浦东新区| 交口县| 张家口市| 浪卡子县| 临沭县| 安平县| 彰化县| 麦盖提县| 嵊州市| 包头市| 色达县| 珲春市| 南召县| 吉林省| 长海县| 自贡市| 惠安县| 明星| 重庆市| 屏南县| 江川县| 衡水市| 乌什县| 兴隆县| 龙口市| 尉犁县| 四子王旗| 都昌县| 石狮市| 乌鲁木齐县| 金寨县| 汾西县| 格尔木市| 东阿县| 曲阳县| 闽侯县| 雅江县| 竹北市| 沁水县|