Graphic Library for KS0108 controlLER (128x64 Dot Display). Written with gss AVR- Compiler.
標(biāo)簽: controlLER Compiler Graphic Display
上傳時間: 2014-01-11
上傳用戶:wangchong
INTEL PCIE轉(zhuǎn)4路千兆以太網(wǎng)芯片ethernet-controlLER-i350 995頁
標(biāo)簽: intel pcie 以太網(wǎng) ethernet
上傳時間: 2022-02-23
上傳用戶:
usb+serial+controlLER驅(qū)動
上傳時間: 2022-05-04
上傳用戶:XuVshu
RTS5411 USB3.0 HUB controlLER v1.22011年,Realtek(瑞昱)開發(fā)出了業(yè)界公認(rèn)的低功耗,高性能的USB3.0 Hub 主控,RTS5401-GR。它超小的體積(QFN76)和規(guī)范化的設(shè)計(USB IF認(rèn)證,BC1.2和支持蘋果設(shè)備快充),贏得了行內(nèi)一致認(rèn)可。如今,打磨再打磨,瑞昱在原有的優(yōu)勢基礎(chǔ)上,又新推一款更具性價比的USB3.0 Hub 主控IC,RTS5411-GR。此款I(lǐng)C的推出目的就是優(yōu)化功耗,提高性能,降低客戶Bom成本。那么,此款主控到底有何改善和更新呢? 眾所周知,目前世面上的Hub 主控,諸如創(chuàng)唯(GL3520) 威盛(VL812) 等等,都需要外掛一顆Flash,把配置文件(Bin文件)燒錄其中,才能控制各個下行端口的設(shè)置。 而且,還需要一顆降壓IC(5.5~3V to 1.2V)。 如此才能是整塊板子正常工作,達(dá)到設(shè)計要求。 而現(xiàn)在,RTS5411-GR內(nèi)置Efuse功能,可把Bin程序燒錄到IC內(nèi)部,這樣就省去外掛SPI FLASH,使客戶再次Cost Down. 另外,該IC已內(nèi)置降壓IC(5.5~3V to 1.2V) 因此,在整個Bom設(shè)計中,無需再加一顆降壓IC。 上述兩點,可以讓整個Bom節(jié)省大約RMB1.00的成本,這使得客戶的Hub產(chǎn)品更具價格優(yōu)勢!
上傳時間: 2022-06-22
上傳用戶:
UCGUI最新版源碼簡介 UCGUI3.90版源碼有如下幾點新的變化. 1.這個版本的UCGUI提供了模擬器的源碼(早知我不用那么辛苦反編譯出模擬器源碼了,不過大家可以比較一下看). 2.還有JPEG圖版支持 3.ListView控件支持. 4.Menu菜單支持. 5.ScrollBar滾動條支持. 6.multi-controlLER多控制器支持. 另外源碼上還有很多的調(diào)整, 將控件的功能分開到各個文件當(dāng)中更易于將來擴(kuò)充, 大家仔細(xì)看看
上傳時間: 2013-07-11
上傳用戶:ywqaxiwang
隨著當(dāng)今科學(xué)技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個行業(yè)得到廣泛的應(yīng)用,而FPGA技術(shù)的不斷成熟改變了通常采用并行計算機(jī)或數(shù)字信號處理器(DSP)、專用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(FPGA)憑借其較低的開發(fā)成本、較高的并行處理速度、較大的靈活性及其較短的開發(fā)周期等特點,在圖像處理系統(tǒng)中有獨特的優(yōu)勢。 本文提出了一種基于FPGA的圖像采集處理系統(tǒng)解決方案,并選用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324為核心,設(shè)計開發(fā)了圖像采集處理的軟硬件綜合系統(tǒng)。文章闡述了如何在FPGA中嵌入NiosII軟核處理器并完成圖像采集處理系統(tǒng)功能的設(shè)計方案。硬件電路上,系統(tǒng)設(shè)計了三塊電路板:FPGA核心處理板、圖像采集卡、圖像顯示卡,其中通過I2C總線對采集卡的工作模式進(jìn)行配置,在采集模塊控制下,將采集到的圖像數(shù)據(jù)存儲到SDRAM;根據(jù)VGA顯示原理及其時序關(guān)系,設(shè)計了VGA顯示輸出控制模塊,合成了VGA工作的控制信號,又根據(jù)VGA顯示器的工業(yè)標(biāo)準(zhǔn),合成VGA接口的水平和幀同步信號。邏輯硬件上,應(yīng)用SOPCBuilder工具生成了FPGA內(nèi)部的邏輯硬件功能模塊,定制了NiosII IP core、CMOS圖像采集模塊、VGA controlLER及其I2C總線接口,系統(tǒng)各模塊間通過Avalon總線連接起來。軟件部分,在NiosII內(nèi)核處理器上實現(xiàn)了彩色圖像顏色空間轉(zhuǎn)換、二值化、形態(tài)學(xué)腐蝕處理及其目標(biāo)定位等算法。實驗結(jié)果證明了本文提出的方案及算法的正確性,可行性。
標(biāo)簽: FPGA 圖像采集 處理系統(tǒng)
上傳時間: 2013-08-05
上傳用戶:woshiyaosi
本文介紹了基于軟PLC(Programmable Logic controlLER,可編程控制器)的嵌入式技術(shù)起源和背景,綜述了基于軟PLC的嵌入式系統(tǒng)的關(guān)鍵技術(shù)和優(yōu)點,最后介紹了其設(shè)計和實現(xiàn)的方法。 基于軟PLC的嵌入式系統(tǒng)的研究與實現(xiàn)分為開發(fā)系統(tǒng)和運行系統(tǒng)(又稱為虛擬機(jī)系統(tǒng))。本文概述了開發(fā)系統(tǒng),其運行于PC機(jī)的操作系統(tǒng)如Windows或者Linux等,為用戶提供一個大眾化的編程環(huán)境,它包含編輯器、編譯器、連接器、調(diào)試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機(jī)系統(tǒng)可執(zhí)行的目標(biāo)代碼文件;分析了開發(fā)系統(tǒng),其中詳細(xì)描述了編譯模塊的編制過程,實現(xiàn)了將指令表語言轉(zhuǎn)換為運行系統(tǒng)能夠識別的C/C++指令的功能;詳細(xì)地研究了梯形圖轉(zhuǎn)換為指令表語言,以及由指令表語言向梯形圖語言的算法和數(shù)據(jù)結(jié)構(gòu)。調(diào)試器借助于虛擬機(jī)運行系統(tǒng)提供的服務(wù)可完成對應(yīng)用程序的調(diào)試糾錯;討論了uCLinux操作系統(tǒng)和編譯調(diào)試技術(shù),以及采用ModBus/TCP工業(yè)通信協(xié)議的通信接口用于開發(fā)系統(tǒng)和運行系統(tǒng)之間的通信。 另一方面,本文分析了虛擬機(jī)運行系統(tǒng),它運行于安裝了uCLinux的ARM7平臺上,包括運行內(nèi)核模塊、系統(tǒng)管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統(tǒng)的研究與實現(xiàn)要求,本文在對其進(jìn)行了uCLinux小型化研究的同時探討了雙內(nèi)核實時性方案,解決了uCLinux實時性不足的問題。運行內(nèi)核模塊調(diào)度和執(zhí)行應(yīng)用程序并管理時鐘。系統(tǒng)管理模塊管理系統(tǒng)狀態(tài)和內(nèi)存。通信模塊用于開發(fā)系統(tǒng)及I/O設(shè)備通信。在此基礎(chǔ)上,對基于軟PLC的嵌入式系統(tǒng)的進(jìn)行了設(shè)計與實現(xiàn),并通過試驗將編譯的目標(biāo)代碼傳遞到基于軟PLC的嵌入式運行系統(tǒng)中,實現(xiàn)了控制功能,驗證了生成目標(biāo)代碼的正確性和開發(fā)系統(tǒng)的可行性,實現(xiàn)了編輯界面友好,系統(tǒng)開放,性價比較高的軟PLC嵌入式系統(tǒng),達(dá)到了預(yù)期的目標(biāo),具有一定理論和應(yīng)用價值。
標(biāo)簽: PLC 軟 嵌入式系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:jiiszha
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實際需要,設(shè)計了一個藍(lán)牙HCI-UART(Host controlLER Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計采用TOP-DOWN設(shè)計方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實現(xiàn)原理和設(shè)計指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進(jìn)行模塊設(shè)計,設(shè)計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進(jìn)行功能仿真和時序仿真;最后進(jìn)行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進(jìn)行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設(shè)計正確,功能良好,符合設(shè)計要求。
標(biāo)簽: HCIUART FPGA 藍(lán)牙
上傳時間: 2013-07-13
上傳用戶:wfl_yy
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP controlLER的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。
上傳時間: 2013-07-20
上傳用戶:頂?shù)弥?/p>
fpga NAND Flash controlLER
標(biāo)簽: NANDFlashcontrolLER zip
上傳時間: 2013-07-08
上傳用戶:xzt
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1