亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

altera-FPGA-CPLD

  • Altera FPGA的特殊管腳的連接(中文)

    AlteraFPGA的特殊管腳的連接(中文)

    標(biāo)簽: Altera FPGA 管腳 連接

    上傳時(shí)間: 2013-09-01

    上傳用戶:xhwst

  • Altera FPGA的電源解決方案

    Abstract: Field-programmable gate arrays (FPGAs) are used in a wide variety of applications and end markets, including digital signalprocessing, medical imaging, and high-performance computing. This application note outlines the issues related to powering FPGAs.It also discusses Maxim's solutions for powering Altera® FPGAs.  

    標(biāo)簽: Altera FPGA 電源解決方案

    上傳時(shí)間: 2013-11-02

    上傳用戶:zhaoman32

  • FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)

    FPGA CPLD已成為業(yè)界焦點(diǎn),這篇經(jīng)驗(yàn)總結(jié)出自高人之手

    標(biāo)簽: FPGACPLD 數(shù)字電路 設(shè)計(jì)經(jīng)驗(yàn)

    上傳時(shí)間: 2013-11-24

    上傳用戶:liangrb

  • VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)

    FPGA/CPLD學(xué)習(xí)資料

    標(biāo)簽: VHDL 硬件描述語(yǔ)言 數(shù)字邏輯 電路設(shè)計(jì)

    上傳時(shí)間: 2014-12-28

    上傳用戶:zhaiye

  • 通過(guò)FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡(jiǎn)單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號(hào)處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺(tái)上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開(kāi)發(fā)平臺(tái)的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過(guò)FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。   4. 過(guò)時(shí)保護(hù)——較長(zhǎng)的 FPGA 產(chǎn)品生命周期,通過(guò) FPGA 新系列的器件移植,延長(zhǎng)工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會(huì)過(guò)時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡(jiǎn)化設(shè)計(jì)和軟件開(kāi)發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2013-11-18

    上傳用戶:tb_6877751

  • FPGA/CPLD與USB技術(shù)的無(wú)損圖像采集卡

    介紹了外置式USB無(wú)損圖像采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,它用于特殊場(chǎng)合的圖像處理及其相關(guān)領(lǐng)域。針對(duì)圖像傳輸?shù)奶攸c(diǎn),結(jié)合FPCA/CPLD和USB技術(shù),給出了硬件實(shí)現(xiàn)框圖,同時(shí)給出了PPGA/CPLD內(nèi)部時(shí)序控制圖和USB程序流程圖,結(jié)合框圖和部分程序源代碼,具體講述了課題中遇到的難點(diǎn)和相應(yīng)的解決方案。

    標(biāo)簽: FPGA CPLD USB 圖像采集卡

    上傳時(shí)間: 2013-10-29

    上傳用戶:qw12

  • 2級(jí)流水線實(shí)現(xiàn)的8位全加器的VHDL代碼

    2級(jí)流水線實(shí)現(xiàn)的8位全加器的VHDL代碼,適用于altera系列的FPGA/CPLD

    標(biāo)簽: VHDL 流水線 8位 全加器

    上傳時(shí)間: 2014-06-15

    上傳用戶:zhanditian

  • ARM,DSP,FPGA的區(qū)別:詳細(xì)介紹了ARM

    ARM,DSP,FPGA的區(qū)別:詳細(xì)介紹了ARM,DSP,F(xiàn)PGA/CPLD的異同。

    標(biāo)簽: ARM FPGA DSP 詳細(xì)介紹

    上傳時(shí)間: 2014-01-26

    上傳用戶:aig85

  • fpga cpldXILINXCPLD-JTAG fpga cpldXILINXCPLD-JTAG

    \fpga cpld\XILINXCPLD-JTAG \fpga cpld\XILINXCPLD-JTAG

    標(biāo)簽: cpldXILINXCPLD-JTAG fpga

    上傳時(shí)間: 2013-12-24

    上傳用戶:netwolf

  • 本文介紹了一個(gè)使用 VHDL 描述計(jì)數(shù)器的設(shè)計(jì)、綜合、仿真的全過(guò)程

    本文介紹了一個(gè)使用 VHDL 描述計(jì)數(shù)器的設(shè)計(jì)、綜合、仿真的全過(guò)程,作為我這一段 時(shí)間自學(xué) FPGA/CPLD 的總結(jié),如果有什么不正確的地方,敬請(qǐng)各位不幸看到這篇文章的 大俠們指正,在此表示感謝。當(dāng)然,這是一個(gè)非常簡(jiǎn)單的時(shí)序邏輯電路實(shí)例,主要是詳細(xì) 描述了一些軟件的使用方法。文章中涉及的軟件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim SE 6.0。

    標(biāo)簽: VHDL 計(jì)數(shù)器 仿真 過(guò)程

    上傳時(shí)間: 2016-10-04

    上傳用戶:Yukiseop

主站蜘蛛池模板: 商洛市| 响水县| 嵩明县| 高邑县| 弥渡县| 隆化县| 湘乡市| 宝坻区| 公主岭市| 密山市| 遂川县| 河北省| 湘西| 德令哈市| 大兴区| 西峡县| 尉氏县| 浮梁县| 益阳市| 成武县| 伊春市| 左贡县| 锡林浩特市| 勃利县| 昭平县| 邯郸市| 双牌县| 桂平市| 维西| 东辽县| 凉城县| 磴口县| 泉州市| 永康市| 惠安县| 准格尔旗| 富民县| 阜平县| 江西省| 台南县| 双城市|