用MATLAB 里的XILINX BLOCKS編寫, 實(shí)現(xiàn)Fibonacci sequence算法, 當(dāng)F為0時(shí), 輸出為0 F為1時(shí), 輸出為1 當(dāng)F為N 時(shí), 輸出為F的N-1 加上 F的N-2.
標(biāo)簽: Fibonacci sequence MATLAB BLOCKS
上傳時(shí)間: 2013-11-26
上傳用戶:亞亞娟娟123
無線通信fpga設(shè)計(jì)matlab、verilog代碼
標(biāo)簽: verilog matlab fpga 無線通信
上傳時(shí)間: 2016-06-23
上傳用戶:CHENKAI
分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計(jì)中優(yōu)點(diǎn), 然后結(jié)合FSK 信號(hào)的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號(hào)發(fā)生器模 型,以及對(duì)FSK 信號(hào)發(fā)生器模型進(jìn)行算法級(jí)仿真和生成VHDL 語言的方法,并在modelsim 中對(duì)FSK 信號(hào)發(fā)生器進(jìn)行RTL 級(jí)仿真,最后介紹了在FPGA 芯片中實(shí)現(xiàn)FSK 信號(hào)發(fā)生器的設(shè) 計(jì)方法。
標(biāo)簽: Simulink Builder MATLAB FPGA
上傳時(shí)間: 2013-11-29
上傳用戶:熊少鋒
This a matlab code that simulate the monte-carlo simulation of using 16-QAM with OFDM system under AWGN case.
標(biāo)簽: monte-carlo simulation simulate matlab
上傳時(shí)間: 2013-12-14
上傳用戶:yangbo69
數(shù)字上變頻DUC是與數(shù)字下變頻ddc相對(duì)應(yīng)的工作.目前實(shí)現(xiàn)方式主要有:專用芯片,通用DSP和FPGA實(shí)現(xiàn)三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應(yīng)的使用說明,對(duì)于從事雷達(dá),無線通信的工程人員和研究者有很大用處.
標(biāo)簽: Converter Digital XILINX FPGA
上傳時(shí)間: 2016-07-24
上傳用戶:jing911003
利用matlab編寫的m序列發(fā)生器。內(nèi)容參見《FPGA設(shè)計(jì)及應(yīng)用》褚振勇編 西安電子科技大學(xué)出版社
標(biāo)簽: matlab FPGA 編寫 序列
上傳時(shí)間: 2016-08-31
上傳用戶:dongqiangqiang
基于Xilinx XC3S500E的FPGA最小開發(fā)板制作的文章。
標(biāo)簽: Xilinx S500 500E FPGA
上傳時(shí)間: 2016-09-01
上傳用戶:13517191407
介紹了matlab/simulink在FPGA中的應(yīng)用,將matlab/simulingk和FPGA結(jié)合起來,對(duì)仿真具有一定的參考價(jià)值。
標(biāo)簽: simulink matlab FPGA 中的應(yīng)用
上傳時(shí)間: 2014-12-02
上傳用戶:84425894
802.11同步算法的matlab仿真與FPGA實(shí)現(xiàn),非常適合工程應(yīng)用
標(biāo)簽: 802.11 matlab FPGA 同步算法
上傳時(shí)間: 2014-01-25
上傳用戶:ZJX5201314
:針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給 出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片 設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA Spartan2E Xilinx 雙向端口
上傳時(shí)間: 2014-01-23
上傳用戶:tianjinfan
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1