亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Verilog基本電路設(shè)計(jì)指導(dǎo)書

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • 基于FPGA的多功能多路舵機控制器的實現

    伺服舵機作為基本的輸出執行機構廣泛應用于 遙控航模以及人形機器人的控制中。舵機是一種位 置伺服的驅動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機的位置,也可使用FPGA、 模擬電路、單片機來產生舵機的控制信號舊。應 用模擬電路產生PWM信號,應用的元器件較多, 會增加電路的復雜程度;若用單片機產生PWM信 號,當信號路數較少時單片機能滿足要求,但當 PWM信號多于4路時,由于單片機指令是順序執 行的,會產生較大的延遲,從而使PWM信號波形 不穩,導致舵機發生顫振。

    標簽: FPGA 多功能 多路 舵機

    上傳時間: 2013-11-20

    上傳用戶:cjh1129

  • 《Verilog HDL程序設計與應用》

    《Verilog HDL程序設計與實踐》系統講解了Verilog HDL的基本語法和高級應用技巧,對于每個知識點都按照開門見山、自頂向下的方式來組織內容,在介紹相關知識點之前,先告訴讀者其出現的背景、本質特征以及應用場景,讓讀者不僅掌握基本語法,還能夠獲得深層次理解。從結構上講,《Verilog HDL程序設計與實踐》以Verilog HDL的各方面開發為主線,遵照硬件應用系統開發的基本步驟和思路進行詳細講解,并穿插介紹ISE開發工具的操作技巧與注意事項,具備很強的可讀性、指導性和實用性。

    標簽: Verilog HDL 程序設計

    上傳時間: 2013-11-21

    上傳用戶:silenthink

  • 使用向量訊號產生器來提升收發器測試速度

     收發器乃新型通訊系統的基本組件,可以用於各種不同裝置包括手機、 收發器乃新型通訊系統的基本組件,可以用於各種不同裝置包括手機、 收發器乃新型通訊系統的基本組件,可以用於各種不同裝置包括手機、 WLANWLANWLANWLAN網路橋接器與蜂巢式基礎建設。

    標簽: 向量訊號產生器 收發器 測試 速度

    上傳時間: 2013-10-12

    上傳用戶:ligi201200

  • pcie_cn (pcie基本概念及其工作原理介紹)

    pcie基本概念及其工作原理介紹:PCI Express®(或稱PCIe®),是一項高性能、高帶寬,此標準由互連外圍設備專業組(PCI-SIG)制 訂,用于替代PCI、PCI Extended (PCI-X)等基于總線的通訊體系架構以及圖形加速端口(AGP)。 轉向PCIe主要是為了實現顯著增強系統吞吐量、擴容性和靈活性的目標,同時還要降低制造成本,而這 些都是基于總線的傳統互連標準所達不到的。PCI Express標準在設計時著眼于未來,并且能夠繼續演 進,從而為系統提供更大的吞吐量。第一代PCIe規定的吞吐量是每秒2.5千兆比特(Gbps),第二代規 定的吞吐量是5.0 Gbps,而最近公布PCIe 3.0標準已經支持8.0 Gbps的吞吐量。在PCIe標準繼續充分利 用最新技術來提供不斷加大的吞吐量的同時,采用分層協議也便于PCI向PCIe的演進,并保持了與現有 PCI應用的驅動程序軟件兼容性。 雖然最初的目標是計算機擴展卡以及圖形卡,但PCIe目前也廣泛適用于涵蓋更廣的應用門類,包括網絡 組建、通信、存儲、工業電子設備和消費類電子產品。 本白皮書的目的在于幫助讀者進一步了解PCI Express以及成功PCIe成功應用。 PCI Express基本工作原理 拓撲結構 本節介紹了PCIe協議的基本工作原理以及當今系統中實現和支持PCIe協議所需要的各個組成部分。本節 的目標在于提供PCIe的相關工作知識,并未涉及到PCIe協議的具體復雜性。 PCIe的優勢就在于降低了復雜度所帶來的成本。PCIe屬于一種基于數據包的串行連接協議,它的復雜度 估計在PCI并行總線的10倍以上。之所以有這樣的復雜度,部分是由于對以千兆級的速度進行并行至串 行的數據轉換的需要,部分是由于向基于數據包實現方案的轉移。 PCIe保留了PCI的基本載入-存儲體系架構,包括支持以前由PCI-X標準加入的分割事務處理特性。此 外,PCIe引入了一系列低階消息傳遞基元來管理鏈路(例如鏈路級流量控制),以仿真傳統并行總線的 邊帶信號,并用于提供更高水平的健壯性和功能性。此規格定義了許多既支持當今需要又支持未來擴展 的特性,同時還保持了與PCI軟件驅動程序的兼容性。PCI Express的先進特性包括:自主功率管理; 先進錯誤報告;通過端對端循環冗余校驗(ECRC)實現的端對端可靠性,支持熱插拔;以及服務質量(QoS)流量分級。

    標簽: pcie_cn pcie 基本概念 工作原理

    上傳時間: 2013-11-29

    上傳用戶:zw380105939

  • total是最后的版本。包括的全是最新的物理層和數據鏈路層。另外還有pro1和pro2的打包程序和調用它們形成的各自的界面程序

    total是最后的版本。包括的全是最新的物理層和數據鏈路層。另外還有pro1和pro2的打包程序和調用它們形成的各自的界面程序,以及最后調用各個界面形成的總界面程序。由于時間匆忙,對數據鏈路層協議的界面化工作只做到了pro2,總界面上已經留了所有6個程序的地方。PhysicalLayer包中包含了所有的物理層的程序的版本,以及它們各自的演示程序(一般為Physical)及打包程序(一般為PhyLayer)。顯示了整個物理層編寫及修改演化的過程,僅供參考。Datalink Layer包中包含了數據鏈路層程序的各個版本。包含數據鏈路層基本操作模塊(Datalink.java)及各個協議的版本(pro1-pro3)。以及它們各自的演示程序及打包程序。顯示了整個物理層編寫及修改演化的過程,僅供參考。運行方法:只需要Java的運行環境。先要預裝java,這里使用的是java的j2sdk-1_4_2_01-windows-i586版本。最新的1.5.0應該也支持。采用的編譯器是Jcreator,其他的編譯器也應該是可以用的。

    標簽: total pro1 pro2 程序

    上傳時間: 2013-12-19

    上傳用戶:奇奇奔奔

  • 一個12路串口+3路Socket口的數據收發程序 嵌入式ucLinux操作系統下調試通過

    一個12路串口+3路Socket口的數據收發程序 嵌入式ucLinux操作系統下調試通過,可以作為程序開發者一個很好的借鑒,掌握通信協議基本原理

    標簽: ucLinux Socket 串口 數據收發

    上傳時間: 2015-04-13

    上傳用戶:xhz1993

  • 這是當初在學網路程式時所寫的

    這是當初在學網路程式時所寫的,所以有很多很多地方可以改進, 有心人士就拿去亂改吧! 先執行(server) Server 然後再開兩個 (Client) LoginFrame 就能連了。 那個密碼部份是假的,沒有啥用處,可以把它改成輸入ip , 當初是直接設 127.0.0.1,以方便測試。

    標簽: 程式

    上傳時間: 2014-12-03

    上傳用戶:jackgao

  • [美]H.M.Deitel,P.J.Deitel 著 周靖 黃都培 譯 楊小平 審校 清華大學出版社 本書是一本相當不錯的學習C++的資料,作為全球使用最廣泛的C++經典程序設計教材

    [美]H.M.Deitel,P.J.Deitel 著 周靖 黃都培 譯 楊小平 審校 清華大學出版社 本書是一本相當不錯的學習C++的資料,作為全球使用最廣泛的C++經典程序設計教材,本書詳細介紹了過程式與面向對象程序設計的基本知識與方法,其中包括C++的強大功能、最新特性和新增的ANSI/ISO C++標準庫。   本書通過面向一個大型對象(電梯模擬系統)的程序設計,以數百個“活代碼”示例程序,重點突出了利用UML進行面向對象的設計。分布在各章的“對象思想”、“案例分析”、“常見編程錯誤”、“良好編程習慣”、“自測題”和“練習題”等特色部分非常具有實際指導意義,不僅可讓接觸C++的新手真實體驗編程樂趣,還可讓有經驗的程序員得到啟發。   本書的讀者對象為計算機軟件、系統和網絡編程人員,也可作為大學計算機相關專業本科生和研究生的編程教材和參考書。唯一不足的本書是掃描版本,有些地方不是特別清晰,就敬請大家諒解!!

    標簽: Deitel 清華大學 出版社 教材

    上傳時間: 2015-07-26

    上傳用戶:s363994250

  • I2C總線verilog實現源碼

    I2C總線verilog實現源碼,可以完整實現I2C bus的基本功能

    標簽: verilog I2C 總線 源碼

    上傳時間: 2015-08-13

    上傳用戶:anng

主站蜘蛛池模板: 凤庆县| 镇江市| 石棉县| 蒙自县| 辽源市| 昭通市| 白山市| 乐亭县| 县级市| 文山县| 客服| 临江市| 托克托县| 留坝县| 和静县| 正安县| 隆德县| 新化县| 如皋市| 马山县| 鄂伦春自治旗| 南京市| 封丘县| 建水县| 砚山县| 鄂托克旗| 泰兴市| 达日县| 营口市| 奉贤区| 旅游| 雷山县| 洱源县| 清苑县| 伊川县| 彩票| 克拉玛依市| 如皋市| 达拉特旗| 诏安县| 眉山市|