亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

VHDL 計(jì)算器

  • 數(shù)字密碼引爆器頂層設(shè)計(jì)

    數(shù)字密碼引爆器頂層設(shè)計(jì),VHDL結(jié)構(gòu)描述程序

    標(biāo)簽: 數(shù)字 密碼

    上傳時(shí)間: 2013-12-28

    上傳用戶:lnnn30

  • 該文件中是關(guān)于一些VHDL許多編程實(shí)例以及源碼分析

    該文件中是關(guān)于一些VHDL許多編程實(shí)例以及源碼分析,希望對VHDL愛好者有用。卷2實(shí)例包括:多路彩燈控制器的設(shè)計(jì)與分析、智力搶器的設(shè)計(jì)與分析、微波爐控制器、數(shù)據(jù)采集控制系統(tǒng)、電梯控制器的設(shè)計(jì)與分析

    標(biāo)簽: VHDL 編程實(shí)例 源碼分析

    上傳時(shí)間: 2013-12-17

    上傳用戶:tyler

  • VHDL編程風(fēng)格

    VHDL編程風(fēng)格,在MAXplusII上的應(yīng)用,包括綜合器的設(shè)置,設(shè)計(jì)性能分析等

    標(biāo)簽: VHDL 編程

    上傳時(shí)間: 2014-01-01

    上傳用戶:wsf950131

  • 基于VHDL語言的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì)

    基于VHDL語言的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì),在muxplus上開發(fā)實(shí)現(xiàn)。實(shí)現(xiàn)基本的出租車記費(fèi)器開發(fā)

    標(biāo)簽: VHDL 語言 出租車 計(jì)費(fèi)

    上傳時(shí)間: 2013-12-31

    上傳用戶:silenthink

  • 用FPGA實(shí)現(xiàn)的ADC采樣器

    用FPGA實(shí)現(xiàn)的ADC采樣器,用VHDL編寫,8個(gè)模擬信號通道地址,8位數(shù)據(jù)輸出

    標(biāo)簽: FPGA ADC 采樣

    上傳時(shí)間: 2014-01-10

    上傳用戶:星仔

  • 編碼器系統(tǒng)

    編碼器系統(tǒng),實(shí)現(xiàn)信息的編碼,完整的vhdl源代碼描述

    標(biāo)簽: 編碼器

    上傳時(shí)間: 2013-12-23

    上傳用戶:tb_6877751

  • 50個(gè)VHDL常用的模塊

    50個(gè)VHDL常用的模塊,包括計(jì)數(shù)器,譯碼器,編碼器,鎖存器等等,可供參考

    標(biāo)簽: VHDL 模塊

    上傳時(shí)間: 2013-12-21

    上傳用戶:ynsnjs

  • 接收解碼用VHDL語言編寫程序

    接收解碼用VHDL語言編寫程序,在EDA實(shí)驗(yàn)板上實(shí)現(xiàn)解碼,要求具有以下功能: (a)將一體化紅外接收解調(diào)器的輸出信號解碼(12個(gè)單擊鍵、6個(gè)連續(xù)鍵,單擊鍵編號為7-18,連續(xù)鍵編碼為1-6),在EDA實(shí)驗(yàn)板上用七段數(shù)碼管顯示出來; (b)當(dāng)按下遙控器1—6號連續(xù)鍵時(shí),在EDA實(shí)驗(yàn)板上用發(fā)光二極管點(diǎn)亮作為連續(xù)鍵按下的指示,要求遙控器上連續(xù)鍵接下時(shí)指示燈點(diǎn)亮,直到松開按鍵時(shí)才熄滅,用于區(qū)別單擊鍵。 (c)EDA實(shí)驗(yàn)板上設(shè)置四個(gè)按鍵,其功能等同于遙控器上的1—4號按鍵,當(dāng)按下此四個(gè)按鍵時(shí)七段數(shù)碼管分別對應(yīng)顯示“1”、“2”、“3”、“4”。 (d)每當(dāng)接收到有效按鍵時(shí),蜂鳴器會發(fā)出提示音。

    標(biāo)簽: VHDL 接收 解碼 編寫

    上傳時(shí)間: 2016-07-05

    上傳用戶:libinxny

  • EDA實(shí)驗(yàn)--UART串口實(shí)驗(yàn):UART 主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。UART 發(fā)送器 --- 發(fā)送器每隔16 個(gè)CLK16 時(shí)鐘周期輸出1 位

    EDA實(shí)驗(yàn)--UART串口實(shí)驗(yàn):UART 主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。UART 發(fā)送器 --- 發(fā)送器每隔16 個(gè)CLK16 時(shí)鐘周期輸出1 位,次序遵循1位起始位、8位數(shù)據(jù)位(假定數(shù)據(jù)位為8位)、1位校驗(yàn)位(可選)、1位停止位。 UART 接收器 --- 串行數(shù)據(jù)幀和接收時(shí)鐘是異步的,發(fā)送來的數(shù)據(jù)由邏輯1 變?yōu)檫壿? 可以視為一個(gè)數(shù)據(jù)幀的開始。接收器先要捕捉起始位,確定rxd 輸入由1 到0,邏輯0 要8 個(gè)CLK16 時(shí)鐘周期,才是正常的起始位,然后在每隔16 個(gè)CLK16 時(shí)鐘周期采樣接收數(shù)據(jù),移位輸入接收移位寄存器rsr,最后輸出數(shù)據(jù)dout。還要輸出一個(gè)數(shù)據(jù)接收標(biāo)志信號標(biāo)志數(shù)據(jù)接收完。 波特率發(fā)生器 --- UART 的接收和發(fā)送是按照相同的波特率進(jìn)行收發(fā)的。波特率發(fā)生器產(chǎn)生的時(shí)鐘頻率不是波特率時(shí)鐘頻率,而是波特率時(shí)鐘頻率的16 倍,目的是為在接收時(shí)進(jìn)行精確地采樣,以提出異步的串行數(shù)據(jù)。 --- 根據(jù)給定的晶振時(shí)鐘和要求的波特率算出波特率分頻數(shù)。

    標(biāo)簽: UART EDA CLK 實(shí)驗(yàn)

    上傳時(shí)間: 2014-01-25

    上傳用戶:xsnjzljj

  • 用VHDL語言寫的程序包含如下功能:1.鍵盤掃描2.控制AD轉(zhuǎn)換3.產(chǎn)生PWM信號與51系列CPU接口

    用VHDL語言寫的程序包含如下功能:1.鍵盤掃描2.控制AD轉(zhuǎn)換3.產(chǎn)生PWM信號與51系列CPU接口,接在51地址數(shù)據(jù)總線上,單片機(jī)通過訪問地址總線上的數(shù)據(jù)寄存器來控制CPLD

    標(biāo)簽: VHDL PWM CPU AD轉(zhuǎn)換

    上傳時(shí)間: 2013-12-27

    上傳用戶:咔樂塢

主站蜘蛛池模板: 武穴市| 确山县| 开远市| 新闻| 齐齐哈尔市| 锡林浩特市| 清苑县| 察雅县| 察哈| 昭通市| 抚远县| 察隅县| 黑山县| 乌兰察布市| 昌宁县| 瓦房店市| 科技| 绥化市| 得荣县| 邵阳县| 新丰县| 南乐县| 阿拉尔市| 乐亭县| 屏东县| 海丰县| 察哈| 长顺县| 乐平市| 北碚区| 神池县| 株洲市| 托克逊县| 绥阳县| 怀柔区| 中西区| 南汇区| 密云县| 荥经县| 台安县| 深泽县|