目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域,信號處理算法理論己趨于成熟,但其具體硬件實現(xiàn)方法卻值得探討。FPGA是近年來廣泛應(yīng)用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點,大大推動了數(shù)字系統(tǒng)設(shè)計的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設(shè)計周期、提高了設(shè)計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應(yīng)用。本文對FPGA的數(shù)據(jù)采集與處理技術(shù)進(jìn)行研究,基于FPGA在數(shù)據(jù)采樣控制和信號處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點,把FPGA作為整個數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究內(nèi)容如下: FPGA的單片系統(tǒng)研究。針對數(shù)據(jù)采集與處理,對FPGA進(jìn)行選型,設(shè)計了基于FPGA的單片系統(tǒng)的結(jié)構(gòu)。把整個控制系統(tǒng)分為三個部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊。 多通道采樣控制模塊的設(shè)計。利用4片AD7506和一片AD7862對64路模擬量進(jìn)行周期采樣,分別設(shè)計了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進(jìn)行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設(shè)計。FFT算法在數(shù)字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現(xiàn)結(jié)構(gòu),提出了用FPGA實現(xiàn)FFT的一種設(shè)計思想,給出了總體實現(xiàn)框圖。分別設(shè)計了旋轉(zhuǎn)因子復(fù)數(shù)乘法器,碟形運算單元,存儲器,控制器,并分別進(jìn)行了仿真。重點設(shè)計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復(fù)雜度。理論分析和仿真結(jié)果表明,狀態(tài)機(jī)控制器成功地對各個模塊進(jìn)行了有序、協(xié)調(diào)的控制。 存儲控制模塊的設(shè)計。利用閃存芯片K9K1G08UOA對采集處理后的數(shù)據(jù)進(jìn)行存儲,設(shè)計了FPGA與閃存的硬件連接,設(shè)計了存儲控制模塊。 本文對FFT算法的硬件實現(xiàn)進(jìn)行了研究,結(jié)合單片系統(tǒng)的特點,把整個系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊進(jìn)行設(shè)計和仿真。設(shè)計采用VHDL編寫程序的源代碼。仿真測試結(jié)果表明,此FPGA單片系統(tǒng)可完成對實時信號的高速采集與處理。
標(biāo)簽: FPGA 數(shù)據(jù)采集 處理技術(shù)
上傳時間: 2013-07-06
上傳用戶:eclipse
·論文摘要:利用聲卡DSP技術(shù)和LabVIEW多線程技術(shù),提出了一種基于聲卡的數(shù)據(jù)采集與分析的廉價設(shè)計方案,具有實現(xiàn)簡單、界面友好、性能穩(wěn)定可靠等優(yōu)點。在LabVIEW環(huán)境中實現(xiàn)了音頻信號的采集分析及數(shù)據(jù)存盤重載。PC上配置多塊聲卡即可構(gòu)成實時、高信噪比的多通道數(shù)據(jù)采集系統(tǒng)。可以推廣到語音識別、環(huán)境噪聲監(jiān)測和實驗室測量等多種領(lǐng)域,應(yīng)用前景廣闊。
標(biāo)簽: LabVIEW 論文 聲卡 分
上傳時間: 2013-06-18
上傳用戶:changeboy
· 摘要: DSP芯片TMS320C54x提供高速、雙向、多通道緩沖串行口McBSP,它可以與其他的TMS320C54x器件或其它串口器件通訊.串行SPI通信協(xié)議是一種標(biāo)準(zhǔn)的通信協(xié)議,很多場合下都是采用這種機(jī)制.本文闡述了基于TMS320VC5410的多通道緩沖串行口(McBSP)的特點及其SPI協(xié)議的串口配置方法.提出了多通道緩沖串行口在頻率合成技術(shù)中的一個新應(yīng)用實例,給出了
標(biāo)簽: McBSP 中的應(yīng)用
上傳用戶:Wwill
·詳細(xì)說明:使用凌陽單片機(jī)的多命令語音識別范例- The use insults the positive monolithic integrated circuit the multi- orders speech recognition model 文件列表: Recognise_SD ............\bsrSD.h ............\
標(biāo)簽: 凌陽單片機(jī) 命令 語音識別 范例
上傳時間: 2013-04-24
上傳用戶:moshushi0009
用fpga+usb顯現(xiàn)的4通道800K的數(shù)據(jù)采集方案。
標(biāo)簽: fpga 800K usb 4通道
上傳時間: 2013-08-10
大型設(shè)計中FPGA的多時鐘設(shè)計策略,希望有需要的人喜歡
標(biāo)簽: FPGA 大型 多時鐘 策略
上傳時間: 2013-08-14
上傳用戶:zhichenglu
基于FPGA的多功能數(shù)字鐘的設(shè)計與實現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時間設(shè)置,時間顯示,跑表,分頻,日期設(shè)置,日期顯示等
標(biāo)簽: Verilog FPGA HDL 多功能
上傳時間: 2013-08-18
上傳用戶:問題問題
摘要本文介紹了一種用CPLD設(shè)計GPS數(shù)字通道相關(guān)器中C/A碼產(chǎn)生囂的方法,詳細(xì)分析了設(shè)計原理并給出了相應(yīng)的仿真結(jié)果.這種設(shè)計方法已在我們研制的GPS,GLONASS兼容機(jī)中得到實際應(yīng)用。
標(biāo)簽: CPLD GPS 數(shù)字
上傳時間: 2013-09-01
上傳用戶:wangdean1101
基于CPLD的多功能信號發(fā)生器設(shè)計.PDF
標(biāo)簽: CPLD 多功能 信號發(fā)生器
上傳時間: 2013-09-02
上傳用戶:lnnn30
大型設(shè)計中FPGA的多時鐘設(shè)計策略,很詳細(xì)的描述了在FPGA設(shè)計中時鐘設(shè)計的方法
上傳時間: 2013-09-04
上傳用戶:妄想演繹師
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1