亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

UART-FPGA

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開(kāi)發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):18888888888

  • FPGA設(shè)計(jì)練習(xí)

    FPGA設(shè)計(jì)實(shí)戰(zhàn)

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-10-10

    上傳用戶(hù):daoxiang126

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計(jì)

    介紹了一種以FPGA為核心控制部件、運(yùn)用超聲波測(cè)距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實(shí)現(xiàn)7個(gè)音階的虛擬電子琴。經(jīng)過(guò)ModelSim仿真測(cè)試與實(shí)物調(diào)試,該電子琴能較好地實(shí)現(xiàn)音樂(lè)彈奏功能,結(jié)構(gòu)簡(jiǎn)單,娛樂(lè)性強(qiáng),具有一定的市場(chǎng)推廣價(jià)值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):kongrong

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計(jì)

    介紹了一種以FPGA為核心控制部件、運(yùn)用超聲波測(cè)距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實(shí)現(xiàn)7個(gè)音階的虛擬電子琴。經(jīng)過(guò)ModelSim仿真測(cè)試與實(shí)物調(diào)試,該電子琴能較好地實(shí)現(xiàn)音樂(lè)彈奏功能,結(jié)構(gòu)簡(jiǎn)單,娛樂(lè)性強(qiáng),具有一定的市場(chǎng)推廣價(jià)值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時(shí)間: 2013-10-31

    上傳用戶(hù):喵米米米

  • 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    標(biāo)簽: FPGA GPIB 接口 IP核

    上傳時(shí)間: 2013-11-04

    上傳用戶(hù):bensonlly

  • 采用基于FPGA 的方法縮短高級(jí)醫(yī)療內(nèi)窺鏡系統(tǒng)的開(kāi)發(fā)時(shí)間

      電子發(fā)燒友網(wǎng)核心提示:醫(yī)療內(nèi)窺鏡的市場(chǎng)發(fā)展帶來(lái)了各種挑戰(zhàn),例如,要求增強(qiáng)功能,更高的精度,更好的處理性能,以及更小的體積等。本文介紹Altera高級(jí)醫(yī)療內(nèi)窺鏡系統(tǒng)解決方案,它使用了1080p視頻設(shè)計(jì)工作臺(tái)、DSP 構(gòu)建模塊、參考設(shè)計(jì),以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通過(guò)下文介紹,資深專(zhuān)家向您支招,教你懂得如何通過(guò)采用基于FPGA的方法來(lái)縮短高級(jí)醫(yī)療內(nèi)窺鏡系統(tǒng)的開(kāi)發(fā)時(shí)間。   引言   對(duì)內(nèi)窺鏡檢查的需求在不斷增長(zhǎng),同時(shí)還需要不斷改進(jìn)檢查過(guò)程,增強(qiáng)醫(yī)療設(shè)備的功能。全球競(jìng)爭(zhēng)不斷加劇,導(dǎo)致各種新功能的出現(xiàn),新市場(chǎng)的變化也非常快,開(kāi)發(fā)周期越來(lái)越短,工程團(tuán)隊(duì)必須集中精力提高核心競(jìng)爭(zhēng)力,加強(qiáng)系統(tǒng)知識(shí)。工程師需要靈活的硬件平臺(tái)和支持各種平臺(tái)的工作臺(tái)工具,使他們能夠針對(duì)新標(biāo)準(zhǔn)或者標(biāo)準(zhǔn)的變化而對(duì)產(chǎn)品進(jìn)行更新。此外,設(shè)計(jì)團(tuán)隊(duì)必須更高效的進(jìn)行開(kāi)發(fā)工作。Altera® 1080p 視頻設(shè)計(jì)工作臺(tái)和28-nm FPGA提供了靈活的系統(tǒng)方法來(lái)滿足當(dāng)前以及不斷發(fā)展的功能需求。   不斷增長(zhǎng)的全球需求   很多因素導(dǎo)致對(duì)內(nèi)窺鏡檢查的需求越來(lái)越強(qiáng)。今后數(shù)十年內(nèi),世界60歲以上的人口數(shù)量將會(huì)大幅度增長(zhǎng),對(duì)醫(yī)療衛(wèi)生服務(wù)的需求也會(huì)隨之增長(zhǎng)。而且,胃腸道患病人口在不斷增加,需要進(jìn)行檢查和治療。越來(lái)越多的醫(yī)生采用內(nèi)窺鏡檢查方法。很多政府報(bào)銷(xiāo)政策鼓勵(lì)非置入式治療,這有利于患者更快的恢復(fù),從而降低了治療總成本,患者的體驗(yàn)會(huì)更好。   很多國(guó)家增加了在醫(yī)療基礎(chǔ)設(shè)施上的投入,特別是加大了醫(yī)療設(shè)備的采購(gòu)。反過(guò)來(lái),這些新市場(chǎng)需求也擴(kuò)大了對(duì)下一代內(nèi)窺鏡系統(tǒng)的需求。設(shè)計(jì)團(tuán)隊(duì)體驗(yàn)到需求的不斷增長(zhǎng),而全球競(jìng)爭(zhēng)導(dǎo)致他們推遲其產(chǎn)品發(fā)布計(jì)劃。

    標(biāo)簽: FPGA 內(nèi)窺鏡

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):huxiao341000

  • 通用FPGA架構(gòu)匯總

    通用FPGA架構(gòu)匯總

    標(biāo)簽: FPGA 架構(gòu)

    上傳時(shí)間: 2013-11-21

    上傳用戶(hù):baiom

  • 基于FPGA和線陣CCD的高速圖像采集系統(tǒng)

    FPGA,必學(xué)的,對(duì)將來(lái)工作大有好處

    標(biāo)簽: FPGA CCD 線陣

    上傳時(shí)間: 2013-11-17

    上傳用戶(hù):eclipse

  • 為您的FPGA選擇合適的電源

    Abstract: There are many things to consider when designing a power supply for a field-programmablegate array (FPGA). These include (but are not limited to) the high number of voltage rails, and thediffering requirements for both sequencing/tracking and the voltage ripple limits. This application noteexplains these and other power-supply considerations that an engineer must think through whendesigning a power supply for an FPGA.

    標(biāo)簽: FPGA 電源

    上傳時(shí)間: 2013-11-10

    上傳用戶(hù):iswlkje

  • FPGA開(kāi)發(fā) 基礎(chǔ)篇

    fpga 一些基礎(chǔ)知識(shí),挺好的···

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-10-16

    上傳用戶(hù):ljmwh2000

主站蜘蛛池模板: 建德市| 桂东县| 泾川县| 黑山县| 固阳县| 桐城市| 奎屯市| 平安县| 当雄县| 雅安市| 霍城县| 高淳县| 铜梁县| 嘉善县| 博客| 卢氏县| 克什克腾旗| 新巴尔虎右旗| 永康市| 钟山县| 瑞昌市| 临漳县| 嘉善县| 亳州市| 隆安县| 什邡市| 天祝| 洪洞县| 绥化市| 桐庐县| 深泽县| 伽师县| 平乡县| 噶尔县| 北碚区| 绩溪县| 通山县| 刚察县| 右玉县| 鹤峰县| 墨玉县|