亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Ti-86使用手冊

  • Keil_uvision_4基本使用教程

    Keil_uvision_4軟件使用

    標簽: Keil_uvision 使用教程

    上傳時間: 2013-04-24

    上傳用戶:jxfzjh

  • 高速FIR數字濾波器在FPGA上的實現

    常用的實時數字信號處理的器件有可編程的數字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現場可編程門陣列(FPGA)等。在工程實踐中,往往要求對信號處理要有高速性、實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這幾方面的要求。隨著可編程邏輯器件和EDA技術的發展,使用FPGA來實現數字信號處理,既具有實時性,又兼顧了一定的靈活性。FPGA具有的靈活的可編程邏輯可以方便的實現高速數字信號處理,突破了并行處理、流水級數的限制,有效地利用了片上資源,加上反復的可編程能力,越來越受到國內外從事數字信號處理的研究者所青睞。 FIR數字濾波器以其良好的線性特性被廣泛使用,屬于數字信號處理的基本模塊之一。本論文對基于FPGA的FIR數字濾波器實現進行了研究,所做的主要工作如下: 1.介紹了FIR數字濾波器的基本理論和FPGA的基本概況,以及FPGA設計流程、設計指導原則和常用的設計指導思想與技巧。 2.以FIR數字濾波器的基本理論為依據,使用分布式算法為濾波器的硬件實現算法,并對其進行了詳細的討論。針對分布式算法中查找表規模過大的缺點,采用優化分布式算法的多塊查找表方式使得硬件規模極大的減小。 3.設計出一個192階的FIR濾波器實例。其系統要求為:定點16位輸入、定點12位系數、定點16位輸出,采樣率為75MHz。設計用Quartus II軟件進行仿真,并將其仿真結果與Matlab仿真結果進行對比分析。 仿真結果表明,本論文設計的濾波器硬件規模較小,采樣率達到了75MHz。同時只要將查找表進行相應的改動,就能分別實現低通、高通、帶通FIR濾波器,體現了設計的靈活性。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-06

    上傳用戶:June

  • FilterLab 2.0使用手冊(pdf)

    FilterLab2.0使用教程,好東西哦

    標簽: FilterLab 2.0 使用手冊

    上傳時間: 2013-07-19

    上傳用戶:lw852826

  • 基于FPGA的中頻數字化若干關鍵算法

    軟件無線電技術自20世紀90年代提出以后,在許多通信系統中得到了廣泛應用。本文研究了一種軟件無線電數字通信系統方案的設計,并著重研究了其中中頻處理單元的設計和實現。針對實際應用,本文提出了一個基于FPGA和DSP的軟件無線電中頻/基帶數字化處理系統的設計方案。該系統的特點是所有的中頻信號處理算法全部由軟件實現,它主要包括高速A/D、超大規模FPGA芯片、高速DSP芯片和外部存儲器等,其中超大規模FPGA芯片和高速的DSP芯片是系統的核心。DSP芯片采用的是TI公司的C6416,FPGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顧速度和靈活性,又具有較強的通用性。 本文根據“基于FPGA的中頻數字化處理平臺的建立及若干關鍵算法的實現”研究課題,主要完成了軟件無線電通信系統中頻數字化若干關鍵算法實現的任務,具體包括通用數字中頻板的設計、中頻板上FPGA和DSP、D/A的接口設計、各種數字通信關鍵技術(數字上/下變頻、調制解調、信道編譯碼、交織解交織等)的FPGA實現。本文研究的系統分別在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等軟件中進行了仿真和驗證,并已交付使用。結果表明,本文提出的方案正確可行,達到了預定要求。本文的工作對其它軟件無線電系統的實現也具有較大的參考價值。

    標簽: FPGA 中頻數字化 關鍵算法

    上傳時間: 2013-04-24

    上傳用戶:thinode

  • IAR使用教程

    IAR使用教程,IAR使用教程,IAR使用教程

    標簽: IAR 使用教程

    上傳時間: 2013-06-18

    上傳用戶:哈哈hah

  • RS485使用手冊與指南

    RS485使用手冊與指南RS485使用手冊與指南RS485使用手冊與指南RS485使用手冊與指南

    標簽: 485 RS 使用手冊

    上傳時間: 2013-07-05

    上傳用戶:dwzjt

  • 基于FPGA的靜止圖像壓縮系統的研究

    基于FPGA的靜止圖像壓縮系統的研究-JPEG編碼器的設計電力電子與電力傳動數字圖像在人們生活中的應用越來越廣泛,由于原始圖像數據量比較大,因此數字圖像壓縮技術逐漸成為圖像應用的一個核心環節。在數字圖像壓縮領域,國際標準化組織于1992年推出的JPEG標準應用最為廣泛。 本文基于FPGA設計了JPEG圖像壓縮系統,通過改進算法,優化結構,在合理的利用硬件資源的條件下,有效的挖掘出算法內部的并行性。改進了DCT變換算法,設計了并行查找表結構的乘法器,采用了流水線優化算法來解決時間并行性問題,提高了DCT模塊的運算速度。依據Huffman編碼表的規律性,采用并行查找表結構,用較少的存儲單元完成了Huffman編碼運算,同時提高了編碼速度。整個設計通過EDA軟件進行了邏輯綜合及功能與時序仿真。綜合和仿真結果表明,本文提出的算法在速度和資源利用方面均達到了較好的狀態,可滿足實時JPEG圖像壓縮的要求。 設計了一個硬件開發平臺,對JPEG圖像壓縮系統進行了驗證。硬件平臺上使用ADV7181B來實現AD轉換;使用TI公司TMS320C6416型DSP芯片實現了系統配置以及通過PCI接口與上位機PC的實現數據交換;使用Microsoft VC++6.0開發平臺開發了系統控制軟件平臺,實現對整個壓縮系統的控制。

    標簽: FPGA 圖像壓縮系統

    上傳時間: 2013-05-24

    上傳用戶:GHF

  • 基于FPGA的全數字擴頻收發機

    軟件無線電(SDR)

    標簽: FPGA 全數字 擴頻 收發機

    上傳時間: 2013-06-13

    上傳用戶:linlin

  • CCS2.2 C5000.rar

    CSS是一個完整的DSP集成開發環境,包括編輯、編譯、匯編、鏈接、軟件模擬、調試等軟件,是目前使用最廣泛的DSP開發軟件之一。該版本適用于TI C5000系列。

    標簽: 5000 CCS 2.2

    上傳時間: 2013-05-19

    上傳用戶:Killerboo

  • CCS2.2 for 6000.rar

    CSS是一個完整的DSP集成開發環境,包括編輯、編譯、匯編、鏈接、軟件模擬、調試等軟件,是目前使用最廣泛的DSP開發軟件之一。該版本適用于TI C6000系列。

    標簽: 6000 CCS 2.2 for

    上傳時間: 2013-04-24

    上傳用戶:liu_yuankang

主站蜘蛛池模板: 彭阳县| 义乌市| 广西| 北川| 靖宇县| 怀柔区| 公安县| 武夷山市| 龙海市| 仪征市| 两当县| 辉南县| 平湖市| 聊城市| 张家界市| 巴彦淖尔市| 曲靖市| 连江县| 巫山县| 师宗县| 正定县| 安康市| 米林县| 逊克县| 即墨市| 阿瓦提县| 宽城| 滨海县| 阿克| 永新县| 郴州市| 星子县| 禄丰县| 浦城县| 蒙阴县| 施甸县| 潍坊市| 邹城市| 措勤县| 博乐市| 浦江县|